SU410440A1 - - Google Patents

Info

Publication number
SU410440A1
SU410440A1 SU1704118A SU1704118A SU410440A1 SU 410440 A1 SU410440 A1 SU 410440A1 SU 1704118 A SU1704118 A SU 1704118A SU 1704118 A SU1704118 A SU 1704118A SU 410440 A1 SU410440 A1 SU 410440A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
information
output
input
keys
Prior art date
Application number
SU1704118A
Other languages
Russian (ru)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1704118A priority Critical patent/SU410440A1/ru
Application granted granted Critical
Publication of SU410440A1 publication Critical patent/SU410440A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

УСТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИDEVICE FOR RECEPTION OF DISCRETE INFORMATION

Предложенное устройство относитс  к системам передачи дискретной ииформации.The proposed device relates to discrete information transfer systems.

Известны устройства дл  приема дискретной .информании, содержащие накопитель информации, счетчик импульсов, формирователи импульсов, ключи, распределитель импульсов , регистры сдвига, выходы которых подключены ко входам блока выбора значени  сигнала по большинству два из трех, и программный блок.There are known devices for receiving discrete information containing an information storage device, a pulse counter, pulse shapers, keys, a pulse distributor, shift registers, the outputs of which are connected to the inputs of the signal value selection unit along most two of the three, and the program block.

, Однако известные устройства сложны и недостаточно надежны.However, the known devices are complex and not reliable enough.

Предложенное устройство отличаетс  тем, что в нем выход накопител  информации соединен со счетным входом счетчика импульсов . Выходы счетчика импульсов через последовательно включенные формирователи импульсов и ключи, управл ющие входы которых попарно подключены к выходам распределител  импульсов, соединены со входами каждого регистра сдвига. Первый выход программного блока подключен ко входу сброса счетчика импульсов, второй - к счетному входу распределител  импульсов, третий - ко входам считывани  регистров сдвига и ко входу сброса распределител  импульсов, а вход программпого блока соединен с выходом одного из формирователей импульсов.The proposed device is characterized in that in it the output of the information storage device is connected to the counting input of a pulse counter. The outputs of the pulse counter are connected in series to the pulse formers and the keys, the control inputs of which are connected in pairs to the outputs of the pulse distributor, are connected to the inputs of each shift register. The first output of the program block is connected to the reset input of the pulse counter, the second - to the counting input of the pulse distributor, the third - to the read inputs of the shift registers and the reset input of the pulse distributor, and the input of the program block is connected to the output of one of the pulse formers.

Это позвол ет повысить падежпость устройства .This allows for improved case rate.

Па чертеже представлена блок-схема предложенного устройства.Pa drawing presents a block diagram of the proposed device.

Устройство содержит накопитель информации 1, счетчик импульсов 2, формирователи импульсов 3 и 4, ключи 5i-5б и 6i-63, распределитель импульсов 7, программный блок 8, регистры сдвига и блока выбора значени  сигнала по большинству два из трех 9. Устройство работает следующим образом.The device contains information storage 1, pulse counter 2, pulse shapers 3 and 4, keys 5i-5b and 6i-63, pulse distributor 7, program block 8, shift registers and signal value selection block on most two of three 9. The device works as follows in a way.

Информаци  с выхода накопител  информации 1 постунает на вход счетчика импульсов 2 в виде последовательности тактовых -и кодовых импульсов, причем подаче знакового разр да информации {кодового импульса)The information from the output of the information storage device 1 is sent to the input of the pulse counter 2 as a sequence of clock and code pulses, moreover, the supply of the sign bit information (code pulse)

предшествует подача тактового импульса. Каждый разр д информации в соответствии с известными способами пространственно-временного мал оритировани , основанными на выборе истинного значени  сигнала по большииству , поступает с наконител  информации 1 трижды таким образом, что каждое  -разр дное слово последовательно повтор етс  три раза, составл   фразу. Слова отдел ютс  одно от другого паузами, характеризующимис  отсутствием тактовых импульсов, длины Ть а фазы одна от другой - паузами длины Та.preceded by a clock pulse. Each bit of information in accordance with known spatial-temporal orienting methods, based on the choice of the true signal value for the most part, comes from information tip 1 three times in such a way that each discharge word is repeated three times in sequence. The words are separated from one another by pauses, characterized by the absence of clock pulses, the length Tb and the phases one from the other - pauses of length Ta.

Первый тактовый импульс, поступающий на вход счетчика импульсов 2, приводит к по влению на выходе его первого разр да сигнала , который через формирователь импульсов 3 поступает па вход сброса программпого блока 8. На другой вход блока 8 непрерывно поступает частота /эт от эталопного генератора (на чертеже не ноказан). Таким образом, 5 отсчет времени всегда ведетс  от момента прохожденн  тактового импульса. Следующнй за тактовым с определенным временным отставанием кодовый импульс приводит к по влению на выходе второго 10 разр да счетчика имнульсов 2 сигнала, который через формирователь имнульсов 4 постунает на входы ключей ог, 5.i и 5б. Врем  но влени  сигнала сброса на первом выходе блока 8 в соответствии с циклограммой по- 15 ступлени  информации от накопител  ипформации 1 на вход счетчика импульсов 2 выбрано так, чтобы оно было больше интервала между тактовыми и кодовым импульсами каждого разр да информации, но меньше 20 нериода между соседними тактовыми импульсами . Сигнал с первого выхода блока 8, поступа  на вход сброса счетчика импульсов 2, возвраш,ает его в исходное состо ние, нодготавлива  счетчик импульсов 2, к приему еле- 25 дуюш,его разр да информации. Тактовые и кодовые импульсы, вырабатываемые формировател ми имнульсов 3 и 4, поступают соответственно на входы ключей 5i, 63, 65 и 62, 64, 5б. Схема устройства построена таким образом, что в исходном состо нии сигнал унравлени  есть на первом выходе распределител  импульсов 7, т. е. открыты ключи 5i н 5. Тактовые и кодовые импульсы, проход  соответст- 35 вено ключи 5i и 62, поступают на регистр сдвига 6ь на котором происходит преобразование последовательного кода в параллельный нервого слова каждой фразы. После прохождени  всех разр дов первого слова по сигналу нро- 40 граммного блока 8, по вл ющемус  на его втором выходе, происходит переключение распределител  имнульсов 7. Управл ющий сигнал снимаетс  с нервого выхода и по вл етс  на втором выходе распределител  им- 45 пульсов 7. Это вызывает закрытие ключей 5i и 5 2 и открытие ключей 5з и 5,i, па которые поступает информаци  второго слова фразы. Аналогично по окончании считывани  второго слова, но сигналу с программного блока 50 8 нроисходит очередное переключение раснре30 делител  импульсов 7, и управл ющий сигнал по вл етс  на его третьем выходе, разреша  прохождение информации третьего слова фразы , через ключи 65 и бд. Импульсные сигналы. вырабатываемые программным блоком 8 на втором выходе н иснользуемые дл  унравлени  переключением распределител  импульсов 7, соответствуют определенной длительности TI паузы между словами информации, ноступающей с наконител  информации 1. Третий выход программного блока 8, по вление сигнала на котором соответствует определенной длительности Т2 паузы между фразами информации, используетс  дл  унравлени  возвратом в исходное состо ние распределител  импульсов 7 и считыванием информации с регистров сдвига 6i-63 всех трех каналов нреобразовани  последовательного кода в параллельный. Считанна  с регистров сдвига 6i-63 информаци  поступает на блок выбора значени  сигнала по большинству два из трех 9, где осуш ествл етс  выбор истинного значени  каждого разр да прин той информации. Предмет изобретени  Устройство дл  приема дискретной информации , содержащее накопитель информации, счетчик имнульсов, формирователи импульсов , ключи, раснределитель импульсов, регистры сдвига, выходы которых подключены ко входам блока выбора значени  сигнала по большинству два из трех, программный блок, отличающеес  тем, что, с целью новыщени  надежности работы устройства, в нем выход наконител  информации соединен со счетным входом счетчика импульсов, выходы счетчика импульсов через последовательно включенные формирователи имнульсов и ключи , унравл ющне входы которых попарно подключены к выходам распределител  импульсов , соединены со входами каждого регистра сдвига, первый выход программного блока подключен ко входу сброса счетчика импульсов , второй - к счетному входу распределител  импульсов, третий - ко входам считывани  регистров сдвига и ко входу сброса распределител  имнульсов, а вход программного блока соединен с выходом одного из формирователей импульсов.The first clock pulse arriving at the input of the pulse counter 2 results in the appearance at the output of its first discharge signal, which through the pulse shaper 3 enters the reset input of the program block 8. The other input of the block 8 continuously receives the frequency / floor from the reference oscillator ( in the drawing is not shown). Thus, time counting is always kept from the time of the clock pulse. Following a clock pulse with a certain time lag, the code pulse results in the output of the second 10 bit of the counter of 2 pulses of a signal, which through the driver of 4 pulses of 4, drives the inputs og, 5.i and 5b. The time of the reset signal at the first output of block 8 in accordance with the sequence diagram of 15 steps of information from the accumulator and information 1 to the input of the pulse counter 2 is chosen so that it is greater than the interval between clock and code pulses of each bit of information, but less than 20 between adjacent clock pulses. The signal from the first output of block 8, the input to the reset input of pulse counter 2, returned it to its initial state, but the pulse counter 2 was prepared to receive, it received a small amount of information. The clock and code pulses produced by the impulse generator 3 and 4 are fed to the inputs of the keys 5i, 63, 65, and 62, 64, 5b, respectively. The circuit of the device is constructed in such a way that in the initial state the signal of alignment is on the first output of the pulse distributor 7, i.e., the keys 5i and 5 are open. The clock and code pulses, the passage, respectively, the keys 5i and 62, go to the shift register 6 on which the transformation of the sequential code into a parallel nerve word of each phrase occurs. After all the bits of the first word pass through the signal of the n-40 gram block 8, appearing at its second output, the distributor of pulses 7 is switched. The control signal is removed from the nerve output and appears at the second output of the pulse distributor 45 pulses 7 This causes the closure of the keys 5i and 5 2 and the opening of the keys 5з and 5, i, which receive the information of the second word of the phrase. Similarly, after reading the second word, but the signal from the program block 50-8, the next switching of the pulse splitter 7 occurs, and the control signal appears on its third output, allowing the third word of the phrase to pass through the keys 65 and bd. Pulse signals. generated by software block 8 at the second output and used to control switching of the pulse distributor 7, correspond to a certain TI pause between words of information coming from the tip of information 1. The third output of the program block 8, the appearance of a signal on which corresponds to a certain pause T2 between information phrases It is used to adjust the return to the initial state of the pulse distributor 7 and to read information from the shift registers 6i-63 of all three channels of the control signal. Splicing serial code into parallel. The information read from the shift registers 6i-63 goes to the signal value selection unit of the majority of two out of three 9, where the actual value of each bit of the received information is selected. Subject of the Invention A device for receiving discrete information, comprising an information storage device, an impulse counter, pulse shapers, keys, pulse distributor, shift registers, whose outputs are connected to the inputs of the signal value selection block according to most two of the three, program block, characterized by the purpose of the improvement of the reliability of the device, in it the output of the information tip is connected to the counting input of the pulse counter, the outputs of the pulse counter through sequentially connected drivers Owls and keys, which are connected in pairs to the outputs of the pulse distributor, are connected to the inputs of each shift register, the first output of the program block is connected to the reset input of the pulse counter, the second to the counting input of the pulse distributor, and the third to the readings of the shift registers and to to the reset input of the distributor of pulses, and the input of the program block is connected to the output of one of the pulse shapers.

SU1704118A 1971-10-11 1971-10-11 SU410440A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1704118A SU410440A1 (en) 1971-10-11 1971-10-11

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1704118A SU410440A1 (en) 1971-10-11 1971-10-11

Publications (1)

Publication Number Publication Date
SU410440A1 true SU410440A1 (en) 1974-01-05

Family

ID=20489944

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1704118A SU410440A1 (en) 1971-10-11 1971-10-11

Country Status (1)

Country Link
SU (1) SU410440A1 (en)

Similar Documents

Publication Publication Date Title
GB1053189A (en)
SU410440A1 (en)
RU2030831C1 (en) Pulse train shaper
SU441642A1 (en) Delay line
SU369716A1 (en) eu? sgo? nlya
SU1129723A1 (en) Device for forming pulse sequences
SU627504A1 (en) Information receiver
SU469130A1 (en) Control device receiving information
SU1453597A1 (en) Binary code to time interval converter
SU1413590A2 (en) Device for time scale correction
SU1387182A1 (en) Programmed multichannel timer
SU612268A2 (en) Pseudorandom signal generator
SU1247828A2 (en) Device for correcting time scale
SU813751A2 (en) Pulse train selector
SU554618A1 (en) Preset Pulse Counter
SU621099A1 (en) Programmable frequency divider
SU450233A1 (en) Memory device
SU1524037A1 (en) Device for shaping clock pulses
SU1003025A1 (en) Program time device
SU1322344A1 (en) Device for transmission and reception of digital information
SU1405105A1 (en) Pulse distributor
SU525948A1 (en) Device for sorting combinations
SU1713104A1 (en) Converter of binary code to numeric-pulse code
SU1085005A2 (en) Cyclic synchronization device
SU1061128A1 (en) Device for data input/output