SU410432A1 - - Google Patents

Info

Publication number
SU410432A1
SU410432A1 SU1787318A SU1787318A SU410432A1 SU 410432 A1 SU410432 A1 SU 410432A1 SU 1787318 A SU1787318 A SU 1787318A SU 1787318 A SU1787318 A SU 1787318A SU 410432 A1 SU410432 A1 SU 410432A1
Authority
SU
USSR - Soviet Union
Prior art keywords
triggers
failure
converter
input
circuit
Prior art date
Application number
SU1787318A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1787318A priority Critical patent/SU410432A1/ru
Application granted granted Critical
Publication of SU410432A1 publication Critical patent/SU410432A1/ru

Links

Landscapes

  • Transmission And Conversion Of Sensor Element Output (AREA)

Description

1
Устройство относитс  к системам автомативеского контрол  и регулировани .
Известны устройства дл  определени  отказавших разр дов преобразователей «угол- код, содержащие генератор импульсов, выход которого через переключатель подключен ко входу преобразовател  «угол-код, и дифференцирующие цепи. Недостаток известных устройств заключаетс  в регистрации ощибок только одного типа - «ложный «О.
Предложенное устройство отличаетс  тем, что в него введены схемы контрол  границ пачек импульсов, счетные триггеры и триггеры отказа, причем каждый выход преобразовател  через схему контрол  границ пачек импульсов подключен ко входу счетного триггера , выход которого через дифференцирующую цепочку подключен ко входу триггера отказа . Такое вынолнение позволило расширить функциональные возможности устройства.
На чертеже показана блок-схема предложенного устройства.
Устройство дл  определени  отказавших разр дов преобразователей «угол-код содержит генератор импульсов 1, переключатель 2, провер емый преобразователь 3, схемы обнаружени  (контрол ) границ пачек импульсов 4 и 5, счетные триггеры 6 и 7, дифференцирующие цепи 8 и 9, триггеры отказа 10 и 11.
Выходы провер емого преобразовател  3 подключены к схемам обнаружени  граннц пачек импульсов 4 и 5, вторые входы которых соединены с генератором импульсов 1.
Выходы схем 4 и 5 подключены к счетным триггерам 6 и 7 соответственно. Триггер 6 через дифференцирующую цепь 8 соединен с нулевым входом триггера отказа 10, а триггер 7 - через дифференцирующую цепь 9 соединен с нулевым входом триггера отказа 11. Линии начальной установки триггеров подключены к входу 12.
При вран,ении провер емого преобразовател  3 генератор импульсов 1 производит опрос разр да, выбранного переключателем 2. Так как выходной код вращающегос  преобразовател  3 принимает все значени  в выбранном диапазоне, то в процессе изменени  кода каждый из разр дов, а следовательно,
и цодразр дов преобразовател  принимает равномерно чередующиес  пачки нулевых и единичных значений.
При правильной работе преобразовател  началу и концу каждой пачки соответствуют
выходные импульсы схем обнаружени  границ пачек нмнульсов 4 и 5, управл ющие состо нием счетных триггеров 6 и 7. При каждом переходе «1-О, т. е. в конце каждой пачки импульсов, триггеры отказа 10 и И
перевод тс  в состо ние «О (начальное соето ние «1). Таким образом, правильной-работе преобразовател  соответствует произвольпое состо ние счетных триггеров 6 и 7 при нулевом состо нии триггеров отказа 10 и 11.
Рассмотрим работу схемы при отказах преобразовател  3. Если имеетс  отказ типа ложный «О («1-О), то импульсы с выходов схем контрол  границ пачек импульсов 4 и 5 отсутствуют в течение всего времени проверок , т. е. ни один из триггеров 6, 7 и 10, 11 не сработает.
Таким образом, отказу типа «ложный «О соответствуют нулевое состо ние триггеров 6 и 7 единичное состо ние триггеров 10, 11.
Если возник отказ типа «ложна  1 («О-1), то схемы 4 и 5 выработают сигнал лишь при включении усгройства; сиг}1ал окончани  пачки не по вл етс , так как отказавший преобразователь вырабатывает только единичные импульсы. В силу отсутстви  сигналов окончани  пачки счетные триггеры 6 и 7 после перехода в состо ние «1 остаютс  в этом состо нии, а триггеры отказа 10 и 11 остаютс  в начальном состо нии. Таким образом , отказу типа «ложна  «1 соответствуют единичные состо ни  всех триггеров устройства .
Триггеры 6 и 10 регистрируют ошибки подразр да А, триггеры 7 и 11 - ошибки подразр да Б.
Врем  проверки каждого разр да определ етс  номером разр да, числом разр дов и скоростью враш;ени  входного вала преобразовател  и должно быть достаточным дл  прохождени  хот  бы одного полного единичного кодового участка.
Предмет изобретени 
Устройство дл  определени  отказавших разр дов преобразователей «угол-код, содержаш ,ее генератор импульсов, выход которого через переключатель подключен ко входу преобразовател  «угол-код, и дифференцируюш ,ие цепи, отличаюшеес  тем, что, с целью расширени  функциональных возможностей устройства, в него введены схемы контрол  границ пачек импульсов, счетные триггеры и триггеры отказа, причем каждый выход преобразовател  через схему контрол  границ пачек импульсов подключен ко входу счетного триггера, выход которого через дифференцируюшую цепочку подключен ко входу триггера отказа.
SU1787318A 1972-05-22 1972-05-22 SU410432A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1787318A SU410432A1 (ru) 1972-05-22 1972-05-22

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1787318A SU410432A1 (ru) 1972-05-22 1972-05-22

Publications (1)

Publication Number Publication Date
SU410432A1 true SU410432A1 (ru) 1974-01-05

Family

ID=20515003

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1787318A SU410432A1 (ru) 1972-05-22 1972-05-22

Country Status (1)

Country Link
SU (1) SU410432A1 (ru)

Similar Documents

Publication Publication Date Title
JPH0220816B2 (ru)
US4059749A (en) Digital monitor
JPH0446044B2 (ru)
SU410432A1 (ru)
SU388288A1 (ru) Всесоюзная
SU437227A1 (ru) Двоичный счетчик с устройством дл обнаружени сбоев
SU615492A1 (ru) Устройство дл обнаружени и диагностики неисправностей логических блоков
SU411479A1 (ru) Устройство дл автоматической проверки преобразователей угол-код
SU410442A1 (ru)
SU902018A1 (ru) Устройство дл контрол логических блоков
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU987583A1 (ru) Устройство дл автоматического контрол
SU394828A1 (ru) Устройство автоматической проверки преобразователей угол — код
SU451083A1 (ru) Устройство дл контрол функциональных элементов дискретных систем
SU370629A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ «УГОЛ — КОД»
SU362333A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ
SU714503A1 (ru) Устройство дл контрол пам ти
SU1277117A1 (ru) Устройство дл фиксации неустойчивых сбоев
SU548862A1 (ru) Устройство дл диагностики неисправностей в логических схемах
SU936005A1 (ru) Устройство дл контрол преобразователей угла поворота вала в код
SU962913A1 (ru) Устройство дл фиксации сбоев электронно-вычислительной машины
SU1751761A1 (ru) Асинхронное автоматическое устройство дл контрол цифровых систем
SU841125A1 (ru) Счетчик импульсов с контролем ошибок
SU898621A1 (ru) Устройство дл проверки счетчиков
SU1176331A1 (ru) Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига