SU366473A1 - УСТРОЙСТВО дл ПРЕРЫВАНИЯ ПРОГРАММ - Google Patents

УСТРОЙСТВО дл ПРЕРЫВАНИЯ ПРОГРАММ

Info

Publication number
SU366473A1
SU366473A1 SU1477443A SU1477443A SU366473A1 SU 366473 A1 SU366473 A1 SU 366473A1 SU 1477443 A SU1477443 A SU 1477443A SU 1477443 A SU1477443 A SU 1477443A SU 366473 A1 SU366473 A1 SU 366473A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
interrupt
input
program interruption
indicators
Prior art date
Application number
SU1477443A
Other languages
English (en)
Inventor
Г. И. Смирнова М. А. Карцев
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1477443A priority Critical patent/SU366473A1/ru
Application granted granted Critical
Publication of SU366473A1 publication Critical patent/SU366473A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Description

Изобретение относитс  к области вычислительной техники. Известны устройства дл  прерывани  программ, содержащие регистр запоминани  прерываний (регистр индикаторов) и логическую схему управлени  прерывани ми. Известные устройства невозможно примен ть в вычислительных системах, работающих с разделением времени, без предварительного разделени  разр дов регистра индикаторов на группы, число которых должно быть равным числу задач. Целью данного изобретени   вл етс  устранение указанного недостатка и тем самым повьш ение эффективности использовани  устройства дл  прерывани  программ в вычислительных системах, работающих с разделением времени. Предложенное устройство дл  прерывани  программ содержит дискрипторный регистр, дешифратор и коммутаторы, причем выход регистра, запоминани  прерываний через первый коммутатор соединен со входом схемы управлени  прерывани ми, выход которой через второй коммутатор подключен к из входов регистра запоминани  прерываний, другой вход которого через третий коммутатор соединен с однлм из входов устройства, второй вход каждого ко,ммутатора подключен к выходу дешифратора, вход которого соединен с выходом дискрипторного регистра, вход последнего подключен к другому входу устройства . На чертеже представлена схема устройства дл  прерывани  программ. Схема содержит: регистр / запоминани  преры.ван.ий, коммутаторы 2, 3 и 4, схему 5 управлени  прерывани лш. дИСкрипторный регистр 6, дешифратор 7, входы 8, 9, 10 регистра запоминани  прерываний, выходы 11, 12 схемы управлени  прерываншми. Работа устройства. Диспетчерска  программа (супервизор) назначает дл  решени  некоторой задачи определенную группу индикаторов. Далее супервизор засылает в дискрипторный регистр 6 коды, определ ющие, какие из индикаторов и в каком пор дке могут быть лспользованы при решении данной задачи. Засылка кодов в деокрипторный регистр  вл етс  привилегированной операцией супервизора . Эти коды устанавливают соответствие между математическими номера.ми лндикатороз , содержащимис  в ирограмме пользовател , и физическими адресами выделенной данному пользователю группы индикаторов. Тем самым обеспечиваетс  возможность организаци режима разделени  индикаторов на независп .мые группы, которые выдел ютс  дл  решени  каждой из задач. При такой органи
SU1477443A 1970-09-25 1970-09-25 УСТРОЙСТВО дл ПРЕРЫВАНИЯ ПРОГРАММ SU366473A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1477443A SU366473A1 (ru) 1970-09-25 1970-09-25 УСТРОЙСТВО дл ПРЕРЫВАНИЯ ПРОГРАММ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1477443A SU366473A1 (ru) 1970-09-25 1970-09-25 УСТРОЙСТВО дл ПРЕРЫВАНИЯ ПРОГРАММ

Publications (1)

Publication Number Publication Date
SU366473A1 true SU366473A1 (ru) 1973-01-16

Family

ID=20457584

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1477443A SU366473A1 (ru) 1970-09-25 1970-09-25 УСТРОЙСТВО дл ПРЕРЫВАНИЯ ПРОГРАММ

Country Status (1)

Country Link
SU (1) SU366473A1 (ru)

Similar Documents

Publication Publication Date Title
GB1353951A (en) Data processing system
ES465431A1 (es) Disposicion perfeccionada de acceso de memoria en un sistemade computadora.
KR840003565A (ko) 분할 요구 버스에 호출을 할당하기 위한 시스템
US4459660A (en) Microcomputer with automatic refresh of on-chip dynamic RAM transparent to CPU
US4435763A (en) Multiprogrammable input/output circuitry
KR890002756A (ko) 데이타 처리가속기
GB1373828A (en) Data processing systems
ES378182A1 (es) Un sistema de tratamiento electronico de datos.
SU366473A1 (ru) УСТРОЙСТВО дл ПРЕРЫВАНИЯ ПРОГРАММ
KR870700156A (ko) 협동하는 컴퓨우터간의 우선권 할당용 장치
US4432052A (en) Microcomputer device using dispatch addressing of control ROM
GB1378143A (en) Data processors
GB1378144A (en) Data processing arrangements
JPS638971A (ja) 多項式ベクトル演算実行制御装置
JPS59111557A (ja) アドレス変換装置
SU614432A1 (ru) Устройство дл сопр жени телемеханической аппаратуры с вычислительной машиной
SU811259A1 (ru) Устройство дл обработки приорите-TOB зАпРОСОВ пРЕРыВАНи
SU1119013A1 (ru) Устройство дл обработки запросов
SU1061142A1 (ru) Устройство запуска программ
SU913380A1 (ru) Устройство микропрограммного управления 1
SU1124301A1 (ru) Многоканальное устройство дл прерывани программ
SU476566A1 (ru) Устройство дл приоритетного подключени процессоров к запоминающему устройству
JPS56114026A (en) Data processor
SU1205144A1 (ru) Устройство дл распределени заданий процессорам
SU1061129A1 (ru) Устройство дл сопр жени электронных вычислительных машин