SU363212A1 - Инвертор - Google Patents
ИнверторInfo
- Publication number
- SU363212A1 SU363212A1 SU1606894A SU1606894A SU363212A1 SU 363212 A1 SU363212 A1 SU 363212A1 SU 1606894 A SU1606894 A SU 1606894A SU 1606894 A SU1606894 A SU 1606894A SU 363212 A1 SU363212 A1 SU 363212A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- cell
- input
- prohibition
- inverter
- winding
- Prior art date
Links
Landscapes
- Inverter Devices (AREA)
Description
1
Изобретение относитс к области вычислительной техники и может быть использовано дл специализированных электронных цифровых вычислительных машин дл реализации логического отрицани .
Известен инвертор, выполненный на феррит-транзисторных модул х, содержащий генератор единиц и чейку запрета.
Цель изобретени - повышение надежности инвертора.
Цель достигаетс тем, что в известный инвертор введена дополнительна чейка, вход которой подключен к шине инвертируемого сигнала, а выход - ко входу запрета чейки запрета, причем обмотки считывани дополнительной чейки и генератора единиц соединены последовательно и подключены к входной шине одного такта, а обмотка считывани чейки запрета - к входной шине другого такта.
На чертеже показана блок-схема инвертора .
Выход дополнительной чейки 1 соединен с обмоткой запрета чейки запрета 2. Дополнительна чейка /, нредставл юша собой обычную феррит-транзисторную чейку, соединена с генератором единицы 3 по однотактной последовательной схеме включени феррит-транзисторных чеек.
Цри подаче входного сигнала на вход 4 в обмотку записи дополнительной чейки / и считывани усиленными тактовыми импульсами , поступающими на клемму 5, ввиду однотактной последовательной схемы включени дополннтельной чейки 1 и генератора единиц 3, импульсы входного сигнала, поступающие с выхода дополнительной чейки / в обмотку запрета чейки запрета 2, совпадают во времени с тактовыми импульсами, приход щими на клемму 6 в обмотке записи той же чейки запрета 2, переписанными в эту обмотку генератором единиц 3 в любой момент времени подачи импульсов входного сигнала.
При отсутствии входного сигнала на входе инвертора, импульсы с генератора единиц 3, поданные в обмотку записи чейки запрета 2, трансформируютс и на выходе 7 наблюдаетс последовательность импульсов. При наличии на входе сигнала, равного единице, на выходе 7 инвертора последовательность импульсов отсутствует.
Точное совпадение во времени входного сигнала, снимаемого с выходных зажимов дополнительной чейки /, с сигналами в обмотке записи чейки запрета 2, подаваемыми с выходных залчимов генератора единиц 3, дает возможность повысить точность работы инвертора в целом и исключить по вление
ложных сигналов на выходе генератора при несовпадении во времени указанных импульсов .
Предмет изобретени
Инвертор, выполненный на феррит-транзисторных модул х, содержащий генератор единиц, и чейку запрета, отличающийс тем.
что, с целью повышени надежности запрета, он содержит дополнительную чейку, вход которой подключен к шине инвертируемого сигнала, а выход - ко входу запрета чейки запрета, причем обмотки считывани дополнительной чейки и генератора единиц соединены последовательно и подключены к входной шине одного такта, а обмотка считывани чейки запрета - к входной шине другого такта.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1606894A SU363212A1 (ru) | 1970-12-15 | 1970-12-15 | Инвертор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1606894A SU363212A1 (ru) | 1970-12-15 | 1970-12-15 | Инвертор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU363212A1 true SU363212A1 (ru) | 1972-12-30 |
Family
ID=20462730
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1606894A SU363212A1 (ru) | 1970-12-15 | 1970-12-15 | Инвертор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU363212A1 (ru) |
-
1970
- 1970-12-15 SU SU1606894A patent/SU363212A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS55141823A (en) | Data read-out circuit | |
GB1355107A (en) | Digital filters | |
BG33890A3 (en) | Apparatus for correction the phase of digital signals for recording and reading | |
SU363212A1 (ru) | Инвертор | |
JPS6037961U (ja) | デイジタル2値グル−プ呼出回路装置 | |
SU142818A1 (ru) | Двоичный параллельный сумматор со сквозным переносом | |
SU374745A1 (ru) | Универсальный логический элемент | |
SU822298A1 (ru) | Устройство дл контрол блокапОСТО ННОй пАМ Ти | |
SU364112A1 (ru) | Счетное устройство, сохраняющее информацию при перерывах питания | |
SU559415A2 (ru) | Устройство дл защиты от импульсных помех | |
SU476601A1 (ru) | Устройство сдвига цифровой информации | |
SU394792A1 (ru) | УСТРОЙСТВО дл ОБНАРУЖЕНИЯ КОНЦА | |
SU1524093A1 (ru) | Буферное запоминающее устройство | |
SU539378A1 (ru) | Полусумматор | |
SU750711A2 (ru) | Умножитель частоты | |
SU864577A1 (ru) | Пересчетное устройство | |
SU440795A1 (ru) | Реверсивный двоичный счетчик | |
SU473181A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU1679480A1 (ru) | Устройство дл вывода информации | |
SU942132A1 (ru) | Буферное запоминающее устройство | |
SU822175A2 (ru) | Преобразователь последовательногоКОдА B пАРАллЕльНый | |
SU1531172A1 (ru) | Параллельный асинхронный регистр | |
SU1084901A1 (ru) | Устройство дл контрол блоков пам ти | |
SU470927A1 (ru) | Устройство мажоритарного декотировани при трехкратном повторении дискретной информации | |
SU384102A1 (ru) | УСТРОЙСТВО дл ВВОДА ИНФОРМАЦИИ в ЦИФРОВУЮ ВЫЧИСЛИТЕЛЬНУЮ МАШИНУ |