SU750711A2 - Умножитель частоты - Google Patents
Умножитель частоты Download PDFInfo
- Publication number
- SU750711A2 SU750711A2 SU782571348A SU2571348A SU750711A2 SU 750711 A2 SU750711 A2 SU 750711A2 SU 782571348 A SU782571348 A SU 782571348A SU 2571348 A SU2571348 A SU 2571348A SU 750711 A2 SU750711 A2 SU 750711A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- counter
- input
- storage device
- pulse
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Manipulation Of Pulses (AREA)
Description
(54) УМНОЖИТЕЛЬ ЧАСТОТЫ
Изобретение относитс к измерительной технике, автоматике и может использоватьс , в частности, в системах регулировани авиационных двигателей.
Известен умножитель частоты, содержащий последовательно соединенные первый счетчик и делитель частоты, входы которых объединены и через линию задержки подключены к входной шине и к входу запоминающего устройства , входы которого соединены с выходами чеек первого счетчика, опорный . генератор, выходы которого подключены к входам второго счетчика и делител частоты, элемент совпадени и дополнительную линию задержки, под ключенную к выходу элемента совпадени и к второму входу второго счетчика , выходы чеек которого соединены с входами элемента совпадени , а входы чеек - с выходами запоминающего устройства 1.
Недостатком описанного умножител частоты вл етс возникающа при совпадении моментов считывани показаний из первого счетчика в запоминающее устройство и показаний запоминиющего устройства во второй счетчик возможность ошибки.
Целью изобретени вл етс повышение точности умножени .
С этой целью в умножитель частоты, содержащий последовательно соединенные первый счетчик и делитель частоты , входы которых объединены и через линию задержки подключены к входной шине и к входу запоминающего устройст10 ва, входы которого соединены с выходами чеек первого счетчика, опорный генератор, выходы которого подключены к входам второго счетчика и делител частоты, элемент совпадени и до15 полнительную линию задержки, подключенную к входу элемента совпадений и ко второму входу второго счетчика, выходы чеек которого соединены с входами элемента совпадени , а входы че20 ек - с выходами запоминающего устройства , введены элемент ИЛИ, включенный между вторым входом второго счетчика и выходом дополнительной линии задержки , дополнительный элемент совпадени ,
25 входы которого соединены с выходом дополнительной линии задержки и с выходом запоминающего устройства, и элемент задержки, вход которого соединен с выходом дополнительного эле30
Claims (1)
- ..мента совпадени , а выход - со вторым входом элемента ИЛИ. На чертеже изображена структурна электрическа схема умножител частоты , содержащего опорный генератор 1, делитель 2 частоты, первый счетчи 3, запоминающее устройство 4, второй счетчик 5, входную шину б умножител линию 7 задержки, элемент 8 совпадени , дополнительную линию 9 задержки лемент ИЛИ 10, дополнительный элеме 11 совпадени и элемент 12 задержки. Умножитель частоты состоит }гз генератора 1, опорной Частоты соединен ного с входом делител 2 частоты с коэффициентом делени , равным требуе мому коэффициенту умножени , к выходу которого подключен вход первого счетчика 3. К выходам чеек счетчика 3 подкл{очено запоминающее устройс во 4, к выходам чеек которого подключен второй счетчик 5, выполненный вычитающим. Вход счетчика 5 соединен с опорным генератором 1. Входна шина 6 подключена к цеп м считывани показаний счетчика 3 в запоминающее устройство 4 и к выходу линии 7 задержки , выход которой подключен к цеп м сброса на нуль первого, счетчик 3 и делител 2 частоты. Выход умножител подключен к элементу 8 совпадени , входы которого подключены к выходам чеек счетчика 5 к входу линии 9 задержки, выход которой подклю чен ко входам элемента ИЛИ 10, допол . нительного элемента 11 совпадени ,второй вход которого св зан с выходо запоминающего устройства 4, а выход через элемент 12 задержки соединен со вторым входом элемента ИЛИ 10, выход которого подкл ючен к цеп м считывани показаний запоминающего устройства 4 во второй счетчик 5. Умножитель частоты работает следующим образом. После прохождени через линий 7 задержки очередного импульса, поступившего на входную шину 6 умножител частоты, происходит сброс на нуль счетчика 3 и делител 2 частоты Затем происходит накопление счетчиком 3 импульсов, поступающих с выход делител 2 частоты. К моменту прихода на вход умножител частоты следую щего импульса, в счетчик 3 записывае {-Г Входной импульс с число умножител частоты поступает к цеп м считывани показаний счетчика 3 в запоминающее устройство 4, которое формирует во врем считывани показаний импульс, поступающий на вход элемента 11 совпадени . Импульс с выхода линии 7 задержки сбрасывает на нуль счетчик 3 и делитель частоты . Таким образом, в запомниаквдё устройстве 4 хранитс всё врем чис ло, соответствующее периоду входной частоты. Это число не стираетс , а олько может измен тьс в случае, сли измен етс входна частота. мпульсы опорного генератора 1, поступа - на вход вычитающего счетчика 5, некоторый момент привод т его в улевое состо ние В момент попадани го в нулевое состо ние с выхода элемента В совпадени поступает имульс на выход умножител частоты. тот же импульс поступает на вход линии 9 задержки после прохождени чеез которую поступает на вход элемента ИЛИ 10, выходной импульс которого производит запись показаний запоминаюего устройства 4 в счетчик 5. Слеующий импульс на выходе умножител частоты по вл етс через врем . 1.Т t- .. It частота опорного генератора; период входных сигналов; коэффициент умножени В случае, если считьшание показа-. НИИ запоминающего устройства 4 в счетчик 5 совпадает во времени с считыванием показаний счетчика 3 в запоминающее устройство 4, то выходной импульс линии 9 задержки совпадает во времени с выходным импульсом запоминающего устройства 4, что приводит к по влению выходного импульса элемента 11 совпадени , который, пройд через элемент 12 задержки, поступает во второй вход элемента ИЛИ 10. Выходной импульс элемента ИЛИ 10 поступает на второй вход счетчика 5 и производит повторную запись показаний запоминающего устройства 4 в счетчик 5. (Перва запись показаний производитс выходные импульсом элемента ИЛИ 10, на вход которой поступает выходной импульс линии 9 задержки, совпадающей во времени с выходным импульсом запоминающего устройства 4 - т.е. в тех услови х, при которых возможно неверное считывание показаний запоминающего устройства 4 в счетчик 5). Врем задержки t элемента 12 задержки должно удовлетвор ть неравенству t.4 - t - А , где t - наибольша из длительностей двух импульсов: выходного импульса запоминающего устройства 4 и выходного импульса линии 9 задержки; Д максимально допустима величина неравномерности временных интервалов между выходными импульсами умножител частоты , возникающа из-за повторного считывани показаний запоминающего устройства 4 в счетчик 5. При ,f неравномерность вре оп менных интервалов между выходными импульсами умножител частоты, воз никающа из-за повторного считывани показаний запоминающего,устройства 4 в счетчик 5 не больше . fon В том случае, если не происходит совпадени во времени момента считывани показаний первого счетчика 3 в запоминающее устройство 4 и момента считывани показаний запоминающего устройства 4 во второй счетчик 5, то выходные импульсы линии 9 задержки и запоминающего устройства 4 не совпадают во времени, тогда выход ной импульс элемента 11 совпадени не формируетс и повторного считывани показаний запоминающего устройст ва 4 в счетчик 5 не производитс . В описанном умножителе частоты относительна ошибка умножени , ). ibo. определ ема по формулеS равна нулю, так как в предлагаемом устройстве формируетс за врем Тц К, К выходных импульсов умножител частоты даже в случае совпадени во времени момента считывани показаний первого счетчика 3 в запоминающее устройство 4 и момента считывани по казаний запоминающего устройства 4 в во второй счетчик 5; возможна из-за повторного считывани показаний заоминающего устройства 4 во второй четчик 5 неравномерность A-tj. временных интервалов между выходными импульсами предлагаемого умножител частоты Формула изобретени Умножитель частоты по ан.т,с;в, №530462,0 тличающийс тем, что,с целью повышени точности умножени , в него введены элемент ИЛИ, включенный между вторым входом второго счетчика и выходом дополнительной линии задержки, дополнительный элемент совпадени , входы которого соединены с выходом дополнительной линии задержки и с выходом запоминающего устройства, и элемент задержки, вход которого соединен с выходом дополнительного элемента совпадени , а выход - со.вторым входом элемента ИЛИ, Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР, №530462, кл, Н 03 К 23/00,18.12.74. (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782571348A SU750711A2 (ru) | 1978-01-20 | 1978-01-20 | Умножитель частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782571348A SU750711A2 (ru) | 1978-01-20 | 1978-01-20 | Умножитель частоты |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU530462 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU750711A2 true SU750711A2 (ru) | 1980-07-23 |
Family
ID=20745234
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782571348A SU750711A2 (ru) | 1978-01-20 | 1978-01-20 | Умножитель частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU750711A2 (ru) |
-
1978
- 1978-01-20 SU SU782571348A patent/SU750711A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2992384A (en) | Frequency counter | |
SU750711A2 (ru) | Умножитель частоты | |
SU530462A1 (ru) | Умножитель частоты | |
SU467289A1 (ru) | Устройство дл долговременного сличени частот высокостабильных генераторов по радиосигналам | |
SU746885A1 (ru) | Умножитель частоты | |
SU1449917A1 (ru) | Устройство дл определени экстремальных значений электрических сигналов | |
SU624235A1 (ru) | Устройство дл скольз щего усреднени электрических сигналов | |
SU427289A1 (ru) | Низкочастотный цифровой частотомер | |
SU705678A1 (ru) | Устройство опроса телеметрических каналов | |
SU1420547A1 (ru) | Цифровой фазометр | |
SU748882A2 (ru) | Умножитель частоты | |
SU932420A1 (ru) | Цифровой измеритель скважности пр моугольных импульсов | |
SU1531016A1 (ru) | Цифровой измеритель низких частот | |
SU1185561A1 (ru) | Умножитель частоты следовани импульсов | |
SU363212A1 (ru) | Инвертор | |
SU488256A1 (ru) | Запоминающее устройство | |
SU798831A1 (ru) | Умножитель частоты | |
SU1238194A1 (ru) | Умножитель частоты | |
SU533878A1 (ru) | Измеритель флуктуаций частотных сигналов | |
SU1013872A1 (ru) | Измеритель сдвига фаз | |
SU429361A1 (ru) | Устройство для измерения амплитуды напряжения | |
SU890392A1 (ru) | Частотное делительное устройство | |
SU930624A1 (ru) | Устройство дл задержки импульсов | |
SU864578A1 (ru) | Пересчетное устройство | |
SU928345A2 (ru) | Дискретный умножитель частоты следовани импульсов |