SU263277A1 - DEVICE FOR COMPARISON OF THE MEASURABLE VALUE WITH N-GIVEN VALUES - Google Patents

DEVICE FOR COMPARISON OF THE MEASURABLE VALUE WITH N-GIVEN VALUES

Info

Publication number
SU263277A1
SU263277A1 SU1295543A SU1295543A SU263277A1 SU 263277 A1 SU263277 A1 SU 263277A1 SU 1295543 A SU1295543 A SU 1295543A SU 1295543 A SU1295543 A SU 1295543A SU 263277 A1 SU263277 A1 SU 263277A1
Authority
SU
USSR - Soviet Union
Prior art keywords
value
comparison
outputs
circuits
inputs
Prior art date
Application number
SU1295543A
Other languages
Russian (ru)
Original Assignee
В. Е. Асланов , Е. Н. Батурина
Publication of SU263277A1 publication Critical patent/SU263277A1/en

Links

Description

Предлагаемое устройство отнОСИТс  к технике автоматического контрол . В устройствах автоматического коитрол  схемы сравнени  сравнивают измер емую величину с одной или, что встречаетс  гораздо чаще, несколькими заданными величинами, или выбирают из р да значений измер емой величины ее большее или меньшее значение, совпадающее с одной из заданных величин. Известно устройство дл  сравнени  п чисел, содержащее п сдвигающих регистров с инверторамИ и схемами сброса, п переключателей режима сброса, м-входовые схемы «ИЛИ, двухвходовую схему «И. Построение устройства сравнени  дл  систем автоматического контрол , подобного описанному выше, значительно усложн ет схему и снижает ее надежность. Усложнение еще более заметно, когда заданна  величина характеризуетс  полем допуска. В этом случае на каждую заданную величину приходитс  примен ть два регистра или счетчика. Предлагаемое устройство значительно пройЕе и надежнее. Оно содержит триггеры, приifeM выходы дешифратора соединены со входами п схем «ИЛИ, выходы которых подключены ко входам схем «И. Остальные входы схем «И соединены с выходами всех последующих или предыдущих триггеров со ответственно при выборе большего или меньшего значени , исключа  триггер, св занный с данной схемой «И, а выход каждого триггера подключен ко входу предыдущего или ко входам всех последующих триггеров соответственно при выборе большего или меньшего значени . На фиг. 1 представлена схема -предлагаемого устройства при выборе большого значени  измер емой величины; на фиг. 2 - схема устройства при выборе меньшего значени . Данное устройство содержит, независимо от количества заданных величин, один счетчик импульсов /. С выходами счетчика св зан дешифратор 2, к выходам которого подсоединены схемы «ИЛИ 3, число которых определ етс  числом заданных величин. Число входов схем «ИЛИ определ етс  величиной пол  допуска заданных величин. К выходам схем «ИЛИ подсоединены схемы «И 4, выбирающие большее или меньшее значение измеренной величины. Выходы схем «И соединены со входами триггеров 5, которые запоминают момент равенства измеренной и одной из заданных величин и сигнализируют об этом.The proposed device relates to automatic control technology. In automatic coitrol devices, the comparison circuits compare the measured value with one or, which occurs more often, with several predetermined values, or choose from a number of values of the measured value its greater or lesser value that matches one of the specified values. A device for comparing n numbers is known, containing n shift registers with inverters and reset circuits, n reset mode switches, m-input circuits "OR, two-input circuit" I. Building a comparison device for automatic control systems similar to the one described above complicates the circuit considerably and reduces its reliability. Complication is even more noticeable when a given value is characterized by a tolerance field. In this case, two registers or counters must be used for each given value. The proposed device is much proyEe and more reliable. It contains flip-flops, at the time of which, the decoder outputs are connected to the inputs of the “OR” circuits, whose outputs are connected to the inputs of the I. The remaining inputs of the AND circuit are connected to the outputs of all subsequent or previous triggers, respectively, when selecting a higher or lower value, excluding the trigger associated with this AND circuit, and the output of each trigger is connected to the input of the previous one or to the inputs of all subsequent triggers, respectively, when selecting higher or lower value. FIG. Figure 1 shows the scheme of the proposed device when choosing a large value of the measured value; in fig. 2 is a device diagram when a lower value is selected. This device contains, regardless of the number of specified values, one pulse counter /. The outputs of the counter are associated with a decoder 2, to the outputs of which are connected an OR 3 circuit, the number of which is determined by the number of predetermined values. The number of inputs to the OR circuit is determined by the size of the tolerance field of the specified quantities. The “AND 4” and “4” circuits are connected to the outputs of the circuits that select a larger or smaller value of the measured value. The outputs of the circuits "And connected to the inputs of the flip-flops 5, which memorize the moment of equality of the measured and one of the specified values and signal this.

но при выборе большего или меньшего значени , исключа  триггер, св занный с данной схемой «И. Выход каждого триггера подключен ко входу предыдуш,его или ко входам всех последующих триггеров соответственно при выборе большего и меньшего значени .but when choosing a higher or lower value, excluding the trigger associated with this "I. The output of each trigger is connected to the input of the previous one, its output, or to the inputs of all subsequent triggers, respectively, when selecting a larger and smaller value.

Устройство работает следуюшим образом.The device works as follows.

После записи в счетчик числа импульсов, определ ющих измеренную величину, на одном из выходов дешифратора по вл етс  сигнал , который через соответствующую схему «ИЛИ (если измер ема  величина находитс  в поле допуска данной заданной величины) подаетс  на вход св занной с ней схемы «И. Так как в исходном состо нии все схемы «И подготовлены к работе, то сигнал через схему «И подаетс  на вход соответствующего триггера, который, срабатыва , сигнализирует о том, что значение измеренной величины находитс  в поле допуска заданной. Кроме того , -при срабатывании триггер отключает все предыдущие схемы «И (при выборе больщего значени ) или последующие схемы «И (при выборе меньшего). Таким образом, при последующих циклах сравнени  будут запоминатьс  только большие или меньшие значени  измеренной величины. Так как в процессе записи числа импульсов в счетчик -на выходах дешифратора по вл ютс  сигналы, вызывающие срабатывание триггеров, то чтобы результаты сравнени  не искажались, каждый триггер при срабатывании устанавливает в исходное состо ние предыдущий триггер (при выборе большего значени  измер емой величины) или все -последующие триггеры (при выборе меньшего значени ).After the number of pulses determining the measured value is written to the counter, a signal appears at one of the outputs of the decoder, which through the corresponding OR circuit (if the measured value is in the tolerance field of this specified value) is fed to the input of the associated circuit AND. Since in the initial state all the AND schemes are ready for operation, the signal through the AND scheme is fed to the input of the corresponding trigger, which, when triggered, signals that the value of the measured value is in the specified tolerance field. In addition, when triggered, the trigger disables all previous AND schemes (when a larger value is selected) or subsequent AND schemes (if a smaller one is selected). Thus, in subsequent cycles of comparison, only larger or smaller values of the measured value will be memorized. Since in the process of recording the number of pulses in the counter — on the outputs of the decoder, signals appear that trigger the triggers, so that the comparison results are not distorted, each trigger triggers the previous trigger (if a larger measured value is selected) or all-subsequent triggers (when choosing a lower value).

После установки счетчика в исходное состо ние цикл сравнени  может быть повторен.After the counter has been reset, the comparison cycle can be repeated.

Предмет изобретени Subject invention

Устройство дл  сравнени  измер емой величины с п заданными величинами, содержащее регистр дл  хранени  числа, выполненный наA device for comparing a measured value with n predetermined values, comprising a register for storing a number, made on

счетчике и дешифраторе, логические схемы «И и «ИЛИ, отличающеес  тем, что, с целью упрощени  схемы устройства и повышени  его надежности, оно содержит триггеры, причем выходы дешифратора соединены соcounter and decoder, logical circuits "AND and" OR, characterized in that, in order to simplify the circuit of the device and increase its reliability, it contains triggers, and the decoder outputs are connected to

входами п схем «ИЛИ, выходы которых подключены ко входам схем «И, остальные входы схем «И соединены с выходами всех последующих или предыдущих триггеров, соответственно при выборе большего или меньшего значени , исключа  триггер, св занный с данной схемой «И, а выход каждого триггера подключен ко входу предыдущего или ко входам всех последующих триггеров, соответственно при выборе большего или меньшегоthe inputs of the OR circuits whose outputs are connected to the inputs of the AND circuits, and the remaining inputs of the AND circuits are connected to the outputs of all subsequent or previous triggers, respectively, when a higher or lower value is selected, excluding the trigger associated with this AND circuit, and the output each trigger is connected to the input of the previous or to the inputs of all subsequent triggers, respectively, when choosing a larger or smaller

значени .value.

«Pt/a. /“Pt / a. /

Риг. 2Rig. 2

SU1295543A DEVICE FOR COMPARISON OF THE MEASURABLE VALUE WITH N-GIVEN VALUES SU263277A1 (en)

Publications (1)

Publication Number Publication Date
SU263277A1 true SU263277A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
US4058767A (en) Apparatus and process for testing AC performance of LSI components
SU263277A1 (en) DEVICE FOR COMPARISON OF THE MEASURABLE VALUE WITH N-GIVEN VALUES
US3056108A (en) Error check circuit
SU1183968A1 (en) Device for checking logical units
SU473180A1 (en) Device for testing comparison circuits
SU1126966A1 (en) Device for detecting multiple effects in group of standard substitution elements
SU1022206A1 (en) Indicating unit
SU1553980A1 (en) Device for checking logic units
SU446836A1 (en) Counter display device
SU610297A1 (en) Time interval extrapolating arrangement
SU1070556A1 (en) Device for checking pulse sequence
SU934553A2 (en) Storage testing device
SU363215A1 (en) BINARY COUNTER WITH ERROR CONTROL
RU1772804C (en) Shift register testing device
SU219896A1 (en) DEVICE FOR CONTROL OF OPERATIONAL BENCHMARKET
SU966694A1 (en) Microprogramme control device with transition
SU257868A1 (en) DEVICE FOR COMPARISON OF THE FOLLOWING EACH OTHER NUMBERS
SU1725221A1 (en) Device for processing reaction of logic units
SU570055A1 (en) Device for checking of circuits
SU1399706A1 (en) Apparatus for monitoring and diagnosis of faults
SU1111174A1 (en) Device for detecting extremums
SU1119023A1 (en) Device for simulating propabilistic graph
SU467331A1 (en) Automatic Troubleshooting Device
SU388288A1 (en) ALL-UNION
RU2002301C1 (en) Device for determining reliability parameters of objects