SU257868A1 - DEVICE FOR COMPARISON OF THE FOLLOWING EACH OTHER NUMBERS - Google Patents

DEVICE FOR COMPARISON OF THE FOLLOWING EACH OTHER NUMBERS

Info

Publication number
SU257868A1
SU257868A1 SU1264442A SU1264442A SU257868A1 SU 257868 A1 SU257868 A1 SU 257868A1 SU 1264442 A SU1264442 A SU 1264442A SU 1264442 A SU1264442 A SU 1264442A SU 257868 A1 SU257868 A1 SU 257868A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
register
numbers
circuit
comparison
Prior art date
Application number
SU1264442A
Other languages
Russian (ru)
Original Assignee
Ю. Д. Полисский , В. Ф. СлесаренкЬ
Научно исследовательский , опытно конструкторский институт автоматизации черной металлургии
Publication of SU257868A1 publication Critical patent/SU257868A1/en

Links

Description

Изобретение относитс  к области автоматики и вычислительной техники и предназначено дл  использовани  в системах контрол  и обработки информации.The invention relates to the field of automation and computer technology and is intended for use in information control and processing systems.

Известны устройства сравнени , содержащие два счетчика и логические схемы, с помощью которых определ етс  численное значение разности чисел или на-.ибольшее из чисел в числовой последовательности, но без сохранени  величины этого числа.Comparison devices are known, containing two counters and logic circuits, which are used to determine the numerical value of the difference in numbers or the largest of the numbers in a numerical sequence, but without storing the value of this number.

Предложенное устройство отличаетс  тем, что вход регистра с суммирующим счетньш входом соединен со входом устройства через схему «И, второй вход которой св зан через схему «НЕ с выходом схемы «ИЛИ, а вход регистра с вычитающим счетным входом соединен со входом устройства через схему второй вход которой св зан с выходом схемы «ИЛИ, входы которой в свою очередь св заны с выходами разр дов регистра с вычитающим входом, а входы этих разр дов соединены с выходами соответствующих разр дов регистра с суммирующим входом через схемы «И, вторые ВХОДЫ которых через линию задержки соединены со входом сигнала сброса регистра с вычитающим входом.The proposed device is characterized in that a register input with a counting counting input is connected to the input of the device via an AND circuit, the second input of which is connected through the NOT circuit to the OR output circuit, and a register input with a subtractive counting input is connected to the device input the input of which is connected with the output of the OR circuit, whose inputs in turn are connected to the outputs of the register bits with the subtractive input, and the inputs of these bits are connected to the outputs of the corresponding register bits with the summing input through the circuits And, the second INPUTS which, through a delay line, are connected to a register reset signal with a subtracting input.

Это позвол ет упростить устройство и получить в результате сравнени  в одном к том же регистре наибольшего из сравниваемых чисел.This makes it possible to simplify the device and to obtain, as a result of comparison, in one to the same register the largest of the compared numbers.

Схема устройства изображена на чертеже.Diagram of the device shown in the drawing.

Устройство содержит регистр / с суммирующим счетным входом, регистр 2 с вычитающим счетным входом, логические схемы 5 «И 3, схему «НЕ 4, схему «ИЛИ 5, линию 6 задержки, вход 7 чисел и вход 8 сигнала «сброс.The device contains a register / with a summing counting input, a register 2 with a subtracting counting input, logic circuits 5 "AND 3, circuit" NOT 4, circuit "OR 5, delay line 6, input 7 numbers and input 8 of the signal" reset.

Устройство работает следующим образом.The device works as follows.

В исходном состо нии регистры / и 2In the initial state, the registers / and 2

0 «свободны. Первое число, поступающее на0 "free. The first number coming in

вход 7, через схему 3 запищетс  в регистр /input 7, through circuit 3 is stored in the register /

и после подачи на вход 8 импульса «сбросand after the input to the input 8 of the pulse "reset

переппшетс  в регистр 2.Pereppets in register 2.

Импульсы, соответств}ющ:ие следующему 5 чис«1у, поступают через схему 3 на вычитающий вход регистра 2 и уменьшают его содержимое .The pulses corresponding to the following 5 numbers “1y”, go through circuit 3 to the subtracting input of register 2 and reduce its contents.

Если это число больще записанного в регистрах, то в момент, когда в разр дах регистра 2 по в тс  нули, прекратитс  поступление импульсов очередного числа на вход регистра 2 i остальные импульсы числа, соответствующие разности сравниваемых чисел , поступают на суммирующий вход регист .1 ра /, увеличива  его содержимое. Если второе число меньше первого равно ему, то содержи: юе регистра / не изменитс . Поступающий после очередного числа сигнал «сброс стирает содержИМое регистра 2 ;и перезаписывает в этот регистр число, записанное в регистре /, которое  вл етс  результатом сравнени .If this number is greater than that recorded in registers, then at the moment when the bits of register 2 in ts are zero, the pulses of the next number at the input of register 2 and the rest of the number of pulses, corresponding to the difference of the numbers being compared, stop arriving at the summing input of register .1 /, increasing its contents. If the second number less than the first is equal to it, then contain: ove register / will not change. The reset signal arriving after the next number erases the contents of register 2; and overwrites the number recorded in the register /, which is the result of a comparison, into this register.

При поступлении да вход устройства следующего сравниваемого числа операци  сравнени  производитс  аналогично описанному и результат сравнени  всегда оказываетс  записанным в регистре 1.Upon receipt and input of the device of the next compared number, the comparison operation is performed in the same way as described, and the comparison result is always recorded in register 1.

Предмет изобретени Subject invention

Устройство дл  сравнени  следующих друг за другом чисел, заданных лоследовательвост ми импульсов, содержащее два счетных регистра с суммирующим и вычитающим счетными входами соответственно, лин ю задержки и логические схемы «П, «ИЛИ и «НЕ, отличающеес  тем, что, с целью упрощени  устройства и получени  в одном и том же регистре наибольшего из сравниваемых чисел, вход регистра с суммирующим входом соединен со входом устройства через схемуA device for comparing successive numbers specified by pulse sequences, containing two counting registers with summing and subtracting counting inputs, respectively, a delay line and logic circuits "P," OR, and "NOT", in order to simplify the device and getting the largest of the compared numbers in the same register, the input of the register with the summing input is connected to the input of the device through the circuit

«И, второй вход которой св зан через схему «НЕ с выходом схемы «ИЛИ, а вход регистра с вычитающим входом соединен со входом устройства через схему «И, второй вход которой св зан с выходом схемы «ИЛИ, входы которой в свою очередь св заны с выходами разр дов регистра с вычитающим входом , а входы этих разр дов соединены с выходами соответствующих разр дов регистра с суммирующим входом через схемы «И, вторые входы которых через линйЮ задержки соединены со входом сигнала сброса регистра с вычитающим.входом."And, the second input of which is connected via the circuit" NOT to the output of the circuit "OR, and the input of the register with the subtractive input is connected to the input of the device through the circuit" AND, the second input of which is connected to the output of the circuit "OR, whose inputs in turn These inputs are connected to the outputs of the register bits with a subtracting input, and the inputs of these bits are connected to the outputs of the corresponding register bits with a summing input through the And circuits, the second inputs of which are connected to the input of the register reset signal with the subtracting input through a delay line.

SU1264442A DEVICE FOR COMPARISON OF THE FOLLOWING EACH OTHER NUMBERS SU257868A1 (en)

Publications (1)

Publication Number Publication Date
SU257868A1 true SU257868A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
US3555255A (en) Error detection arrangement for data processing register
SU257868A1 (en) DEVICE FOR COMPARISON OF THE FOLLOWING EACH OTHER NUMBERS
US3845282A (en) Apparatus and method for unambiguous counter reading
SU351212A1 (en) DEVICE FOR COMPARING NUMBERS SUBMITTED BY NUMERICAL PULSE CODE
SU347925A1 (en) DEVICE COMPARISON OF SEQUENTIAL CODES
SU318931A1 (en) JET TRIGGER COUNTER11 ^ ltshi1} t ^: mtI Bi'iBJ'iHOTESiA
SU1608695A1 (en) Device for determining overlapping of sets
SU252732A1 (en) DEVICE FOR EXPRESS ESTIMATION OF THE AVERAGE VALUE OF PERIODS OF A RANDOM PROCESS
SU383048A1 (en) TWO-SHIFT RELEASE SHIFT WITH DETECTION
SU370604A1 (en) DEVICE FOR COMPARING THE FOLLOWING EACH OTHER NUMBERS
SU352402A1 (en) COUNTER COUNTER Binary Positional CODE
SU315295A1 (en)
SU344579A1 (en) Secondary School BI.VLIOTEKD
SU650071A1 (en) Device for group cimpensatiob of binary numbers
SU368604A1 (en) DEVICE FOR PROGRAM INTERRUPTION
SU246156A1 (en) ANALYZING DEVICE
SU264790A1 (en)
SU450166A1 (en) Calculator of the difference of two numbers
SU342187A1 (en) DEVICE FOR DILENIAP1 [NTg: 0-I1: .iP: HAfIEIBLcKZTGIA
SU310257A1 (en) DIGITAL MULTIPLE-PERFORMANCE DEVICE
SU1018137A1 (en) Graphic data reading device
SU370601A1 (en) ALL-UNION I
RU1795460C (en) Device for determining number of unities in binary code
SU1635192A1 (en) Word replacing device
SU446055A1 (en) Device for comparing binary numbers