SU252732A1 - DEVICE FOR EXPRESS ESTIMATION OF THE AVERAGE VALUE OF PERIODS OF A RANDOM PROCESS - Google Patents
DEVICE FOR EXPRESS ESTIMATION OF THE AVERAGE VALUE OF PERIODS OF A RANDOM PROCESSInfo
- Publication number
- SU252732A1 SU252732A1 SU1237335A SU1237335A SU252732A1 SU 252732 A1 SU252732 A1 SU 252732A1 SU 1237335 A SU1237335 A SU 1237335A SU 1237335 A SU1237335 A SU 1237335A SU 252732 A1 SU252732 A1 SU 252732A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- counter
- input
- periods
- trigger
- Prior art date
Links
- 238000000034 method Methods 0.000 title description 4
- 230000000875 corresponding Effects 0.000 description 10
- 230000002441 reversible Effects 0.000 description 10
- 230000000712 assembly Effects 0.000 description 5
- 238000002360 preparation method Methods 0.000 description 1
- 230000003068 static Effects 0.000 description 1
Description
Предлагаемое устройство относитс к области снецнализированных вычислительных машин и, в частности, к машинам дл обработки случайных .процессов.The proposed device relates to the field of randomized computers and, in particular, to machines for processing random processes.
Известны устройства дл экспресс-оценкн среднего значени периодов случайного процесса , содержащие преобразователь аналог- код, реверсивный счетчик И устройство делени . Известные устройства решают задачу с меньшим быстродействием вследствие более широкой специализации.Devices are known for rapid estimates of the mean value of periods of a random process, containing an analog-code converter, a reversible counter, and a division device. Known devices solve the problem with lower speed due to a wider specialization.
Предлагаемое устройство отличаетс от известных тем, что выход нреобразовател аналог-код соединен через соответствующий элемент задержки с первой и второй схемами совпадени , выход первой соединен со входом сложени и выход второй - со входом вычитани реверсивного счетчика, а вторые входы первой и второй схем совладени подключены к нулевому и единичному выходам триггера соответственно, счетный вход которого соединен с выходом коммутатора преобразовател аналог-код, причем единичный выход этого триггера подключен также ко, входу сброса реверсивного счетчика, и со входом третьей схемы совпадени , второй вход которой .св зан с выходом коммутатора преобразовател аналог-код , а выход соединен с соответствующими входами четвертой и н той схем совпадени . Выход четвертой соединен с единичнымThe proposed device differs from the known ones in that the analog-code converter output is connected via a corresponding delay element to the first and second coincidence circuits, the first output is connected to the addition input and the second output to the subtracting input of the reversible counter, and the second inputs of the first and second consolation circuits are connected to the zero and single outputs of the trigger, respectively, the counting input of which is connected to the switch output of the analog-code converter, and the single output of this trigger is also connected to the input scatter down counter and to the input of the third coincidence circuit, the second input of which is coupled to the switch .sv output analogue code converter, and an output coupled to respective inputs of the fourth and n coincidence circuits. The fourth output is connected to a single
входом другого триггера, единичный выход которого соединен со входом счетчика периодов , а второй вход четвертой схемы совпадени нодключен к выходам знакового регистраthe input of another trigger, the unit output of which is connected to the input of the period counter, and the second input of the fourth coincidence circuit is connected to the outputs of the sign register
реверсивного счетчика. Выход п той схемы совпадени св зан с нулевым входом второго триггера, а ее второй вход соединен с выходом инвертора, подключенного к выходу знакового разр да .реверсивного счетчика, причем выходreversible counter. The output of the fifth coincidence circuit is connected to the zero input of the second trigger, and its second input is connected to the output of an inverter connected to the output of a sign bit of a reversible counter, the output
коммутатора .преобразовател соединен со входом счетчика врелгенных интервалов, выход окончани данного цикла которого подключен к первой и второй вентильным сборкам, одна из которых соединена с выходом счетчика чиела периодов, а втора - с выходом счетчика временных интервалов, выходы .сборок св заны с соответствующими входами устройства делени , выход которого соединен со входом счетчика результата анализа.the switch of the converter is connected to the input of the counter at the interval, the output of the end of this cycle is connected to the first and second valve assemblies, one of which is connected to the output of the counter of the number of periods and the second to the output of the counter of time intervals, the outputs of the assemblies are connected to the corresponding inputs a division device whose output is connected to the input of the analysis result counter.
. .. .
Такое выполнение устройства позвол ет узеличить его быстродействие.,Such an embodiment of the device allows to reduce its speed.
На чертеже представлена схема описываемого устройства.The drawing shows the scheme of the described device.
Оно содержит преобразователь / аналог- код, предназначенный дл преобразовани аиалоговой величины в иропорциональное ей чнсло импульсов; стаидартный двоичный счетчик 2, иредназначеиный дл фиксации числа дл отсчета заданных интервалов времеуш TfC отводами, пропорциональными дискретt i ным шагам /, 2t, 3/,..., га/; стандартный счетчик 4 дл получени результатов анализа в требуемой системе счислени ; устройство 5 делени дл вычислени Л среднего значени функции; стандартные вентильные сборки 6 w. 7. Схема 8 онределени периодов дл фиксации экстремумов функции состоит из стандартного реверсивного счетчика 9, статических триггеров-10 и 11 1станда))тных логических схем 12-16 совпадени и логической схемы 17 отрицани . Сигнал с коммутатора преобразовател J через линию задержки 18 подаетс на счетный вход триггера 10, который в зависимости от положени плеч дает разрешение на вход «-J- или «- реверсивного счетчика 9. Первый возникающий импульс устанавливает триггер 10 в единичное положение, и информаци через схему 13 записываетс на вход « + счетчика 9. Второй импульс устанавливает триггер 10 в нулевое положение, и информаци через схему 12 записываетс на вход «- счетчика 9. При этом осуществл етс операци вычитани . ЕслИ происходит преобразование монотонно-возрастающей функции, то 5i-S,0. где 5i - число импульсов, соответствующее первой ординате, S.y - число импульсов, соответствуюп1,ес второй ординате. Каждый нечетный импульс в р ду отсчета осуществл ет перевод триггера 10 в единичное положение со сбросом счетчика 9 и подготовку приема информации со входа «-}- (сложение). Знак разности, AS 5; -Si+i, фиксируемый в знаковом разр де 19 счетчика Я исследуетс с нечетным импульсом, и результат олредел ет состо ние триггера 11. Изменение состо ни триггера 11 происходит только при переходе функции через экстремум, что вызывает изменение знака разности Si - -S,. Количество перебросов триггера 11, полученное с заданного плеча, определ ет число периодов, фиксируемых в счетчике 2. Одновременно начинаетс отсчет времени протекани анализа счетчиком 3, который имеет отводы от заранее заданных дискретных шагов t, 2t,. . ., nt. После заполнени счетчика 3 числом, пропорциональным t, с отвода подаетс сигнал «окончание данного цикла на схемы б и 7 дл перезаписи информации со счетчиков 2 и 5 в устройство 5 делени . При этом информаци в счетчиках 2 и 5 не стиаетс . Результат - Т фиксирует в счетчике 4, где Т - врем анализа, сответствующее N, а N - число периодов. По окончании первого цикла / на устройство подаетс сигнал сброса, и оно готово к поворному циклу. После заполнени счетчика 3 ислом импульсов, соответствующих 2t, вновь ыдаетс сигнал «окончание данного цикла а схемы 6 и 7. Со счетчнка 2 в устройство 5 ерезаписываетс уже число периодов N-2, коорое соответствует 2t, со счетчика 3 в устройтво 5 переписываетс информаци , соответстующа 2f. В счетчике 4 фиксируетс резульАналогично происходит вычисление дл последующих циклов. Таким образом, предлагаемое специализированное устройство очевидно обеспечивает существенно большее быстродействие, при этом оно достаточно просто и содержит только стандартные эле.меиты. Предмет и з о б ,р е т е н и Устройство дл экспресс-оцепки среднего значени периодов случайного процесса, содержащее преобразователь апалог-код, реверсивный счетчик, устройство делени , отличающеес тем, что, с целью увеличени быстродействи , выход преобразовател аналог- код соединен через соответствующий элемент задержки с первой и второй схемами совпадени , выход первой соединен со входом сложени н выход второй - со входом вычитани реверсивного счетчика, а вторые входы первой и второй схем совпадени подключены к нулевому н единичному выходам триггера соответственно , счетный вход которого соединен с выходом коммутатора преобразовател аналог- код, причем единичный выход этого триггера подключен также ко входу сброса реверсивного счетчика, и со входом третьей схемы совпадени , второй вход которой св зан с выходом коммутатора преобразовател аналог-,код, а выход соединен с соответствующими входами четвертой и п той схем совпадени , выход четвертой соединен с единичным входом другого триггера, единичный выход которого соединен со входом счетчика периодов, а второй вход четвертой схемы совпадени подключен к выходу знакового регистра реверсивного счетчнка , выход п той схемы совпадени св зан г нулевым входом второго триггера, а ее второй вход соединен с выходом инвертора, подключенного к выходу знакового разр да реверсивного счетчика, иричем выход коммутатора преобразовател соединен со входом счетчика временных интервалов, выход окончани данного цикла которого подключен к первой и второй вентильным сборкам, одна из которых соединена с выходом счетчика числа периодов , а втора - с выходом счетчика временных интервалов, выходы сборок св заны с соответствующими входами устройства делени ,It contains a converter / analogue code intended to convert an analogue value into a pulse number proportional to it; standard binary counter 2, and intended for fixing the number for counting specified time intervals TfC with taps proportional to discrete steps /, 2t, 3 /, ..., ha /; standard counter 4 to obtain analysis results in the required number system; dividing device 5 for calculating the L average value of the function; standard valve assemblies 6 w. 7. Scheme 8 for determining the periods for fixing the extrema of the function consists of a standard reversible counter 9, static triggers-10 and 11 (st))) complete logic circuits 12-16 matches and negative logic circuit 17. The signal from the switchboard of the converter J through the delay line 18 is fed to the counting input of the trigger 10, which, depending on the position of the arms, gives permission to the input "-J- or" - of the reversing counter 9. The first generated pulse sets the trigger 10 to the single position, and the information through circuit 13 is written to the input of the "+ counter 9. The second pulse sets the trigger 10 to the zero position, and the information through the circuit 12 is written to the input of the counter 9. In this case, a subtraction operation is performed. If a monotonically increasing function is transformed, then 5i-S, 0. where 5i is the number of pulses corresponding to the first ordinate, S.y is the number of pulses corresponding to 1, ec to the second ordinate. Each odd pulse in the reference series translates trigger 10 into a single position with reset of counter 9 and preparation for receiving information from the input "-} - (addition). Difference sign, AS 5; The -Si + i detected in the sign bit 19 of the counter I is examined with an odd pulse, and the result determines the state of the trigger 11. The change in the state of the trigger 11 occurs only when the function passes through the extremum, which causes a change in the sign of the difference Si -S, . The number of flips of the trigger 11, obtained from the specified leverage, determines the number of periods recorded in the counter 2. At the same time, the counting time of the analysis by the counter 3, which has taps from the predetermined discrete steps t, 2t, begins. . ., nt. After the counter is filled with 3 with a number proportional to t, the signal "the end of this cycle to circuits b and 7" is sent to overwrite the information from counters 2 and 5 to the dividing device 5. In this case, the information in the counters 2 and 5 is not stolen. The result - T fixes in the counter 4, where T is the analysis time corresponding to N, and N is the number of periods. At the end of the first cycle / a reset signal is given to the device, and it is ready for a rotary cycle. After filling the counter with 3 pulses, corresponding to 2t, the signal "the end of this cycle in circuit 6 and 7 is output. From the counter 2, the number of N-2 periods is recorded again, the coordinate corresponds to 2t, and the counter 3 rewrites information from the counter 3, corresponding to 2f. In counter 4 is recorded, a similar calculation occurs for subsequent cycles. Thus, the proposed specialized device obviously provides significantly more speed, while it is quite simple and contains only standard elememey. The subject matter and the recipe, the recipe and the device for the express circuit of the average value of the periods of the random process, containing the converter apalog-code, reversible counter, dividing device, characterized in that, in order to increase the speed, the output of the converter is analog-code connected via a corresponding delay element from the first and second coincidence circuits, the output of the first is connected to the addition input and the second output — to the subtraction input of the reversible counter, and the second inputs of the first and second coincidence circuits are connected to zero one. the corresponding trigger outputs, respectively, the counting input of which is connected to the output of the converter switchboard analog-code, and the single output of this trigger is also connected to the reset input of the reversible counter, and the input of the third coincidence circuit, the second input of which is connected to the switch output of the converter-analogue, , and the output is connected to the corresponding inputs of the fourth and fifth coincidence circuits, the fourth output is connected to the single input of another trigger, whose single output is connected to the input of the period counter, and The second input of the fourth coincidence circuit is connected to the output of the sign register reversible counter register, the output of the fifth coincidence circuit is connected with the zero input of the second trigger, and its second input is connected to the output of the inverter connected to the sign counter output of the reversible counter, and the output of the converter switch is connected to the input of the time interval counter, the output of the end of this cycle of which is connected to the first and second valve assemblies, one of which is connected to the output of the counter of the number of periods, and the second from the output slot counter house assemblies outputs coupled to respective inputs dividing device,
выход которого соединеи со входе:. счетчика результата анализа.the output of which is connected to the entrance: counter analysis result.
лдж«lj "
Publications (1)
Publication Number | Publication Date |
---|---|
SU252732A1 true SU252732A1 (en) |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU252732A1 (en) | DEVICE FOR EXPRESS ESTIMATION OF THE AVERAGE VALUE OF PERIODS OF A RANDOM PROCESS | |
US3947673A (en) | Apparatus for comparing two binary signals | |
JPH0455272B2 (en) | ||
SU767753A1 (en) | Number comparator | |
RU2019845C1 (en) | Statistical analyzer | |
SU1410058A1 (en) | Device for computing sliding mean | |
SU1336033A1 (en) | Device for computing current mean value | |
SU1018137A1 (en) | Graphic data reading device | |
SU1083187A1 (en) | Calculating device | |
SU935971A1 (en) | Apparatus for calculating initial moments | |
SU257868A1 (en) | DEVICE FOR COMPARISON OF THE FOLLOWING EACH OTHER NUMBERS | |
SU264790A1 (en) | ||
SU1193658A1 (en) | Device for comparing binary numbers | |
SU1023320A1 (en) | Digital discriminator | |
SU1397949A1 (en) | Device for reading graphic information | |
SU951322A1 (en) | Statistical analyzer for data quantity determination | |
SU750480A1 (en) | Device for comparing numbers with tolerances | |
SU428388A1 (en) | DEVICE FOR AVERAGING A RANDOM PROCESS 128 PT Bft ^ H ^ i Г-П; 'а- ^ tji-И,' v. ' '• • - • - | |
SU681428A1 (en) | Device for selecting minimum number | |
SU363957A1 (en) | ALL-UNION | |
SU1188696A1 (en) | Digital meter of time interval ratio | |
SU344579A1 (en) | Secondary School BI.VLIOTEKD | |
SU448461A1 (en) | Device for dividing numbers | |
SU419899A1 (en) | DEVICE FOR DETERMINING MEDIUM SQUARE DEFLECTION | |
SU1591010A1 (en) | Digital integrator |