SU1735873A1 - Устройство дл моделировани измерительных приборов - Google Patents

Устройство дл моделировани измерительных приборов Download PDF

Info

Publication number
SU1735873A1
SU1735873A1 SU894707582A SU4707582A SU1735873A1 SU 1735873 A1 SU1735873 A1 SU 1735873A1 SU 894707582 A SU894707582 A SU 894707582A SU 4707582 A SU4707582 A SU 4707582A SU 1735873 A1 SU1735873 A1 SU 1735873A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
storage unit
information
information storage
Prior art date
Application number
SU894707582A
Other languages
English (en)
Inventor
Александр Петрович Батюнин
Алла Николаевна Мирзаханова
Юрий Антонинович Янин
Original Assignee
Предприятие П/Я Р-6900
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6900 filed Critical Предприятие П/Я Р-6900
Priority to SU894707582A priority Critical patent/SU1735873A1/ru
Application granted granted Critical
Publication of SU1735873A1 publication Critical patent/SU1735873A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к аналого-цифровой вычислительной .технике и предназначено дл  применени  в различного рода модел х технологических систем и тренажерах, работающих в режиме реального времени. Цель изобретени  - повышение точности моделировани . Дл  достижени  поставленной цели в устройство введены блок формировани  адреса, блок хранени  входной информации, состо щий из двух регистров , блок хранени  выходной информации и мультиплексор. Устройство позвол ет прин ть от ЭВМ значение параметра и два значени  скорости его изменени , отобразить текущее значение параметра на индикаторе и переслать его в ЭВМ. 2 ил.

Description

Изобретение относитс  к аналого- цифровой вычислительной технике и может быть использовано в различного рода модел х технологических систем и тренажерах, работающих в режиме реального времени.
Известны модули аналогового вывода , в основе которых лежит метод преобразовани  цифрового кода в аналоговое напр жение с помощью цифро- аналоговых преобразователей.
Однак применение этих модулей ведет к значительному увеличению опера ции цикла Вывод при выполнении управл ющей программы, а при большом количестве измерительных приборов в системах - к отсутствию воспроизведени  Режима реального времени-.
Наиболее близким к изобретению  вл етс  устройство дл  моделировани  измерительных приборов, содержащее цифроаналоговый преобразователь, выход которого подключен к входу блока индикации, схему сравнени  и блок выбора скорости, выход которого соединен со счетным входом реверсивного счетчика, а синхровход - с одноименным входом устройства.
Недостатком известного устройства  вл етс  наличие жесткой схемы логического управлени , создаваемой каждый раз Дл  конкретного технологического процесса и невысока  точность при сравнении аналоговых сигналов.
Целью изобретени   вл етс  повышение точности моделировани .
На фиг.1 приведена блок-схема устройства; на фиг.2 - ее функциональна  схема.
Устройство состоит из блока 1 формировани  адреса, блока 2 хранени  выходной информации, блока 3 хра
vl
со
СЛ
00
vj
со
нени  входной информацииf блока 4 выбора скорости изменени  знамени  . параметоа, схемы 5 сравнени , реверсивного счетчика 6, мультиплексора 7, цифроаналогового преобразовател  8 и блока 9 индикации.
Блок 1 (фиг.2) состоит из дешифратора адреса, собранного на компараторах 10,11 и элементе-ИЛИ-НЕ 12. На входы блока 1 приходит байт входной информации, причем младший разр д входной информации, поступающей на элемент 12, указывает,какую информацию должно принимать устройство. Байт 2 хранени  выходной информации представл ет собой универсальный восьмиразр дный регистр с синхронной параллельной записью информации , который запоминает выходное состо ние реверсивного счетчика 6 при наличии разрешающего сигнала от блока 1.
Блок хранени  входной информации 3 состоит из двух универсальных восьмиразр дных регистров 13, 14 с синхронной параллельной записью информации, на каждый из которых поступает старший байт входной информации.
При этом, информаци  на регистрах 13,14 запоминаетс  при наличии разрешающего сигнала от блока 1.
Блок 4 выполнен на мультиплексоре 15, двоично-дес тичном дешифраторе 1б выходы которого св заны с делителем частоты - программируемым счетчиком 17 с управл емым коэффициентом делени  частоты.
Схема 5 сравнени  выполнена в виде двух четырехразр дных компараторов 18,19, причем выходы А и А компаратора 18, сравнивающего младшие разр ды входного числа, соединены соответственно с входами А и А компаратора 19, сравнивающего старшие разр ды входного числа.
Реверсивный счетчик 6 представл ет собой два последовательно соединенных четырехразр дных реверсивных счетчика 20,21, режим пр мого или обратного счета которых определ етс  выходом А компаратора 19.
Мультиплексор 7 собран на двух мультиплексорах 22,23 с управл ющие входами УХ и Vu,.
Преобразователь 8 представл ет собой умножающий цифроаналоговый преобразователь с функцией, записи и хранени  двоичного кода.
JO
7358734
В качестве блока 9 индикации может быть применен вольтметр, шкала которого проградуирована в единицах моделировани  параметра.
Устройство работает следующим образом.
При первом обращении к устройству при совпадении с кодом адреса и нулевом значении младшего разр да входной информации блок 1 выдает оазрешающий сигнал, инициирующий второй регистр 13 хранени  входной информации , в котором по стробируемому
U сигналу Вывод данных BD записываетс  байт информации, определ ющий величину положительного и отрицательного изменени  скорости измер емого i параметра, скорость пр мого и обрат20 ного счета и режим работы мультиплексора 7.
При втором обращении к устройству при совпадении с кодом адреса и при единичном значении младшего разр да
25 входной информации блок 1 инициирует прием значений измер емого параметра в первый регистр 14 и запись из счетчика 6 в регистр, блока 2 хранени  выходной информации.
Схема 5 сравнени  сравнивает текущее значение состо ни  реверсивного счетчика 6 и величину параметра , задаваемого первым регистром 1Ц блока 3.
В том случае, если цифровое значе35 ние на выходах регистра 14 оказалось больше числового значени , определ ющего состо ние реверсивного счетчика 6, схема 5 сравнени  выдает разрешающий сигнал дл  пр мого счета на ре40 версивный счетчик 6, а также разрешает прохождение скорости пр мого счета , поступающей на входы х мультиплексора 15, через дешифратор 16 - на программируемый счетчик 17, измен  
45 его коэффициент делени .
В счетчике 17 происходит программируемое деление входной частоты, например 10 кГц, в результате чего на реверсивный счетчик 6 приходит задан50 на  частота счета, определ юща  скорость увеличени  моделируемого параметра .
Ег пи числовое значение на выходах per тра 14 оказалось меньше число55 п -о значени  на выходах реверсивного счетчика 6, схема 5 сравнени  раз- nejaeT обратный счет счетчика 6, а также разрешает прохождение скорос30
ти обратного счета с входов у мультиплексора 15 через дешифратор 16 и программируемый счетчик 17 на вход реверсивного счетчика 6, обеспечива  тем самым уменьшение модели- руемого параметра.
При равенстве числовых значений заданного параметра на регистре I и числового значени  на выходах счетчика 6 схема 5 сравнени  выходным сигналом А- запрещает счет по1 входу CI счетчика 20.
Цифровые выходы реверсивного счетчика 6 через мультиплексор 7 поступают на преобразователь 8, который подает соответствующий аналоговый сигнал на блок 9. Стрелка блока 9 индикации будет при этом показывать текущее значение технологического параметра.
При нулевом значении старшего разр да второго регистра 13 блока 3 на вход преобразовател  8 подаетс  заданное числовое значение (в данном примере нулевое значение) моделируемго параметра.

Claims (1)

  1. Формула из.обретени  Устройство дл  моделировани  измерительных приборов, содержащее цифро- аналогЬвый преобразователь, выход которого подключен к входу блока индикации , схему сравнени  и блок выбора скорости, изменени  значени  параметра , включающий последовательно соединенные мультиплексор, дешифратор и делитель частоты, выход которого соединен со счетным входом реверсивного счетчика, а синхровход - с одноимен-. ным входом устройства, о т л и ч а ю- щ е е с   тем, что, с целью повышени  точности моделировани , в него введены блок формировани  адреса,, блок хранени  входной информации,
    10
    15
    20
    735873
    состо щий из двух регистров, блок
    хранени  выходной информации и мультиплексор , выход измер емых величин е которого подключен к входу цифро- аналогового преобразовател , перва  группа информационных входов устройства соединена с входами блока формировани  адреса соответственно, выхид которого соединен с входом разрешени  приема первого регистра блока хранени  входной информации, входом разрешени  приема блока хранени  выходной информации и к одноименному входу второго регистра блока хранени  входной информации, выход первого регистра блока хранени  входной ин- .формации соединен с первым входом схемы сравнени , выход которой подключен к управл ющему входу реверсивного счетчика и к первому управл ющему входу мультиплексора блока выбора скорости изменени  значени  параметра, информационные входы которого соединены соответственно с выходами второго регистра блока хранени  входной информации, выход старшего разр да второго регистра блока хранени  входной информации подключен к управл ющему входу мультиплексора устройства, информационный вход мультиплексора соединен с выходом реверсивного счетчика, с вторым входом схемы сравнени  и с информационным входом блока хранени  выходной
    35 информации, выход которого  вл етс  информационным выходом устройства, втора  группа информационных входов которого соединена с информационными входами первого и второго регистров
    40 блока хранени  входной информации, синхровходы которых соединены с синхровход ом блока хранени  выходной информации и с синхровходом устройства .
    25
    30
    Фиг.1
    I
SU894707582A 1989-06-19 1989-06-19 Устройство дл моделировани измерительных приборов SU1735873A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894707582A SU1735873A1 (ru) 1989-06-19 1989-06-19 Устройство дл моделировани измерительных приборов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894707582A SU1735873A1 (ru) 1989-06-19 1989-06-19 Устройство дл моделировани измерительных приборов

Publications (1)

Publication Number Publication Date
SU1735873A1 true SU1735873A1 (ru) 1992-05-23

Family

ID=21455310

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894707582A SU1735873A1 (ru) 1989-06-19 1989-06-19 Устройство дл моделировани измерительных приборов

Country Status (1)

Country Link
SU (1) SU1735873A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Модуль аналогового вывода СМ1800.9202. Авторское свидетельство СССР № 399885, кл. G 06 с 7Л8, 1972. *

Similar Documents

Publication Publication Date Title
SU1735873A1 (ru) Устройство дл моделировани измерительных приборов
RU105787U1 (ru) Устройство для определения погрешности преобразователя "угол-код"
SU756352A1 (ru) ЦИФРОВОЕ УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ί ШАГОВЫМИ ДВИГАТЕЛЯМИ ϋ<img src="SU756352A1_1_files/SU
SU1423730A2 (ru) Устройство дл измерени глубинных параметров нефт ной скважины
RU2173857C1 (ru) Способ измерения частоты импульсов
SU830377A1 (ru) Устройство дл определени кодаМАКСиМАльНОгО чиСлА
JP2925443B2 (ja) 電子式計測器
SU1645942A2 (ru) Устройство дл контрол напр жени
RU2106009C1 (ru) Анализатор отклонений напряжения
SU1275473A1 (ru) Устройство дл вычислени скорости изменени параметра
SU705360A1 (ru) Цифровой измеритель средней частоты
SU1105913A1 (ru) Устройство дл вычислени частной производной
SU1697105A1 (ru) Устройство дл формировани векторов
SU1580558A1 (ru) Преобразователь код-напр жение
SU798972A1 (ru) Устройство дл отображени информации
SU957205A1 (ru) Генератор случайных процессов
SU1383345A1 (ru) Логарифмический преобразователь
SU851429A1 (ru) Многоканальный цифро-аналоговыйВычиСлиТЕль
SU750480A1 (ru) Устройство дл сравнени чисел с допусками
SU1109672A1 (ru) Устройство дл определени крутизны измер емой функции
SU1631608A1 (ru) Устройство дл контрол блоков пам ти
SU1427380A1 (ru) Устройство дл моделировани вершины графа
JPS63156424A (ja) パルスカウント回路
SU1081437A2 (ru) Устройство дл измерени температуры
SU1635028A1 (ru) Устройство дл измерени остаточного ресурса металлоконструкций