SU851429A1 - Многоканальный цифро-аналоговыйВычиСлиТЕль - Google Patents

Многоканальный цифро-аналоговыйВычиСлиТЕль Download PDF

Info

Publication number
SU851429A1
SU851429A1 SU792717653A SU2717653A SU851429A1 SU 851429 A1 SU851429 A1 SU 851429A1 SU 792717653 A SU792717653 A SU 792717653A SU 2717653 A SU2717653 A SU 2717653A SU 851429 A1 SU851429 A1 SU 851429A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
outputs
register
Prior art date
Application number
SU792717653A
Other languages
English (en)
Inventor
Владимир Леонидович Кудрявцев
Николай Зиновьевич Семенюк
Виталий Давыдович Смородинский
Лев Айзикович Файнберг
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU792717653A priority Critical patent/SU851429A1/ru
Application granted granted Critical
Publication of SU851429A1 publication Critical patent/SU851429A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение относитс  к вычислительной технике, в частности к гибридным вычислительным устройствам, и может быть использовано дл  реали .зации нелинейных зависимостей в управл ющих системах и гибридных вычислительных устройствах. Известно устройство, содержащее аналоговый вычислительный блок, подключенный через аналого-цифровой , преобразователь к цифровому вычислителю , управл емому блоком определени  знака. Цифровой вычислитель через буферное запоминающее устройство и цифроаналоговый преобразователь подключен ко входу аналогового вычислител  1 . . Однако это устройство работает в следующем режиме, что приводит к большому времени вычислени  и невозможности вычислени  нескольких функций одного или нескольких аргументов а также организации многоканального вычислител . Известно устройство C2J, наиболее близкое по технической сущности к изобретению и содержащее запоминающее устройство, выходы которого через усилитель считывани , коммутатор группы вентилей и логических схем определени  знака подключены к цифроаналоговым преобразовател м. Бы - ходы регистра адреса подсоединены к запоминающему устройству и через цифроаналоговый преобразователь ко входам схем сравнени , другие входы которых подключены к аналоговому вычислителю непосредственно и через второй коммутатор. Выходы схем сравнени  управл ют вентил ми. Управление устройством осуществл етс  блоком управлени . Недостатком этого устройства  вл етс  невозможность вычислени  нелинейных преобразований от двух аргументов . Наличие аналогового вычислительного блока снижает точность и уменьшает надежность устройства. Цель изобретени  - расширение класса решаеьых задач, повышение точности и надежности устройства. Поставленна  цель достигаетс  тем, что в устройство, содержащее блок синхронизации, два коммутатора, регистр, два блока сравнени  и цифроаналоговьй преобразователь, выход которого  вл етс  выходом вычислител , введены генератор псевдослучайных чисел, счетчик тактов, блок формировани  импульсов констант, элемент
ИЛИ, три функциональных преобразовател , генератор пачки импульсов, счечик результата и сдвиговый регистр, выходы которого соединены со входами цифроаналорового преобразовател . При выходы первого коммутатора подТйлючены ко входам регистра, выходы которого соединены со входами блока синхронизации, первой группой входов первого и второго блоков сравнени , выходы которых соединены со входами соответственно первого и второго функциональных преобразователей , выходы которых соединены соответственно с первым и вторым входами втор9го коммутатора, выходом подключенного к первому входу счетчика результата, выходы которого подсоединены ко входам сдвигового регистра, первый вход которого св зан с выходом генератора пачки импульсов . Вход этого генератора подключен к выходу .элемента ИЛИ, первый вход которого объединен со вторыми входами счетчика результатов и сдвигового регистра и подключен к выходу счетчика тактов, вход которого объединен со входом генератора псевдослучайных чисел и подключен к первому выходу блока синхронизации, второ выход которого соединен с управл ющими входами трех функциональных преобразователей. Первый выход генератора псевдослучайных чисел соединен со вторыми группами входов первого и второго блоков сравнени  и с первым входом блока формировани  импульсов констант, а второй выход генератора псевдослучайных чисел подключен ко второму входу блока формировани  импульсов констант, выходы которого соединены со входами третьего функционального преобразовател , выходом св занного с третьим входом второго коммутатора, управл ющий вход которого подключен к третьему выходу блока синхронизации четвертый выход которого соединен с управл ющи входом первого коммутатора, входы которого  вл ютс  входами вычислител ; а второй вход элемента ИЛИ входом считывани  вычислител .
На фиг. 1 изображена блок-схема устройства; на фиг. 2 - схема функциональных преобразователей, один из вариантов реализации.
Устройство содержит первый коммутатор 1, статический регистр 2, первый блок 3 сравнени , второй блок 4 сравнени , генератор 5 псевдослучайных чисел, блок б формировани  импульсов констант, блок 7 синхронизации , первый 8, второй 9 и третий 10 функциональные преобразователи, второй -коммутатор 11, счетчик 12 тактов счетчик 13 результата, сдвиггиоций регистр 14, цифроаналоговый преобразователь 15, элемент ИЛИ 16, генератор 17 пачки импульсов.
Работает устройство следующим образом .
Сигналом с первого выхода блока 7 синхронизации производ тс  выбор информации от одного из источников и запись ее в регистр 2. Информаци  содержит две переменные х и у. Переменна  х с помощью блока 3 сравнени  и генератора 5 превращаетс  в псевдослучайный поток импульсов р(х), в котором число импульсов за период генератора 5 пропорционально числу X. Аналогичное преобразование производитс  в блоке 4 сравнени  с переменной у. В блоке 6 формируютс  псевдослучайные потоки импульсов констант, в которых число импульсов за период Генератора 5 пропорционально константам, заданным в блоке б заранее. Потоки импульсов р(х), р{у) . ..р(k). . . р(kn ) подаютс  в функциональные преобразователи 8, 9, 10, которые реализуют нужные функциональные преобразовани  (пример выполнени  преобразовател  дл  УS i пх у-cosx 4 (у ) приведен на фиг.2). Выходные потоки с преобразователей 8, 9, 10 через коммутатор 11 подаютс  на вход счетчика 13, который подсчитывает количество импульсов за период генератора 5. Момент окончани  периода фиксируетс  счетчиком 12, сигналом переполнени  которого производитс  запись результата из счетчика 13 в регистр 14, обнуление счетчика 13 и запуск генератора 17, формирующего пачку импульсов сдвига, котора  сдвигает полученный п-разр дный результат на п разр дов и освобождает место дл  следующего результата.
Сигналом с третьего выхода блока 7 через коммутатор 11 подключаетс  втора  функци , затем треть  и т.д. После этого сигналом с первого выхода блока 7 через коммутатор 1 производитс  запись в регистр 2 информации отдругого источника, цикл вычислений повтор етс  так, как было описано. Сигнсшы с третьего выхода блока 7 управл ют в три функциональных преобразовател х 8, 9, 10 выборо знака, подключением тех или иных констант в зависимости от содержимого регистра 2.

Claims (2)

  1. После заполнени  регистра 14 на выходе цифроаналогового преобразовател  15 получим напр жение, равное вычисленному значению первой функции от аргументов первого источника информации . По сигналу Считывание через элемент ИЛИ 16 производитс  пуск генератора 17, который осуществл ет сдвиг регистра 14 на п разр дов. Таким образом, на выходе преобразовател  15 получаетс  напр жение, равное значению второй функции от аргументов первого источника информации и т.д. Использование изобретени  позвол расширить функциональные возможност устройства, повысить точность увели чением разр дности генератора 5,счет чика 13 и цифроаналогового преобра зовател  15, увеличить надежность исключением аналогового вычислени , а также тем, что примененное преобр зование входных данных в псевдослучайный поток импульсов устойчиво по отношению к сбо м, даже большое количество сбоев может привести лишь К уменьшению точности, а не к потер результата., Формула изобретени  Многоканальный цифроаналОговьй вычислитель, содержащий блок синхронизации , два коммутатора, регистр , два блока сравнени  и цифроаналоговый преобразователь, выход которого  вл етс  выходом вычислите л  ,отличающийс  тем, что, с целью расширени  класса решаемых задач, повышени  точности и надежности, в него введены генератор псевдослучайных чисел, счетчик тактов , блок формировани  импульсов констант, элемент ИЛИ, три функциональных преобразовател , генератор пачки импульсов, счетчик результата и сдвиговый регистр, выходы которого .соединены со входами цифроаналогово го преобразовател , при этом выходы первого коммутатора.подключены ко входс1м регистра, выходы которого соединены со входами блока синхронизации , первой группой входов первого и второго блоков сравнени , выходы которых соединены со входами соответ ственно первого и второго функциональных преобразователей, выходы которых соединены соответственно с первым и вторым входами второго коммутатора, выход которого подключен к дервому входу счетчика результата, выходы которого подключены ко входам сдвигового регистра, первый вход которого соедине с выходом генератора пачки импульсов, вход которого подключен к выходу элемента ИЛИ, первый вход которого объединен со вторыми входами счетчика результатов и сдвигового регистра и подключен к выходу счетчика тактов, вход которого объединен со входом генератора псевдослучайных чисел и подключен к первому выходу блока синхронизации, второй выход которого соединен р управл ющими входами трех функциональных преобразователей , первый выход генератора псевдослучайных чисел соединён со вторыми группами входов первого и второго блоков сравнений и с первым входом блока формировани  импульсовконстант , а второй выход генератора псевдослучайных чисел подключен ко второму входу блока формировани  импульсов конста т, выходы которого, соединены со входами третьего функционального преобразовател , выход которого соединен с третьим входом второго коммутатора, управл ющий вход которого подключен к третьему выходу блока синхронизации, четвертый .выход которого соединен с управл ющим входом первого коммутатора, входы которого  вл ютс  входё1ми вычислител , а второй вход элемента ИЛИ  вл етс  входом считывани  вычислител . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР №516062-, кл. G 06 D 1/00, 1975.
  2. 2.Авторское свидетельство СССР . №504211, кл. G 06 а 1/00 (прототип).
    KztfKjjOKfy}-
SU792717653A 1979-01-25 1979-01-25 Многоканальный цифро-аналоговыйВычиСлиТЕль SU851429A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792717653A SU851429A1 (ru) 1979-01-25 1979-01-25 Многоканальный цифро-аналоговыйВычиСлиТЕль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792717653A SU851429A1 (ru) 1979-01-25 1979-01-25 Многоканальный цифро-аналоговыйВычиСлиТЕль

Publications (1)

Publication Number Publication Date
SU851429A1 true SU851429A1 (ru) 1981-07-30

Family

ID=20807219

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792717653A SU851429A1 (ru) 1979-01-25 1979-01-25 Многоканальный цифро-аналоговыйВычиСлиТЕль

Country Status (1)

Country Link
SU (1) SU851429A1 (ru)

Similar Documents

Publication Publication Date Title
SU851429A1 (ru) Многоканальный цифро-аналоговыйВычиСлиТЕль
SU813478A1 (ru) Устройство дл считывани графи-чЕСКОй иНфОРМАции
RU18002U1 (ru) Многоканальный адаптер аналогового ввода-вывода
SU930656A1 (ru) Многоканальный аналого-цифровой преобразователь
SU1695508A1 (ru) Двоичный преобразователь код-частота
SU962821A1 (ru) Цифровой регистратор формы импульсных сигналов
SU911575A1 (ru) Устройство дл регистрации аналоговых сигналов
SU796839A1 (ru) Устройство дл преобразовани пАРАллЕльНОгО КОдА B пОСлЕдОВАТЕль-Ный
SU993045A1 (ru) Цифровой измеритель температуры
SU728141A1 (ru) Устройство дл считывани графической информации
SU684552A1 (ru) Цифровой функциональный преобразователь
SU883784A1 (ru) Преобразователь фаза-код с автоматической коррекцией погрешности преобразовани
SU875328A1 (ru) Двухшкальный измеритель временных интервалов
SU1580558A1 (ru) Преобразователь код-напр жение
SU741458A1 (ru) Преобразователь напр жени -код одиночных импульсов
SU454544A1 (ru) Цифровой функциональный преобразователь
SU441642A1 (ru) Лини задержки
SU684500A1 (ru) Многоканальный интерпол ционный измеритель временных интервалов
SU742967A1 (ru) Устройство дл дифференцировани частотно-импульсных сигналов
RU2074416C1 (ru) Устройство для линеаризации характеристик измерительных преобразователей
SU1112368A1 (ru) Устройство дл обработки информации
SU868786A1 (ru) Функциональный генератор
SU664120A1 (ru) Цифровой фазометр
SU684561A1 (ru) Функциональный генератор напр жени
SU849226A1 (ru) Коррел ционное устройство дл ОпРЕдЕлЕНи зАдЕРжКи