SU1725392A1 - Счетное устройство с управл емым коэффициентом пересчета - Google Patents
Счетное устройство с управл емым коэффициентом пересчета Download PDFInfo
- Publication number
- SU1725392A1 SU1725392A1 SU904866664A SU4866664A SU1725392A1 SU 1725392 A1 SU1725392 A1 SU 1725392A1 SU 904866664 A SU904866664 A SU 904866664A SU 4866664 A SU4866664 A SU 4866664A SU 1725392 A1 SU1725392 A1 SU 1725392A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- differential
- outputs
- switch
- elements
- Prior art date
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
Abstract
Изобретение относитс к устройствам пересчета импульсных сигналов и может быть использовано в устройствах обработки импульсных сигналов, в цифровой измерительной технихе и специализированных вычислительных устройствах. Цель изобретени - расширение функциональных возможностей за счет обеспечени возможности управл емого счета по нескольких каналам. Счетное устройство с управл емым коэффициентом пересчета содержит первый 1 и второй 2 разностные счетчики, RS-триггер 3, коммутатор 4, дополнительный триггер 6, дополнительный коммутатор 7, элементы И 8-13. Устройство обеспечивает независимый или взаимосв занный счет с двоичным или управл емым коэффициентом пересчета. 1 ил. - fe
Description
Изобретение относитс к устройствам пересчета импульсных сигналов и может быть использовано в устройствах обработки импульсных сигналов, цифровой измерительной техники и специализированных вычислительных устройствах.
Известно счетное устройство с управл емым коэффициентом пересчета, содержащее разностный счетчик импульсов, информационные входы -которого соединены с информационными входами устройства . .. - .-.., : / . - . , : .
Недостатками известного устройства вл ютс ограниченные функциональные возможности, поскольку-такое, устройство не обеспечивает возможности независимого управлени пересчетом по нескольким каналам.; , .
Известно счетное устройство с управл емым коэффициентом пересчета, содержащее первый и второй разностные счетчики и триггер, пр мой и инверсный выходы которого соединены с входами разрешени соответственно первого и второго счетчика импульсов, информационные входы которых вл ютс входами счетного устройства, а входы вычитани соединены с входом устройства .
Недостатком известного устройства вл ютс ограниченные функциональные возможности , поскольку это устройство не обеспечивает независимого управлени пересчетом по нескольким каналам.
Наиболее близким по технической сущности и достигаемому результату к описываемому изобретению вл етс счетное устройство с управл емым коэффициентом пересчета, содержащее первый и второй разностные счетчики, RS-триггер и коммутатор , информационные входы первого разностного счетчика соединены с информационными входами счетного устройства с управл емым коэффициентом пересчета, а выходы заема первого и второго разностных счетчиков соединены соответственно с R- и S- входами RS-триггера.
Недостатком данного устройства вл етс ограниченность его функциональных возможностей, поскольку оно не обеспечивает управл емого счета по нескольким каналам .
Цель изобретени - расширение функциональных возможностей за счет получени плавно измен ющейс задержки импульсов сигналов, формируемых счетчиком .,
Поставленна цель достигаетс тем, что в известное счетное устройство с управл емым коэффициентом пересчета, содержащее первый и второй разностные счетчики.
RS-триггер и коммутатор, выход заема первого разностного счетчика соединен с входом сброса RS-триггера, а информационные входы первого разностного счетчика соединены с информационными входами устройства , введены дополнительный триггер, дополнительный коммутатор и шесть элементов И, входы сложени и вычитани первого и второго разностных счетчиков
0 соединены с выходами соответственно первого и второго, и соответственно третьего и четвертого элементов И, выход переноса первого разностного счетчика соединен с .входом установки RS-триггера,
5 инверсный и пр мой выходы которого соединены е первыми входами первого и второго элементов И4 вторые входы которых соединены с первым счетным входом устройства , выходы заема и переноса второго
0 разностного счетчика соединены соотвётст- - вен но с входами сброса и установки дополнительного RS-триггера, инверсный и пр мой выходы которого соединены с первыми входами соответственно третьего и
5 четвертого элементов И, вторые входы которых соединены с вторым входом устройства , втора группа информационных входов которого соединена с информационными входами второго разностного счетчика, вхо0 ды разрешени записи первого и второго разностных счетчиков соединены с выходами соответственно п того и шестого элементов И, первые входы которых соединены с установочными входами уст5 ройства, а вторые входы соединены с выходами соответственно коммутатора и дополнительного коммутатора, адресные входы и входы разрешени выхода которых соединены соответственно с управл ющи0 ми и отключающими входами устройства, первый и второй информационные входы коммутатора соединены с выходами заема первого и второго разностных счетчиков, которые соединены соответственно с вторым
5 и первым входами дополнительного коммутатора .
На чертеже показана структурна схема устройства.
Счетное устройство с управл емым ко0 эффициентом пересчета содержит первый 1 и второй 2 разностные счетчики, RS-триггер 3 и коммутатор 4, выход заема первого разностного счетчика 1 соединен с входом сброса RS-триггера З, а информационные
5 входы первого разностного счетчика 1 соединены с информационными входами 5 устройства . Устройство также содержит дополнительный триггер 6, дополнительный коммутатор 7 и шесть элементов И 8-13, входы сложени и вычитани первого 1 и
второго 2 разностных счетчиков соединены с выходами соответственно первого 8 и второго 9, и соответственно третьего 10 и чет- вертого 11 элементов И, выход переноса первого разностного счетчика 1.соединенс входом установки RS-триггера З, инверсный и пр мой выходы которого соединены с первыми входами первого 8 и второго 9 элементов И, вторые входы которых соединены с первым счетным входом 14 устройства, вы- ходы заема и переноса второго разностного счетчика 2 соединены соответственно с входами сброса и установки дополнительного RS-триггера б, инверсный и пр мой выходы которого соединены с первыми входами со- ответственно третьего 10 и четвертого 1 элё- ментов И, вторые входы которых соединены с вторым входом 15 устройства, втора группа информационных входов 16 которого соединена с информационными входами второго разностного счетчика 2; вход разрешени записи первого 1 и второго 2 разностных счетчиков соединены с выходами соответственно п того 12 и шестого 13 элементов И, первые входы которых сое- динены с установочными входами 17 и 18 устройства, а вторые входы соединены с выходами соответственно коммутатора 4 и дополнительного коммутатора 7, адресные входы и входы разрешени выхода которых. соединены соответственно с управл ющими 19, 20 и отключающими 21, 22 входами устройства, первый и второй информационные входы коммутатора 4 соединены с выходами заема первого 1 и второго 2 разностных счетчиков, которые соединены соответственно с вторым и первым входами дополнительного коммутатора 7.
Устройство работает следующим образом .
Начальное состо ние счетчиков 1 и 2 может быть установлено подачей соответствующих кодов на входы 5 и 16 устройства. Запись осуществл етс по сигналам нуле вого уровн /подаваемым на входы 17 и .1.8. соответственно. Если на входы 21 или (и) 22 поданы сигналы перевод щие выходы коммутатора в третье (отключенное) состо ние, счетчики 1 и 2 работают независимо как двоичные счетчики, причем после заполне- ни счетчика начинаетс уменьшение кода в нем до достижени нулевого состо ни , после чего код начинает возрастать. Таким образом, в данном режиме обеспечиваетс пересчет по модулю 2, где п - разр дность счетчика.
Если на вход разрешени подан сигнал, разрешающий работу коммутатора, по вление сигнала на его выходе, соответствующего по влению сигнала заема на выходе
одного из счетчиков, вызывает запись в соответствующий счетчик кода с информационных входов.
Таким образом, обеспечиваетс счет с управл емым коэффициентом пересчета, причем каждый из счетчиков может работать как независимо один от другого, так и с установкой в заданное состо ние в момент формировани сигнала заема в другом счетчике .
Благодар расширению функциональных возможностей предлагаемое счетное устройство Обеспечивает построение пересчетных систем, а также синтезаторов последовательностей кодов и сигналов со взаимной временной прив зкой друг к другу или независимых друг от друга.
Claims (1)
- Формула изобретениСчетное устройство с управл емым коэффициентом пересчета, содержащее первый и второй разностные счетчики, RS-триггер и коммутатор, выход заема первого разностного счетчика соединен с входом сброса RS-триггера, а информационные входы первого разностного счетчика соединены с информационными входами устройства , о т л и ч а ю щее с тем, что, с целью расширени функциональных возможностей путем обеспечени возможности управлени счета по нескольким каналам, в него введены дополнительный RS-триггер, дополнительный коммутатор и шесть элементов И, входы сложени и вычитани первого и второго разностных счетчиков соединены с выходами соответственно пер: вого и второго, и соответственно третьего, и четвертого элементов И, выход переноса первого разностного счетчика соединен с входом установки RS-триггера, инверсный и пр мой выходы которого соединены с пери выми входами первого и второго элементов И, вторые входы которых соединены с первым счетным входом устройства, выходы заема и переноса второго разностного счетчика соединены соответственно с входами сброса и установки дополнительного RS-триггера, инверсный и пр мой выходы которого соединены с первыми входами соответственно третьего и четвертого элементов И, вторые входы которых соединены с вторым входом устройства, втора группа информационных входов которого соединена с информационными входами второго разностного счетчика, входы разрешени записи первого и второго разностных счетчиков соединены с выходами соответственно п того и шестого элементов И, первые входы которых соединены с установочными входами устройства, а вторые входы соединены с выходами соответственно коммутатора и дополнительного коммутатора, ад-входы коммутатора соединены с выходамиресные входы и входы разрешени выходазаема первого и второго разностных счетчикоторых соединены соответственно с управ-ков, которые соединены соответственно сл ющими и отключающими входами устрой-вторым и первым входами дополнительногоства, первый и второй информационные5 коммутатора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904866664A SU1725392A1 (ru) | 1990-07-25 | 1990-07-25 | Счетное устройство с управл емым коэффициентом пересчета |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904866664A SU1725392A1 (ru) | 1990-07-25 | 1990-07-25 | Счетное устройство с управл емым коэффициентом пересчета |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1725392A1 true SU1725392A1 (ru) | 1992-04-07 |
Family
ID=21536299
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904866664A SU1725392A1 (ru) | 1990-07-25 | 1990-07-25 | Счетное устройство с управл емым коэффициентом пересчета |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1725392A1 (ru) |
-
1990
- 1990-07-25 SU SU904866664A patent/SU1725392A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1598176, кл. Н 03 К 23/66, 1989. Авторское свидетельство СССР № 1298899, кл. Н 03 К 23/00, 1985.Г Faderhons J. Obousmerne synchronni citace.- Sdeloval technika, 1974, Ns 8, c.293, рис. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS577634A (en) | Frequency dividing circuit | |
SU1725392A1 (ru) | Счетное устройство с управл емым коэффициентом пересчета | |
SU790099A1 (ru) | Цифровой умножитель частоты следовани импульсов | |
SU858202A1 (ru) | Устройство дл цифрового управлени тиристорным импульсным преобразователем (его варианты) | |
SU957429A1 (ru) | Преобразователь кода во временной интервал | |
SU807492A1 (ru) | Троичный реверсивный -разр дныйСчЕТчиК иМпульСОВ | |
SU1042190A1 (ru) | Цифровой асинхронный регенератор импульсных сигналов | |
SU896785A2 (ru) | Усредн ющее устройство с блокировкой дл фазировани дискретной информации | |
SU1748241A1 (ru) | Цифровой широтно-импульсный модул тор | |
SU418857A1 (ru) | ||
SU1290536A1 (ru) | Устройство дл преобразовани числа из системы остаточных классов в позиционный код | |
SU984038A1 (ru) | Устройство дл преобразовани частоты в код | |
SU1162044A1 (ru) | Преобразователь кода в частоту импульсов | |
SU777824A1 (ru) | Перестраиваемый делитель частоты следовани импульсов | |
SU1566317A1 (ru) | Устройство дл фазовой коррекции последовательности временных сигналов | |
SU640435A1 (ru) | Устройство дл преобразовани двоичного кода в квазитроичный | |
SU714427A1 (ru) | Программно-управл емый фунциональный преобразователь | |
SU1083179A1 (ru) | Преобразователь непозиционного кода в двоичный код | |
SU869065A1 (ru) | Делитель частоты | |
SU421132A1 (ru) | Делитель с переменным коэффициентомделения | |
SU1679624A2 (ru) | Асинхронный реверсивный двоичный счетчик | |
SU1497743A1 (ru) | Пересчетное устройство в @ -кодах Фибоначчи | |
SU365829A1 (ru) | Преобразователь напряжения в код | |
JPS5530213A (en) | Signal converter | |
SU1179547A1 (ru) | Преобразователь непозиционного кода в двоичный код |