SU1681398A1 - Устройство временной коммутации - Google Patents

Устройство временной коммутации Download PDF

Info

Publication number
SU1681398A1
SU1681398A1 SU894644581A SU4644581A SU1681398A1 SU 1681398 A1 SU1681398 A1 SU 1681398A1 SU 894644581 A SU894644581 A SU 894644581A SU 4644581 A SU4644581 A SU 4644581A SU 1681398 A1 SU1681398 A1 SU 1681398A1
Authority
SU
USSR - Soviet Union
Prior art keywords
registers
output
generator
multiplexer
elements
Prior art date
Application number
SU894644581A
Other languages
English (en)
Inventor
Владимир Вадимович Горшков
Виктор Николаевич Коротков
Original Assignee
Войсковая часть 60130
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 60130 filed Critical Войсковая часть 60130
Priority to SU894644581A priority Critical patent/SU1681398A1/ru
Application granted granted Critical
Publication of SU1681398A1 publication Critical patent/SU1681398A1/ru

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

Изобретение относитс  к технике цифровой св зи. Цель - уменьшение времени коммутации. Устройство содержит демуль- типлексор 1, формирователь 2 тактовых импульсов , блок 3 пам ти, мультиплексор 4. N элементов ИЛИ 5, N первых регистров 6 сдвига, N вторых регистров 7 сдвига, генератор 8, переключатель 9, счетчик 10 импульсов . С помощью генератора 8 осуществл етс  последовательна  выдача из первых или вторых регистров 6 или 7 информации, в результате чего на выходах элементов ИЛИ 5 возникает последовательность N-элементных комбинаций, управл ющих работой мультиплексора 4. Во врем  работы первых (или вторых) регистров 6 (или 7) в другие регистры производитс  при необходимости перекоммутации запись новой комбинации управл ющих сигналов, что позвол ет не останавливать работу устройства на врем  перекоммутации. 1 ил.

Description

Изобретение относится к технике цифровой сщ1зи и может быть использовано в системах коммутации и распределения информации.
Цель изобретения - уменьшение времени коммутации.
На чертеже представлена структурная электрическая схема устройства временной коммутации.
Устройство временной коммутации содержит демультиплексор 1, формирователь 2 тактовых импульсов, блок 3 памяти, мультиплексор 4, N элементов ИЛИ 5, N первых регистров 6 сдвига, N вторых регистров 7 сдвига, генератор 8, переключатель 9, счетчик 10 импульсов.
Устройство временной коммутации работает следующим образом.
Генератор 8 вырабатывает тактовую ча-, стоту, задающую работу всего устройства. Частота генератора 8 синхронизирована с частотой работы линии связи (цепь синхронизации не показана). После разделения в демультиплексоре 1 цифровые сигналы поступают на соответствующие входы блока 3 памяти и записываются в соответствующих ячейках. Мультиплексор 4 осуществляет поочередное подключение выходов блока 3 к выходу устройства. Очередность подключения определяется сигналами, поступающими на управляющие.входы мультиплексора с выходов N элементов ИЛИ 5.
Каждый из N первых и N вторых регистров 6 и 7 представляет собой кольцевой регистр сдвига, состоящий из п/2 ячеек, где η - число коммутируемых каналов. Перед началом работы устройства сигналами из центрального устройства управления осуществляется запись информации в первые регистры 6 сдвига. В течение первого полуцикла работы устройства последовательность тактовых импульсов с выхода генератора 8 поступает на вход переключателя 9, где коммутируется на первый выход и далее поступает на управляющие входы N первых регистров 6 сдвига. Под действием тактовых импульсов информация, записанная в регистрах б, поступает с их выходов на первые входы N элементов ИЛИ 5. При этом в каждом такте на выходах элементов ИЛИ формируется N-элементная годовая комбинация, соответствующая номеру коммутируемого канала, которая поступает на управляющие входы мультиплексора 4, где обеспечивается подключение соответствующего выхода блока 3 памяти к выходу устройства. Одновременно в первом полуцикле осуществляется запись информаций из центрального устройства управления в N вторые регистры 7 сдвига,
Счетчик 10 имеет коэффициент счета, равный п/2. При его переполнении на выходе счетчика 10 формируется сигнал лог, 1, которая поступает на управляющий вход переключателя 9, который осуществляет коммутацию своего входа на второй выход, после чего начинается второй полуцикл работы устройства, в течение которого последовательность тактовых импульсов с выхода генератора 8 через переключатель 9 поступает на управляющие входы N вторых регистров 7 и обеспечивает сдвиг записанной в них информации, Работа элементов ИЛИ 5 и мультиплексора 4 при этом аналогична вышеописанной. В это же время при необходимости перекоммутации происходит запись из центрального устройства управления новой информации в N первые регистры 6.. Таким образом, за полный цикл работы устройства на выходах элементов ИЛИ 5 формируется η N-элементных комбинаций для управления мультиплексором 4.

Claims (1)

  1. Формула изобретения
    Устройство временной коммутации, содержащее последовательно соединенные демультиплексор, блок памяти, мультиплексор, последовательно соединенные генератор и формирователь тактовых иМпульсов, выход которого соединен с входом демультиплексора, а также N первых регистров сдвига, отличающееся тем, что, с целью уменьшения времени коммутации, введены N вторых регистров сдвига, N элементов ИЛИ, переключатель и счетчик импульсов, вход которого соединен с вторым выходом генератора и с первым входом переключателя, первый выход которого соединен со счетным входом N первых регистров сдвига, выходы которых соединены с первыми входами соответствующих элементов ИЛИ, вторые входы которых соединены с выходами соответствующих N вторых регистров сдвига, счетные входы которых соединены с вторым выходом переключателя, второй вход которого соединен с выходом счетчика импульсов, а выход каждого из N элементов ИЛИ соединен с соответствующим вторым входом мультиплексора.
SU894644581A 1989-01-30 1989-01-30 Устройство временной коммутации SU1681398A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894644581A SU1681398A1 (ru) 1989-01-30 1989-01-30 Устройство временной коммутации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894644581A SU1681398A1 (ru) 1989-01-30 1989-01-30 Устройство временной коммутации

Publications (1)

Publication Number Publication Date
SU1681398A1 true SU1681398A1 (ru) 1991-09-30

Family

ID=21426046

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894644581A SU1681398A1 (ru) 1989-01-30 1989-01-30 Устройство временной коммутации

Country Status (1)

Country Link
SU (1) SU1681398A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 879815,кл. Н 04 М 3/00, 1979. *

Similar Documents

Publication Publication Date Title
SU1681398A1 (ru) Устройство временной коммутации
US3505478A (en) Clock frequency converter for time division multiplexed pulse communication system
SU879815A1 (ru) Устройство временной коммутации
JPS5939707B2 (ja) デジタル信号処理器の機能確認装置
SU1197068A1 (ru) Управл ема лини задержки
SU1277162A1 (ru) Устройство дл передачи цифровых сигналов с режимом сжати
SU1220011A1 (ru) Устройство дл многоканальной магнитной записи и воспроизведени последовательности импульсов
SU1172040A1 (ru) Устройство передачи промежуточной станции цифровой линии св зи
SU1689953A1 (ru) Устройство дл резервировани генератора
SU1356251A1 (ru) Устройство выделени циклового синхросигнала
SU1117689A2 (ru) Устройство записи и воспроизведени двоичной информации на магнитной ленте
SU1136322A1 (ru) Регенератор бипол рных импульсов
SU1035812A1 (ru) Устройство контрол линейного тракта цифровой системы передачи
SU1453607A1 (ru) Многоканальна цифрова система св зи
SU613200A2 (ru) Многоканальный дискретный регистратор начала и конца рабочих процессов
SU1608792A1 (ru) Каскадный коммутатор
SU1265972A1 (ru) Устройство дл формировани импульсов
SU1396255A1 (ru) Устройство дл формировани относительного биимпульсного сигнала
US4296493A (en) Method of and arrangement for regenerating start-stop signals
SU896793A1 (ru) Устройство цветовой синхронизации
JP2692476B2 (ja) フレーム同期システム
JPS62112430A (ja) チヤネルパルス発生装置
SU1453621A1 (ru) Обнаружитель комбинаций двоичных сигналов
SU1285609A2 (ru) Устройство декодировани импульсных кодовых последовательностей
SU1133658A2 (ru) Синхронный фильтр