SU1285609A2 - Устройство декодировани импульсных кодовых последовательностей - Google Patents

Устройство декодировани импульсных кодовых последовательностей Download PDF

Info

Publication number
SU1285609A2
SU1285609A2 SU843807121A SU3807121A SU1285609A2 SU 1285609 A2 SU1285609 A2 SU 1285609A2 SU 843807121 A SU843807121 A SU 843807121A SU 3807121 A SU3807121 A SU 3807121A SU 1285609 A2 SU1285609 A2 SU 1285609A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulses
pulse
register
bit
Prior art date
Application number
SU843807121A
Other languages
English (en)
Inventor
Вениамин Николаевич Молчанов
Михаил Маркович Полисский
Original Assignee
Предприятие П/Я Г-4391
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4391 filed Critical Предприятие П/Я Г-4391
Priority to SU843807121A priority Critical patent/SU1285609A2/ru
Application granted granted Critical
Publication of SU1285609A2 publication Critical patent/SU1285609A2/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к технике передачи информации. Цель изобретени  - повышение помехозащищенности и обеспечение декодировани  при приеме сигналов с помехами вида пропуск импульсов кодовой последовательности . Устр-во содержит входной п-1-разр дный регистр кодопреобразовани  (ВРКП) 1, выходной триггер 2, элементы ИЗ, 4, ИЛИ 5, 6, регистр сдвига 7, генератор тактовых импульсов R, коммутатор входных сигналов 9 и формирователь управл ющих импульсов 10. Дл  достижени  цели введены коммутатор входных сиг-; налов 9 и формирователь управл ющих импульсов 10. Введение этих блоков позвол ет последовательно заполн ть  чейки ВРКП 1 импульсами, поступающими на п входов устр-ва, и исключать запись входных импульсов в ВРКП 1 в том случае, если длительность отдельных входных импульсов больше или меньше заданной длительности или если из входной кодовой последовательности выпадет импульс. 1 ил. Q (П

Description

1C
СХ)
ел
О5
о со
14)
Изобретение относитс  к технике передачи информации, может использоватьс  в устройствах обработки импульсных кодовых последовательностей и  вл етс  усовершенствованием уст- ройства по авт.св. № 582573.
Цель изобретени  - повышение помехозащищенности и обеспечение декодировани  при приеме сигналов с
мехами вида пропуск импульсов кодовой последовательности.
На чертеже изображено предлагаемое устройство.
Устройство декодировани  импульсных кодовых последовательностей содержит входной п-1-разр дный регистр 1 кодЬпреобразовани , выходной триггер 2, первый элемент И 3, второй элемент И 4, первый элемент ИЛИ 5, второй элемент РШИ 6, регистр 7 сдви га, генератор 8 тактовых импульсов, коммутатор 9 входных сигналов, формирователь 10 управл ющих импульсов.
Устройство декодировани  импульсных кодовых последовательностей работает следующим образом.
В том случае, когда на входы 1, 2,...,п устройства не поступают сигналы из канала св зи, импульсы с ге нератора 8 тактовых импульсов запол- н ют регистр 7 сдвига. Последний п тнадцатый -импульс поступает на выходной триггер 2 и создает на его выходе О. Этот же импульс через второй элемент ИЛИ fS поступает на вход сброса входного п-1-разр дного регистра 1 кодопреобразовани  и устанавливает его в нулевое состо ние, а также поступает на вход сброса формировател  10 управл ющих импульсов Коммутатор 9 входных сигналов устанавливаетс  в исходное состо ние, при котором входы 1, 2,...,п устройства оказываютс  отключенными от информационного входа входного п-раз- р дного регистра 1 кодопреобразовател . Устройство готово к работе.
При поступлении на первый вход устройства сигнала без помех импульс этого сигнала через первый элемент ИЛИ 5 передним фронтом сбрасывает регистр 7 сдвига в нулевое состо ние после чего он снова начинает запол
ступает на разрешающий вход формировател  10 управл ющих импульсов и устанавливает его в состо ние,при котором через коммутатор 9 входных сигналов к инЛормадионному входу входного регистра j п-1-разр дного регистра 1 кодопреобразовани  подключаетс  первый вход устройства. Импульс с выхода восьмого разр да регистра 7 сдвига поступает на разрешающий вход входного регистра п-1- разр дного регистра 1 кодопреобразовани , и так как на его информационном входе присутствует сигнал, то в первую  чейку входного Гп-1- разр дного регистра 1 кодопреобразовани  записываетс  1 и подготавливаетс  к работе втора   чейка. I
По окончании действи  импульса
на первом входе устройства сразу по вл етс  импульс на его втором входе , который сбрасывает регистр 7 сдвига в нулевое состо ние. Затем регистр 7 сдвига начинает заполн тьс . Седьмой импульс с регистра 7 сдвига поступает на формирователь 10 управл ющих импульсов и коммутатор 9 входных сигналов устанавливаетс  в состо ние, когда к информационному входу входного п-1-разр дного регистра 1 кодопреобразовани  подключаетс  второй вход устройства. Восьмым импульсом с регистра 7 сдвига разрешаетс  запись во вторую  чейку входного п-1-разр дного регистра 1 кодопреобразовани  и подготавливаетс  к работе следующа   чейка и т.д.
После поступлени  импульса на П-1-Й вход устройства и восьмого импульса с регистра 7 сдвига на разрешающий вход входного n-1-разр дного регистра 1 кодопреобразовани  на выходе последнего по вл етс  1. По приходу импульса на п-й вход устройства создаетс  1 на управл ющем входе второго элемента И 4, на дру- ;гом входе которого присутствует седь- мой импульс с регистра 7 сдвига и на выходе второго элемента И А по вл етс  сигнал 1, который поступает на единичный вход выходного триггера 2 и переводит его в состо ние 1. Восьмой импульс с регистра 7 сдвига
н тьс . За врем  длительности входно-55 через первый элемент И 3 осуществл го импульса регистр 7 сдвига может заполнитьс  на дес ть разр дов. Импульс с выхода седьмого (соответствующего ) разр да регистра 7 сдвига поет сброс входного п-1-разр дн6го ре- 1гистра 1 кодопреобразовани , и формирователь 10 управл ющих импульсов устанавливаетс  коммутатором 9 входет сброс входного п-1-разр дн6го ре- 1гистра 1 кодопреобразовани , и формирователь 10 управл ющих импульсов устанавливаетс  коммутатором 9 входных сигналов в исходное состо ние. Устройство готово дл  декодировани  следующей импульсной кодовой последовательности .
В том случае, когда частота пере ключени  по входам устройства меньше заданной, т.е. длительность отдельных входных импульсов больше заданной , после прихода на вход устроства импульса регистр 7 сдвига начи нает заполн тьс  и п тнадцатым импульсом сбрасывает входной п-1-разр дный регистр 1 кодопреобразовани  в нулевое состо ние. То же происходит при поступлении импульсов больш длительности на остальные входы. В том случае, когда частота переключени  по входам больше заданной, т.е. длительность импульсов меньше заданной , при поступлении импульса на первый вход устройства регистр 7 сдвига начинает заполн тьс , но до седьмого импульса он не успевает заполнитьс , так как приходит следующий импульс на второй вход устрой- ства, который сбрасывает регистр 7 сдвига в нулевое состо ние. Входные импульсы не записываютс  в входной п-1-разр дный регистр 1 кодопреобразовани , так как на его раз- решающий вход сигналы не поступают. Таким образом, длительность входных импульсов ограничена в пределах не Iменьше семи и не более четырнадца-. ти тактовых импульсов. Эти пределы :И соответственно помехозащшценность .можно измен ть, изменив номера  чеек регистра 7 сдвига, с которых снимаютс  сигналы. I
Если по какой-либо- причине из ко-
довой последовательности, поступающей на входы устройства, выпадает импульс, например в результате дроблени  под воздействием шумов в канале св зи, то данна  импульсна  последовательность будет забракована декодирзлощим устройством.
Рассмотрим случай, когда из кодовой последовательности выпал второй импульс. Под воздействием импульса, поступившего на первый в.ход устройства без нарушени  длительности, устройство переходит в состо ние, при котором по седьмому импульсу с регистра 7 сдвига к информационному входу входного п-1-разр дного регистра 1 кодопреобразовани  через коммутатор 9 входных сигналов подключен первый вход устройства, а восьмым импульсом с регистра 7 сдвига перва   чейка входного п-1-разр дного регистра 1 кодопреобразовани  установлена в 1 и подготовлена втора   чейка. Если импульс на вход 2 устройства, который должен следовать сразу после окончани  импульса на первом входе устройства, отсутствует , то в этот момент времени не запускаетс  элемент ИЛИ 5, не сбрасываетс  регистр 7 сдвига, а следовательно , не вырабатываетс  воврем  седьмой импульс с регистра 7 сдвига и формирователь 10 управл ющих импульсов и коммутатор 9 входных сиг- I налов не подключают второй вход устройства к информационному входу вхоного п-1-разр дного регистра кодо -- преобразовани , т.е. возникает несинхронный процесс между наличием импульса на соответствующем входе устройства и состо нием коммутатора 9 входных сигналов, подключающего соответствующий вход устройства к информационному входу входного п-1- разр дного регистра 1 кодопреобразовани .
Регистр 7 сдвига полностью заполн етс  И последним п тнадцатым импульсом через элемент ИЛИ 6 сбрасывает входной п-1-разр дный регистр 1 кодопреобразовани , формирователь 10 управл ющих импульсов и коммутатор 9 входных сигналов в исходное нулевое состо ние, при котором перва   чейка входного п-1-разр дного регистра 1 кодопреобразовани , где записана 1, будет сброшена и входы 1, 2,...,п - 1 устройства будут отключены от информационного входа входного п-1-разр дного регистра 1 кодопреобразовани . Таким образом, данна  кодова  последовательность с пропущенным вторым импульсом будет забракована. То же произойдет при пропуске любого другого импульса в кодовой последовательности.

Claims (1)

  1. Формула изобре.тени 
    Устройство декодировани  импульсных кодовых последовательностей по авт.св. № 582573, отличающеес  тем, что, с целью повышени  помехозащищенности и обеспечени  декодировани  при приеме сигналов с помехами вида пропуск импульсов кодовой последовательности , введены последовательно сое5 12856096
    диненные формирователь управл ющихвторого элемента ИЖ, при этом п-1импульсов и коммутатор входных сиг-входы устройства соединены с соотналов , при этом выход соответству-ветствующими информационнь1ми входающего разр да регистра сдвига со-ми коммутатора входных сигналов, выединен с разрешающим входом формиро-5 ход которого соединен с информационватёл  управл ющих импульсов, входным входом входного п-1-разр дного
    сброса которого соединен с выходомрегистра кодопреобразовани .
SU843807121A 1984-10-31 1984-10-31 Устройство декодировани импульсных кодовых последовательностей SU1285609A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843807121A SU1285609A2 (ru) 1984-10-31 1984-10-31 Устройство декодировани импульсных кодовых последовательностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843807121A SU1285609A2 (ru) 1984-10-31 1984-10-31 Устройство декодировани импульсных кодовых последовательностей

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU582573 Addition

Publications (1)

Publication Number Publication Date
SU1285609A2 true SU1285609A2 (ru) 1987-01-23

Family

ID=21144760

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843807121A SU1285609A2 (ru) 1984-10-31 1984-10-31 Устройство декодировани импульсных кодовых последовательностей

Country Status (1)

Country Link
SU (1) SU1285609A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 582573, кл. Н 04 L 3/02, 1976. .(54) УСТРОЙСТВО ЛЕКОДИРОВАНИЯ ИМ- .ПУЛЬСНЫХ КОДОВЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ *

Similar Documents

Publication Publication Date Title
SU1285609A2 (ru) Устройство декодировани импульсных кодовых последовательностей
SU558658A3 (ru) Устройство дл передачи цифровой информации
RU2110897C1 (ru) Устройство статистического уплотнения с временным разделением каналов
SU582586A1 (ru) Устройство дл приема сигналов времени и кодовой информации о текущем времени
SU771891A2 (ru) Дискретный согласованный фильтр
SU1081639A2 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1597890A1 (ru) Способ приема управл ющих сигналов
SU554631A1 (ru) Устройство циклового фазировани дл приема двоичной информации
SU684767A1 (ru) Устройство дл преобразовани двоичного кода числа в последовательность импульсов
SU1580585A1 (ru) Устройство дл преобразовани двоично-дес тичного кода в линейный код номера абонента
SU1483477A1 (ru) Устройство дл приема последовательности импульсно-временных кодов
SU1215167A1 (ru) Устройство дл синхронизации импульсов
SU1443178A1 (ru) Устройство дл передачи и приема дискретной информации
SU1283977A1 (ru) Кодирующее устройство
SU1415447A2 (ru) Устройство фазового пуска
SU1608792A1 (ru) Каскадный коммутатор
RU2090982C1 (ru) Устройство для определения кодовых комбинаций
SU1681398A1 (ru) Устройство временной коммутации
SU1385309A1 (ru) Устройство дл приема трехкратно повтор емых команд управлени
SU1424127A1 (ru) Устройство дл определени потери достоверности дискретной информации
SU1305887A2 (ru) Электронный ключ кода Морзе
SU1396295A1 (ru) Устройство формировани цифрового телевизионного сигнала
SU1078657A2 (ru) Стартстопный хронизатор сеансов ведомой станции
SU1578810A1 (ru) Преобразователь непозиционного кода в двоичный код
SU1277162A1 (ru) Устройство дл передачи цифровых сигналов с режимом сжати