SU1679667A1 - Устройство для мажоритарного выбора асинхронных сигналов - Google Patents

Устройство для мажоритарного выбора асинхронных сигналов Download PDF

Info

Publication number
SU1679667A1
SU1679667A1 SU894737229A SU4737229A SU1679667A1 SU 1679667 A1 SU1679667 A1 SU 1679667A1 SU 894737229 A SU894737229 A SU 894737229A SU 4737229 A SU4737229 A SU 4737229A SU 1679667 A1 SU1679667 A1 SU 1679667A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
triggers
output
asynchronous signals
majority
Prior art date
Application number
SU894737229A
Other languages
English (en)
Inventor
Aleksandr M Gusakov
Original Assignee
Aleksandr M Gusakov
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aleksandr M Gusakov filed Critical Aleksandr M Gusakov
Priority to SU894737229A priority Critical patent/SU1679667A1/ru
Application granted granted Critical
Publication of SU1679667A1 publication Critical patent/SU1679667A1/ru

Links

Landscapes

  • Noise Elimination (AREA)

Description

Изобретение относится к вычислительной технике и может быть использовано при построении цифровых вычислительных машин повышенной надежности. Цель изобретения - повышение надежности устройства за счет обеспечения работоспособности при условии потока сбоев типа "ложная единица" на входах устройства. Цель достигается путем задержки синхронизации записи информации в триггеры 1-3 на элементе 11 задержки. 1 ил.
СП
с
о
ч
о
о
о*
ч
>
3
1679667
4
Изобретение относится к области автоматики ^вычислительной техники и может
быть использовано при построении цифровых вычислительных машин повышенной
надежности. 5
Цель изобретения - повышение надежности устройства путем обеспечения работоспособности при условии потока сбоев типа "ложная единица" на входах устройства. 10
На чертеже приведена схема устройства.
Устройство содержит группу из трех триггеров 1-3, мажоритарный блок 4, состоящий из трех элементов И-НЕ 5-7 и элемен- 15 та НЕ-ИЛИ 8, первый элемент 9 задержки, элемент ИЛИ 10 и второй элемент 11 задержки.
Случай отсутствия помехи.
Предположим, что на первый и второй 20 входы устройства поданы сигналы типа единица, а на третий вход сигнала типа нуль (ситуация 110).
Тогда на 0-входах первого 1 и второго 2 триггеров будет сигнал типа единица, а на 25 О-входе третьего триггера 3 - сигнал типа нуль.
Через элементы ИЛИ 10 единичный сигнал через время задержки второго элемента 11 поступит на синхровходы С триггеров 30 1-3.
Таким образом, входные сигналы с ϋвходов первого и второго триггеров попадут на входы мажоритарного блока 4. На входах элемента И-НЕ 5 появится сигнал типа еди- 35 ница, на входах элемента И-НЕ 6 - сигналы единица и нуль, а на входах элемента И-НЕ 6 - нули.
Поэтому на выходе элемента И-НЕ 5 будет нуль, а на выходах элементов И-НЕ 6 40
и 7 - единицы. Следовательно, на выходе элемента НЕ-ИЛИ 8 будет единица и через время задержки первого элемента 9 триггеры по входам сброса устанавливаются в исходное состояние, т.е. формируется выходной сигнал длительности, равной задержке на элементе 9 задержки.
Случай наличия помехи на входе.
Пусть на О-входах триггеров 1 и 2 будут сигналы типа нуль, а на третьем - единица (ситуация 001).
Допустим, что на входе Э первого триггера появилась кратковременная помеха положительной полярности.
Через время задержки элемента 11 на синхронизирующий вход триггеров поступит сигнал разрешения записи.
В случае, когда задержка на элементе 11 больше длительности помехи, ложной записи в соответствующий триггер не произойдет.

Claims (1)

  1. Формула изобретения
    Устройство для мажоритарного выбора асинхронных сигналов, содержащее последовательно соединенные группы из трех триггеров, мажоритарный блок и первый элемент задержки, выход мажоритарного блока является выходом устройства, отличающееся тем, что, с целью повышения надежности устройства, в него введены второй элемент задержки и элемент ИЛИ, входы которого и информационные входы триггеров, группы подключены к соответствующим входам устройства, выход элемента ИЛИ через второй элемент задержки подключен к входам синхронизации триггеров группы, входы сброса которых подключены к выходу первого элемента задержки.
SU894737229A 1989-09-12 1989-09-12 Устройство для мажоритарного выбора асинхронных сигналов SU1679667A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894737229A SU1679667A1 (ru) 1989-09-12 1989-09-12 Устройство для мажоритарного выбора асинхронных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894737229A SU1679667A1 (ru) 1989-09-12 1989-09-12 Устройство для мажоритарного выбора асинхронных сигналов

Publications (1)

Publication Number Publication Date
SU1679667A1 true SU1679667A1 (ru) 1991-09-23

Family

ID=21469676

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894737229A SU1679667A1 (ru) 1989-09-12 1989-09-12 Устройство для мажоритарного выбора асинхронных сигналов

Country Status (1)

Country Link
SU (1) SU1679667A1 (ru)

Similar Documents

Publication Publication Date Title
KR890005745A (ko) 내-준안전성 플립-플롭 및 준안정 상태발생 가능성을 감소시키기 위한 방법
US4982118A (en) Data acquisition system having a metastable sense feature
SU1679667A1 (ru) Устройство для мажоритарного выбора асинхронных сигналов
SU1381474A2 (ru) Устройство дл ввода информации
SU1374229A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU1513440A1 (ru) Настраиваемое логическое устройство
US5598552A (en) Error free data transfers
SU1667082A1 (ru) Устройство мажорировани
SU1649547A1 (ru) Сигнатурный анализатор
SU1522188A1 (ru) Устройство дл ввода информации
SU731592A1 (ru) Распределитель импульсов
SU1376078A1 (ru) Устройство дл ввода информации
SU1188737A1 (ru) Устройство формировани адресов
SU1108453A1 (ru) Устройство дл функционально-динамического контрол логических схем
SU739515A1 (ru) Устройство дл ввода информации в эцвм
SU1488802A1 (ru) Устройство для ассоциативной загрузки вектора данных переменного формата
SU1661808A1 (ru) Устройство дл выделени признаков изображений
SU1725371A1 (ru) Устройство дл устранени вли ни дребезга сигнала
SU723777A1 (ru) Коммутатор
SU1660013A1 (ru) Устройство для объединения множеств
SU1416988A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1386984A1 (ru) Устройство дл ввода информации
SU1637010A1 (ru) Устройство для временного разделения импульсных сигналов
SU1182660A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU571894A1 (ru) Устройство дл выделени импульсов