SU1679550A1 - Устройство дл измерени параметров сигнала считывани из накопител на цилиндрических магнитных доменах - Google Patents
Устройство дл измерени параметров сигнала считывани из накопител на цилиндрических магнитных доменах Download PDFInfo
- Publication number
- SU1679550A1 SU1679550A1 SU894737891A SU4737891A SU1679550A1 SU 1679550 A1 SU1679550 A1 SU 1679550A1 SU 894737891 A SU894737891 A SU 894737891A SU 4737891 A SU4737891 A SU 4737891A SU 1679550 A1 SU1679550 A1 SU 1679550A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- outputs
- group
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл определени параметров считанного сигнала в запоминающих устройствах на цилиндрических магнитных доменах (ЦМД). Цель изобретени - повышение точности определени значений параметров считанного сигнала . Устройство содержит генератор 1, счетчик 2 параметра, формирователь 3 управл ющих импульсов, управл емый усили- тель 4, блок 5 обработки данных и вычислительный блок 6 Использование устройства дл измерени параметров сигнала считывани позвол ет позвол ет повысить- определени фазы и порога на основе статистической обработки данных измерений. 2 з.п. ф-лы, 3 ил.
Description
Фиг.1
Изобретение относитс к вычислительной технике и может быть использовано дл определени параметров считанного сигнала в запоминающих устройствах на цилиндрических магнитных доменах (ЦМД),
Цель изобретени - повышение точности определени значений параметров считанного сигнала.
На фиг.1 приведена структурна схема устройства дл измерени параметров сиг- нала считывани накопител на ЦМД; на фиг.2 - структурна схема блока обработки данных; на фиг,3 -структурна схема вычислительного блока.
Устройство дл измерени параметров сигнала считывани накопител на ЦМД содержит генератор 1, счетчик 2 параметра, формирователь 3 управл ющих импульсов, управл емый усилитель 4, блок 5 обработки данных в вычислительный блок 6, накопи- тель 7 на ЦМД, вход 8 данных, тактовый вход 9, вход 10 сброса, выход 11 данных и группа кодовых выходов 12 блока обработки данных, группу входов 13 параметра, тактовый вход 14, группу входов 15 аргумента и выходы 16 вычислительного блока.
Блок обработки данных (см. фиг 2) содержит кольцевой регистр 17, узел 18 сравнени и счетчик 19..
Вычислительный блок (см, фиг.З) состо- ит из первого и второго сумматоров 20, 21, первого и второго регистров 22,23, умножител 24 и делител 25.
Устройство работает следующим образом .
Генератор 1 вырабатывает импульсы, период которых равен длительности страничной операции (чтени / записи страницы ) накопител , Формирователь 3 управл ющих импульсов по каждому им- пульсу от генератора 1, соответствующему началу страницы, формирует набор сигналов , который определ ете;:-1 сигналом пере; носа счетчика 2 параметра, задающим режим работы - чтение либо запись данных в накопитель 7. С первого выхода формировател 3 управл ющих импульсов данные сигналы поступают на вход упоавленм накопител 7 и управл ют его работой. В режиме записи формируютс сигналы вывода, генерации и ввода, а з режиме чтени - сигналы репликации и считывани . Конкретные значени параметров указанных сигналов приведены в технических услови х на микросхемы накопителей на ЦМД.
В исходном состо нии в счетчик 2 параметра занесен код, при котором на его выходе переноса сигнал соотаетствует режиму записи в накопитель, а внутренние регистры вычислительного блока б очищены. Поэ
тому первый импульс генератора 1 обеспечивает формирование управл ющей последовательности импульсов дл записи одной страницы в накопитель 7. При этом в процессе выполнени операции блок5обработ- ки данных формирует блок данных. имеющий заданное соотношение Т и О, который в виде последовательности импульсов генерации с выхода данных блока 5 обработки данных заноситс в накопитель 7, Например, дл равного количества этих разр дов блок данных может состо ть из шестнадцатиричных байтов ЗЗН либо ОН.
Последующие такты геьУератора 1 соответствуют работе формировател 3 управл ющих импульсов и накопител 7 в режиме чтени записанной страницы, когда управл емый усилитель 4 с учетом значени параметра на группе кодовых выходов счетчика 2 параметра / порога или фазы считывани / преобразует выходной сигнал накопител 7 в цифровую последовательность, поступающую на вход 8 данных блока 5 обработки данных. При этом дл каждого очередного такта считывани счетчик 2 параметра выдает последовательные значени параметра управл емому усилителю 4 и вычислительному блоку 6. поступающие на их группы входов параметра, а формирователь 3 управл ющих импульсов управл ет работой накопител 7 и сигналом на втором выходе осуществл ет побитную синхронизацию данных управл емого усилител 4 и блока 5 обработки данных. Последний осуществл ет побитное сравнение последовательности данных с выхода управл емого усилител 4 с образцом, формируемым данным блоком, и подсчитывает количество правильно считанных разр дов в странице. Число правильно считанных разр дов с группы катодных выходов блока 5 обработки данных поступает на группу входов аргумента вычислительного блока 6. На основании значений параметра и соответствующего ему количества правильно считанных разр дов значени кода %на группе входов аргумента в вычислительном блоке 6 с частотой генератора 1 производитс математическа обработка, в частности вычисление среднего значени функции числа правильно считанных разр дов от параметра.
По завершении перебора всех значений параметров считывани и процесса вычислений на выходах 16 устройства формируетс искомое значение оптимального параметра (порога/фазы) считывани .
Блок 5 обработки данных работает сле- дугащим образом.
На выходе кольцевого регистра 17 вырабатываетс последовательность бит, вл юща с исходной дл записи в накопитель 7 и, образцовой дл сравнени узлом 18 сравнени с данными, считанными с выхода 8 управл емого усилител 4. В начале каждого цикл чтени счетчик 19 сбрасываетс сигналом с выхода генератора 1, а в конце цикла чтени на его выходах присутствует код, соответствующий количеству совпадающих бит, вл ющемус аргументом дл вычислительного блока 6,
Вычислительный блок 6 работает следующим образом. В исходном состо нии регистры 22 и 23 очищены, т.е. установлены в начальное (нулевое) состо ние. По завершении каждого цикла считывани на выходах сумматоров 20 и 21 формируютс соответственно сумма числа совпадающих бит (аргумента ) и сумма произведений последних на текущее значение параметра, которые фиксируютс соответственно в регистрах 22 и 23. После завершени сканировани всего диапазона изменени параметра/Фазы л#- бо порога/ на выходах делител 25 будет сформировано значение оптимального порога (фазы). На основании формул математической статистики.
Таким образом, использование устройства дл измерени параметров сигнала считывани позвол ет повысить точность определени фазы и порога на основе статистической обработки данных измерений.
Claims (3)
1. Устройство дл измерени параметров сигнала считывани из накопител на цилиндрических магнитных доменах, содержащее генератор и формирователь управл ющих импульсов, первый выход которого вл етс управл ющим выходом устройства, вход запуска формировател управл ющих импульсов подключен к выходу генератора, отличающеес тем, что, с целью повышени точности определени значений параметров считанного сигнала , в него введены счетчик параметра, управл емый усилитель, блок обработки данных и вычислительный блок, причем тактовый вход вычислительного блока, вход сброса блока обработки данных и счетный вход счетчика параметра подключены к выходу генератора, группа кодовых выходов счетчика параметра соединена с группами входов параметра вычислительного блока и управл емого усилител , тактовый вход которого подключен к второму выходу формировател управл ющих импульсов, с
которым соединен также тактовый вход блока обработки данных, выход данных которого вл етс выходом данных устройства, группа кодовых выходов блока обработки
данных подключен к группе входов аргумента вычислительного блока, выходы кото- рого вл ютс выходами параметра устройства, выход переноса счетчика параметра соединен с входом задани режима
формировател управл вших импульсов, информационный вход управл емого усилител вл етс входом данных устройства, а выход управл емого усилител подключен к
входу данных блока обработки данных.
2.Устройство поп.1,отличающее- с тем, что блок обработки данных содержит кольцевой регистр, узел сравнени и счетчик, выходы которого вл ютс группой
кодовых выходов блока обработки данных, з вход начальной установки счетчика подключен к входу сброса блока обработки данных , первый вход узла сравнений соединен с входом данных блока обработки, выход
узла сравнени подключен к счетному входу счетчика, а второй вход узла сравнени соединен с выходом кольцевого регистра, вход синхронизации которого вл етс тактовым входом блока обработки данных, а выход
кольцевое регистра - выходом данных бло- кэ обработки данных.
3.Устройство по п.1, о т л и ч а ю щ е е- с тем, что вычислительный блок содержит первый и второй сумматоры, первый и второй регистры, умножитель и делитель, выходы которого вл ютс выходами параметра устройства, входы первых групп первого сумматора и умножител соединены с группой входов параметра вычислительного
блока, входы второй группы умножител вл ютс группой входов аргумента вычислительного блока, выходы первого регистра соединены с входами второй группы первого сумматора и входами первой группы делител , входы второй группы которого подключены к выходам второго регистра, с которым соединены также входы первой группы второго сумматора, входы второй группы которого подключены к выходам умножител , тактовые входы первого и второго регистров соединены с тактовым входом вычислительного блока, выходы первого сумматора подключены к разр дным входам первого регистра, а выходы второго
сумматора - к разр дным входам второго регистра.
Фиг. 2
п
t-
20
15
24
22
н
15
75
2/
2J
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894737891A SU1679550A1 (ru) | 1989-06-22 | 1989-06-22 | Устройство дл измерени параметров сигнала считывани из накопител на цилиндрических магнитных доменах |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894737891A SU1679550A1 (ru) | 1989-06-22 | 1989-06-22 | Устройство дл измерени параметров сигнала считывани из накопител на цилиндрических магнитных доменах |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1679550A1 true SU1679550A1 (ru) | 1991-09-23 |
Family
ID=21469992
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894737891A SU1679550A1 (ru) | 1989-06-22 | 1989-06-22 | Устройство дл измерени параметров сигнала считывани из накопител на цилиндрических магнитных доменах |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1679550A1 (ru) |
-
1989
- 1989-06-22 SU SU894737891A patent/SU1679550A1/ru active
Non-Patent Citations (1)
Title |
---|
The Bel System Technical Journal 1981, v 60. № 4. p. 485-500, fig 4. Запоминающие устройства и системы пам ти на цилиндрических магнитных доменах. - Сб. научных трудов. М.: ИНЭУМ, 1986, с. 60-71, рис.1. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1679550A1 (ru) | Устройство дл измерени параметров сигнала считывани из накопител на цилиндрических магнитных доменах | |
SU1168958A1 (ru) | Устройство дл ввода информации | |
RU2093880C1 (ru) | Универсальный измеритель положения импульсов | |
SU1275536A1 (ru) | Устройство управлени буферным накопителем дл доменной пам ти | |
SU1249583A1 (ru) | Буферное запоминающее устройство | |
SU1322371A1 (ru) | Устройство дл записи информации в оперативную пам ть | |
SU1711205A1 (ru) | Устройство дл преобразовани изображений объектов | |
SU1495827A1 (ru) | Устройство дл считывани информации с перфоносител | |
SU1370742A1 (ru) | Преобразователь последовательности импульсов | |
SU1111150A1 (ru) | Устройство дл сопр жени двух вычислительных машин | |
SU1288705A1 (ru) | Устройство дл распределени ресурсов пам ти в вычислительном комплексе | |
SU1176360A1 (ru) | Устройство дл передачи и приема информации | |
RU2108659C1 (ru) | Цифровая регулируемая линия задержки | |
SU1399723A1 (ru) | Цифровой генератор функций | |
SU1416963A1 (ru) | Устройство дл формировани цифровых последовательностей | |
SU1238165A1 (ru) | Устройство дл контрол блоков посто нной пам ти | |
RU2022345C1 (ru) | Устройство сопряжения интерфейсов | |
SU1278863A1 (ru) | Устройство дл сопр жени абонентов с ЦВМ | |
SU369705A1 (ru) | Биелиотека | |
SU1086419A1 (ru) | Функциональный генератор | |
SU1755367A1 (ru) | Устройство дл формировани серий импульсов | |
RU1798901C (ru) | Однотактный умножитель частоты | |
SU1472912A1 (ru) | Устройство дл ввода информации | |
SU1388956A1 (ru) | Блок задержки цифровой информации с самоконтролем | |
SU1059559A1 (ru) | Устройство дл ввода информации с дискретных датчиков |