SU369705A1 - Биелиотека - Google Patents

Биелиотека

Info

Publication number
SU369705A1
SU369705A1 SU1687931A SU1687931A SU369705A1 SU 369705 A1 SU369705 A1 SU 369705A1 SU 1687931 A SU1687931 A SU 1687931A SU 1687931 A SU1687931 A SU 1687931A SU 369705 A1 SU369705 A1 SU 369705A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
register
outputs
code
signal
Prior art date
Application number
SU1687931A
Other languages
English (en)
Inventor
Р. С. Равич ПАТЕНТНО С. Б. Востоков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1687931A priority Critical patent/SU369705A1/ru
Application granted granted Critical
Publication of SU369705A1 publication Critical patent/SU369705A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

1
Изобретение относитс  к области измерительной и вычислительной техники и может быть применено при измерени х, передаче сигналов и обработке информации в системах автоматической обработки данных и управл ющих системах.
Известен многоканальный преобразователь кода во временной интервал, содержащий генератор импульсов, св занный со входом счетчика , выходы которого соединены с одними входами схемы сравнени , другие входы которой подключены к выходам регистра,- выход схемы сравнени  соединен с первым входом узла формировани .
Недостатком известного устройства  вл етс  большое количество оборудовани , а следовательно , сложность устройства и его мала  надежность.
Предлагаемое устройство отличаетс  от известного тем, что оно содержит запоминаюntee устройство, дополнительный счетчик и регистр признаков, причем второй вход узла формировани  соединен с выходом генератора импульсов, первый выход узла формировани  подключен к адресному входу запоминающего устройства, второй выход через дополнительный счетчик-к другим входам запоминающего устройства, выходы которого соединены с соответствующими входами регистра и
регистра признаков, что значительно повыщает надежность преобразовател .
На чертеже показан предлагаемый преобразователь .
Устройство содержит генератор 1 импульсов , счетчик 2, схему сравнени  3, регистр 4, узел 5 формировани  импульсов, /поразр дный дополнительный счетчик 6, запоминающее устройство 7 и п-разр дный регистр 5 признаков.
Генератор / импульсов подключен к счетчику 2, работающему на сложение. Выходы счетчика 2 соединены со входами схемы сравнени  3, а ее другие входы подключены к выходам регистра 4. Выход схемы сравнени  3
соединен с узлом 5 формировани  импульсов 6, к которому подключен генератор импульсов / и вход двоичного т-разр дного дополнительного счетчика 6. К адресным входам устройства 7 подключены выходы дополнительного счетчика 6, а ко входу схемы дешифратора, вход щей в устройство 7, - выход узла 5 формировани  импульсов.
Числовые выходы устройства 7 соединены со входами регистров 4 и 8. Выходы регистра
8 признаков соединены с п потребител ми. Устройство работает следующим образом. Сигнал «Установка в 1 устанавливает все триггера счетчика 2 в единичное состо ние, за исключением нескольких последних, которые
по этому сигналу устанавливаютс  в «О, в результате достигаетс  задержка начала счета импульсов, поступающих от генератора / tfMпульсов после сигнала «начало отсчета, необходима  дл  подготовки остальных узлов схемы к первому циклу преобразовани . Счетчик 6 этим же сигналом устанавливаетс  в единичное состо ние.
Одновременно с сигналом «Установка в I запускаетс  узел 5 формировани  импульсов (сигнал «запуск), в котором происходит стробирование сигнала «запуск частотой от генератора / импульсов и выделение из этого сигнала 2-х последовательных импульсов. Первый импульс служит дл  запуска счетчика б и переводит все его триггеры в нулевое состо ние. С выходов счетчика 6 сигнал «код адреса поступает на дешифратор запоминающего устройства 7, в нем предварительно записаны коды преобразуемых величин и соответствующие им коды признаков, а также установочные коды 000. Коды признаков , за исключением установочного кода
00О, определ ют принадлежность данной
преобразуемой величины к определенному каналу - потребителю.
При установке счетчика 6 в нулевое состо ние на дещифратор поступает код адреса
00О, и в регистре 4 считываетс  код
000. При установке счетчика 6 в следующее за нулевым состо нием (после прихода второго импульса из стробируемых) в регистр 8 -признаков считываетс  также код
000. Оба регистра устанавливаютс  в
нулевое состо ние и подготавливаютс  к последующим операци м.
Первое срабатывание схемы сравнени  3 происходит при сравнении установочных кодов регистра 4 и счетчика 2. Сигнал по цепи обратной св зи поступает на узел формировани  импульсов 5, где с помощью стробировани  частотой от генератора 1 импульсов из сигнала срав ени  кодов выдел етс  два последовательных имлульса, измен ющих код на выходах счетчика 6. С выходов этого счетчика на дещифратор запоминающего устройства поступают коды адреса, а с узла 5 формировани  импульсов - импульсы считывани  информации .
Из устройства 7 в регистры 4 к 8 считываютс  очередные коды числа и признаков. Схема сравнени  3 выдает сигнал сравнени  при очередном совпадении кода счетчика 2 и кода в регистре 4, а ъ регистре 8 признаков формируетс  временной интервал в том разр де , в который из устройства 7 с приходом очередного кода считываетс  «1. Код признака должен быть позиционным, с накоплением единицы.
Учитыва , что счетчик 2 работает на сложение , коды чисел должны быть записаны в устройстве 7 и соответственно считыватьс  в регистр 4 в пор дке возрастани  двоичных чисел , т. е. перед записью в устройство 7 должно быть Произ1ведено упор дочивание кодов преобразуемых величин.
Кроме того, после каждого кода преобразуемой величины в устройстве 7 должен быть затисан .код признака этой величины.
В предлагаемом преобразователе схема сравнени  3 срабатывает (п+1) раз, где п - число преобразуемых кодов, так как первое сравнение происходит при наличии в счетчике 2 и регистре 4 установочных кодов 000.
Предмет изобретени 
Многоканальный преобразователь кода во временной интервал, содержащий генератор импульсов, св занный со входом счетчика, выходы которого соединены с одними входами схемы сравнени , другие входы которой подключены к выходам регистра, выход схемы сравнени  соединен с первым входом узла формировани , отличающийс  тем, что, с целью повыщени  надежности, он содержит запоминающее устройство, дополнительный
счетчик и регистр признаков, причем второй вход узла формировани  соединен с выходом генератора импульсов, первый выход узла формировани  подключен к адресному входу запоминающего устройства, второй выход через дополнительный счетчик - к другим входам запоминающего устройства, выходы которого соединены с соответствующими входами регистра и регистра признаков.
Устанобка
к„ п nompeSumens,
SU1687931A 1971-08-02 1971-08-02 Биелиотека SU369705A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1687931A SU369705A1 (ru) 1971-08-02 1971-08-02 Биелиотека

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1687931A SU369705A1 (ru) 1971-08-02 1971-08-02 Биелиотека

Publications (1)

Publication Number Publication Date
SU369705A1 true SU369705A1 (ru) 1973-02-08

Family

ID=20485013

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1687931A SU369705A1 (ru) 1971-08-02 1971-08-02 Биелиотека

Country Status (1)

Country Link
SU (1) SU369705A1 (ru)

Similar Documents

Publication Publication Date Title
US3820073A (en) Solid state remote meter reading system having non-volatile data accumulation
JPS60238944A (ja) トレ−ス用記憶装置
SU369705A1 (ru) Биелиотека
US3159793A (en) Phase modulation reading system employing controlled gating for inhibiting spurious outputs occurring between information pulses
JPS6037961U (ja) デイジタル2値グル−プ呼出回路装置
US3191013A (en) Phase modulation read out circuit
SU1562950A1 (ru) Устройство дл приема информации
SU1176346A1 (ru) Устройство дл определени пересечени множеств
SU378833A1 (ru) Устройство для ввода информации
SU467350A1 (ru) Микропрограммное устройство управлени
SU746503A1 (ru) Устройство дл определени максимального числа
SU448592A1 (ru) Устройство дл генерировани кода посто нного веса
SU802963A1 (ru) Микропрограммное устройство управле-Ни
SU1119020A1 (ru) Устройство управлени пам тью
SU1376083A1 (ru) Генератор потоков случайных событий
SU720507A1 (ru) Буферное запоминающее устройство
SU830386A1 (ru) Микропрограммное устройствоупРАВлЕНи
SU1228115A1 (ru) Устройство дл ограничени отношений между данными пон ти ми
RU1798901C (ru) Однотактный умножитель частоты
SU1418699A1 (ru) Устройство дл поиска информации на перфоленте
RU1807562C (ru) Дешифратор врем импульсных кодов
SU1444744A1 (ru) Программируемое устройство дл вычислени логических функций
SU1387042A1 (ru) Буферное запоминающее устройство
SU1290259A1 (ru) Устройство дл временного программного управлени
RU2075829C1 (ru) Преобразователь частоты в код