SU1656528A1 - Частотно-импульсный умножитель - Google Patents
Частотно-импульсный умножитель Download PDFInfo
- Publication number
- SU1656528A1 SU1656528A1 SU884625652A SU4625652A SU1656528A1 SU 1656528 A1 SU1656528 A1 SU 1656528A1 SU 884625652 A SU884625652 A SU 884625652A SU 4625652 A SU4625652 A SU 4625652A SU 1656528 A1 SU1656528 A1 SU 1656528A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- multiplier
- numerator
- counter
- pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в специализированных вычислительных устройствах систем автоматического управлени . Целью изобретени вл етс повышение точности вычислений и сокращение аппаратурных затрат. Частотно-импульсный умножитель содержит блок 1 отсчета импульсов числител , вычитающий счетчик 2, формирователь 3 импульсов и элемент ИЛИ 4, соединенные между собой функционально. 1 ил.
Description
Изобретение относитс к автоматике и вычислительной технике и может быть ис- польэовано в специализированных вычислительных устройствах систем автоматического управлени
Цель изобретени - повышение точности вычислений и сокращение аппаратурных затрат.
На чертеже представлена функциональна схема умножител .
Частотно-импульсный умножитель содержит блок 1 отсчета импульсов числител , вычитающий счетчик 2, формирователь 3 импульсов и элемент ИЛИ 4, соединенные между собой функционально.
Блок 1 отсчета импульсов числител при поступлении на тактовый вход умножител импульсов входной частоты FM формирует на выходе блока N импульсов (где N - значение числител коэффициента умножени , поступающее на разр дные входы блока). После формировани N импульсов дальнейшее поступление входной частоты Fex не вызывает по влени выходных импульсов до тех пор. попа на входе сброса блока 1 не
по витс импульс с выхода формировател 3.
Вычитающий счетчик 2 (знаменател ) обеспечивает циклический отсчет импульсов FBX и осуществл ет деление FBx на величину знаменател М коэффициента делени , т.е. на выходе нул счетчика 2 (знаF .X
менател ) частота импульсов равна
М
Формирователь 3 формирует короткий импульс, а элемент ИЛИ 4 организует перезапись кода знаменател в счетчик 2 (знаменател ) и сброс блока 1 отсчета импульсов числител с пускового входа умножител или с выхода нул счетчика 2.
Умножитель работает следующим образом .
На входах числител и знаменател коэффициента умножени устанавливаютс соответствующие коды N и М.
По переднему фронту сигнала Пуск, который проходит через элемент ИЛИ 4. формирователь 3 формирует короткий импульс , который устанавливает в исходное состо ние блок 1 отсчета импульсов числи
Ј
ел о ел
ю
CD
тел и записывает код знаменател в вычитающий счетчик 2 (знаменател ). По заднему (fcpOHty сигнала Пуск происходит подключение частоты к тактовому входу устройства (схема управлени подключением частоты FBX на структурной схеме не показана ). С подключением частоты FBx начинаетс счет счетчика 2 (знаменател ) и формирование выходных импульсов блоком 1 отсчета импульсов числител . Блок 1 отсчета импульсов числител формирует по импульсам FBX импульсы РВЫх. Число сформированных импульсов равно N. После выдачи N импульсов Рвых. поступающие импульсы FBX не вызывают по влени выходных импульсов до тех пор, пока на входе сброса блока 1 отсчета импульсов числител не по витс импульс с выхода формировател 3, который формируетс следующим образом. Счетчик 2 (знаменател ), в который в начале цикла был занесен код знаменател , под действием FBx измен ет свое содержимое от М до О. По заднему фронту сигнала (перепад 0/1), формирующегос на выходе нул счетчика 2 (знаменател ) при обнулении счетчика, проход щего через элемент ИЛИ 4, формирователь 3 формирует импульс, по которому в счетчик 2 (знаменател ) вновь заноситс число М, а блок 1 отсчета импульсов числител устанавливаетс в исходное состо ние. Далее блок 1 отсчета импульсов числител вновь формирует N импульсов, а счетчик 2 (знаменател ) отсчитывает М импульсов и т.д., т.е. частотно-импульсный умножитель обеспечивает преобразование частоты входных импульсов в соответствии с формулой.
Рвых - F
вх
N М
Остановка процесса умножени осуществл етс путем отключени частоты FBx.
Введение в умножитель указанных элементов с соответствующими функциональными св з ми позвол ет повысить точность его вычислений и снизить аппаратурные затраты по сравнению с устройством-прототипом .
Claims (1)
- Формула изобретени Частотно-импульсный умножитель, содержащий блок отсчета импульсов числител , информационный вход которого соединен с информационным входом умножител , отличающийс тем, что, с целью повышени точности вычислений и сокращени аппаратурных затрат, в него введенывычитающий счетчик, формирователь импульсов и элемент ИЛИ, причем шина числител коэффициента умножени умножител соединена с установочным входом блока отсчета импульсов числител , шина знаменател коэффициента умножени умножител соединена с установочным входом вычитающего счетчика, информационный вход которого соединен с информационным входом умножител , а выход нул вычитающего счетчика соединен с первым входом элемента ИЛИ, второй вход которого соединен с пусковым входом умножител , а выход элемента ИЛИ соединен с входом формировател импульсов, выходкоторого соединен с входом разрешени записи вычитающего счетчика и с входом сброса блока отсчета импульсов числител .Знаменатель
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884625652A SU1656528A1 (ru) | 1988-11-28 | 1988-11-28 | Частотно-импульсный умножитель |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884625652A SU1656528A1 (ru) | 1988-11-28 | 1988-11-28 | Частотно-импульсный умножитель |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1656528A1 true SU1656528A1 (ru) | 1991-06-15 |
Family
ID=21417543
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884625652A SU1656528A1 (ru) | 1988-11-28 | 1988-11-28 | Частотно-импульсный умножитель |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1656528A1 (ru) |
-
1988
- 1988-11-28 SU SU884625652A patent/SU1656528A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР Nb 634277, кл. G 06 F 7/52, 1977. Авторское свидетельство СССР № 392498, кл. G 06 F 7/68, 1971. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1656528A1 (ru) | Частотно-импульсный умножитель | |
SU1497721A1 (ru) | Генератор импульсной последовательности | |
SU1529207A1 (ru) | Устройство дл ввода цифровой информации | |
SU1370737A1 (ru) | Генератор импульсной последовательности | |
SU601703A1 (ru) | Устройство дл интегрировани функции гаусса | |
ES467570A1 (es) | Un circuito para representar la anchura de impulso. | |
US4164712A (en) | Continuous counting system | |
SU1388860A1 (ru) | Устройство дл умножени частоты на коэффициент | |
SU1444937A1 (ru) | Делитель частоты следовани импульсов с регулируемой длительностью импульсов | |
SU1444738A1 (ru) | Таймер | |
SU1107136A1 (ru) | Цифровой функциональный преобразователь | |
SU1172004A1 (ru) | Управл емый делитель частоты | |
SU1188696A1 (ru) | Цифровой измеритель отношени временных интервалов | |
SU1385246A1 (ru) | Цифровой частотный компаратор | |
SU1661966A1 (ru) | Цифрова регулируема лини задержки | |
SU1075255A1 (ru) | Преобразователь параллельного двоичного кода в число-импульсный код | |
SU1406790A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU674208A1 (ru) | Формирователь импульса огибающего серию импульсов | |
SU1200283A1 (ru) | Устройство дл вычислени функции @ = @ | |
SU1401479A1 (ru) | Многофункциональный преобразователь | |
SU1709310A1 (ru) | Умножитель частоты | |
SU1288693A1 (ru) | Устройство дл возведени в квадрат | |
RU1798901C (ru) | Однотактный умножитель частоты | |
SU1513622A1 (ru) | Преобразователь кода во временной интервал | |
SU1495774A1 (ru) | Устройство дл формировани временных интервалов |