SU1649586A1 - Устройство дл передачи информации - Google Patents
Устройство дл передачи информации Download PDFInfo
- Publication number
- SU1649586A1 SU1649586A1 SU894694506A SU4694506A SU1649586A1 SU 1649586 A1 SU1649586 A1 SU 1649586A1 SU 894694506 A SU894694506 A SU 894694506A SU 4694506 A SU4694506 A SU 4694506A SU 1649586 A1 SU1649586 A1 SU 1649586A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- group
- output
- inputs
- elements
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике. Цель изобретени .- повышение достоверности передачи информации. Устройство содержит две группы формирователей импульсов , формирователь импульса, три группы триггеров, триггер, два элемента задержкиs четыре группы элементов И, четыре элемента И восемь элементов ИЛИ, три регистра, блок посто нной пам ти, три группы элементов ИЛИ, группу блоков элементов ИЛИ, генератор тактовых импульсов, блок элементов ЗАПРЕТ, два элемента ЗАПРЕТ , делитель частоты, два счетчика, четыре дешифратора, группу регистров, блок сравнени , два .блока элементов И, одновибратор, группу счетчиков, два шифратора, элементы НЕ, два блока индикации. 4 ил.
Description
Изобретение относитс к автоматике и вычислительной технике, в частности к устройствам передачи информации , и может быть использовано дл передачи сообщений между объектами автоматизированной системы.
Цель изобретени - повышение до- -1 стоверности передачи информации в . .устройстве.
На фиг.1-3 представлена функциональна схема устройства; на фиг. 4 - временные диаграммы его работы.
Устройство содержит первую и вторую группу формирователей 1,1-1.п и 2.1-2.П импульсов, формирователь 3 импульса, первую,, вторую и третью группы триггеров 4.1-4.П, 5.1-5.П и 6.1-б.п, триггер 7, первый и второй элементы 8 и 9 задержки, с первой по Четвертую группы элементов И 10.1-10.п, 11.1-11. п, 12.1-1..п и 13.1-13.П, с первого по четвертый элементы И 14 - 17, с первого по восьмой элементы ИЛИ 18 - 25, первый , второй и третий регистры 26 - 28s блок 29 посто нной пам ти, первую , вторую и третью группы элемен- .тов ИЛИ 30,1-30.п, 31.1-31.п и 32.1- 32.п, группу блоков 33.1-33.п: элементов ИЛИ, генератор 34 тактовых импульсов, блок 35 элементов запрета, первьй и второй элементы 36 и 37 запрета, делитель 38 частоты, первый и второй счетчики 39 и 40, с первого по четвертый дешифраторы 41 - 44, группу регистров 45.1-45 .п, блок 46 сравнени , первый и второй блоки 47 и 48 И, одновибратор 49, группу счетчиков 50.1-50.п, первый
t
t
2
2
и второй шифраторы 51 и 52, элементы НЕ 53,1-53.п, первый и второй блоки 54 и 55 индикации, группу информационных входов 56 и управл ющий вход 57 устройства, а также группу выходов 58 и выход 59 устройства.
Устройство работает следующим образом .
Установка устройства в исходное состо ние (все элементы пам ти наход тс в нулевом состо нии,- за исключением блока 29 посто нной пам ти) осуществл етс автоматически после включени питани устройства посредством RC-цепей сброса, подключенных к соответствующим входам элементов непосредственно или через элементы ИЛИ, если к входам сброса элементов подключены св зи, посредством которых также осуществл етс их сброс в процессе работы устройства. Дл упрощени цепи автоматической установки устройства в исходное положение и разв зывающие элементы ИЛИ не показаны .
Перед началом работы оператор нажимает клавишу формировател 3импульса , который устанавливает в нулевое (Состо ние триггеры 6, обнул ет регистр 28 и через элемент ИЛИ обнул ет регистры 26 и 27, триггеры 4 и счетчики 50, а через элементы ИЛИ 30 - триггеры 5.
В исходном состо нии на пр мом выходе триггера 7 (Т-триггер) устанав- ливаетс низкий потенциал (О). Если по каким-либо причинам после включени устройства на выходе триггера 7 присутствует высокий потенциал (1), то импульс Сброс, пройд через открытый элемент И 15 и элемент ИЛИ 21, поступает на счетный вход триггера 7 и устанавливает его в исходное состо ние .,
4
Весь цикл работы устройства можно условно разбить на следующие этапы:
первый - формирование кода адреса сообщени , записанного в блоке 29 посто нной пам ти, и кода адреса объекта , которому предназначено сообщение
второй - выборка из блока 29 посто нной пам ти кода сообщени , запись в регистр 27 кода сообщени и кода адреса объекта;4
третий - запись кода полного сообщени в буферный регистр (группа регистров 45);
3
4
5
.
четвертый - трансл ци полного сообщени , обработка подтверждени о получении объектом сообщени и переход к трансл ции нового сообщени .
Дл передачи подр д нескольких сообщений одному объекту оператор нажимает клавишу соответствующего формировател 2, а затем в необходимой последовательности клавиши формировател 1. При переходе к работе с другим объектом необходимо нажать клавишу формировател 2 импульса дл сброса устройства в исходное состо ние .
Импульс с выхода формировател , например , 2.1 поступает на установочный вход триггера 6.1, устанавлива его в единичное состо ние.
Шифратор 52 преобразует код 10..S. О, поступивший на его входы с выходов триггеров 6.1-6ч,п, а код адреса объекта с выходов шифратора 52 поступает на информационные входы регистра 28.
Импульс с выхода формировател , например, 1.1 устанавливает в единичное состо ние триггер 4,1, высоким потенциалом с выхода которого открываетс элемент И 10.1.
Тактовые импульсы с выхода генератора 34 тактовых импульсов поступают через элемент И 10.1 на счетный вход счетчика 50.1. В момент поступлени второго тактового импульса на счетный вход счетчика 50.1 на его выходе 2 формируетс импульс, который через элемент И 11.1 устанавливает триггер 5.1 в единичное состо ние. Элемент И 11.1 открыт высоким потенциалом с выхода элемента НЕ 53.1, на вход которого поступает низкий потенциал с выхода 4 счетчика 50.1.
Высоким потенциалом с пр мого выхода триггеры 5.1 через элемент ИЛИ 22 открываетс элемент И 16, на другой вход которого поступает импульс с выхода триггера 7.
Первый импульс с выхода триггера 7, пройд элемент И 16, поступает на входы элементов И 13.1-13.ti, но проходит только через элемент И 13.1 и поступает на соответствующий вход шифратора 51, который из комбинации 10...О формирует код адреса сообщени , записанного в блоке 29 посто нной пам ти.
Кроме того, по. первому импульсу с выхода триггера 7, прошедшему через
5t 1649586
элемент И 16, осуществл етс запись кода адреса сообщени и кода адреса объекта с выходов соответствующих шифраторов 52 в соответствующие регистры 28 и 26.
При поступлении четвертого такто5 р о , у
вого импульса на вход счетчика .1 с выхода генератора 34 тактовых им- пульсов на..выходе 4 счетчика 50,1 формируетс импульс, по которому закрываетс элемент И 11.1 и открьп ает- с rib соответствующему входу элемент И 13.1
При поступлении шестого тактового импульса на счетный вход счетчика 50.1 на его выходе 2 формируетс второй импульс, который сбрасывает через элемент ИЛИ 30,1 триггер 5.1 и запускает через элемент ИЛИ 19 элемент 8 задержки, а также осуществл етс считывание из блока 20 посто нной пам ти кода сообщени и запись последнего и кода адреса объекта в регистр6
Выдача сорбщени в канал св зи осуществл етс следующим образом. При наличии информации в регкстре 45.1 и отсутствии подтверждени о получении сообщени на входе 56 устройства через элемент 37 запрета поступают тактовые импульсы с выхода генератора 34 тактовых импульсов на вход делител 38 частоты, коэффициент делени которого определ етс максимальным временем на получение подтверждени о приеме сообщени до наиболее удаленного объекта.
„ Импульса с выхода делител 38 частоты поступают на соответствующие входы блока 48 элементов И, разреша поступление сообщени в канал 58 св зи , на выход 59 устройства в качест-
ве импульса синхронизации и на вход пр мого счета счетчика 40, который осуществл ет счет количества повторных трансл ций сообщени . Если через заданное количество трансл ций на
27, в котором формируетс код 25 вход 56 устройства не поступает под- сообщени ,тверждение о получении объектом
Код сообщени с выходов регистра сообщени , то открываютс дешифрато- 27 поступает через блок 35 элементов ры 42, элементы И блока 47 и переда- запрета и группу блоков элементов ваемое сообщение поступает на входы ИЛИ 33 на информационные входы регистгЗО дешифраторов 43 и 44. На дешифраров 45.1-45.п. Импульс синхронизации с выхода элемента ИЛИ 19 через элемент 36 запрета поступает на вход пр мого счета счетчика 39, который срабатывает по переднему фронту импульса . Так как пришло только первое сообщение, то дешифратор 41 инициали-т эирует соответствующий регистр, например 45.1, в который по заднему
тор 43 поступает код адреса объекта, на входы дешифратора 44 - код передаваемого сообщени , а в блоках 54 и 55 индикации высвечиваютс соответ- эс ственно номер объекта и номер сообщени в соответствии с клавишами формирователей 1 и 2. Оператор, прин в к сведению данную информацию, нажимает на пульте клавишу Сброс перефронту импульса, поступающего с выхо- 40 даваемого сообщени , импульс от кото- да элемента 36 запрета, через группу рой поступает на вход устройства
(вход 57).
Импульс с входа 57 устройства через элемент ИЛИ 25 запускает перед- писи сообщени импульс с выхода эле- 45 ним Фронтом одновибратор 49. Импульс, мента 8 задержки через элемент ИЛИ 20 сформированный одновибратором 49, .
осуществл ет сброс счетчика 40, уменьшает содержимое счетчика 39 на :. единицу, закрывает элементы 35-37 50 запрета, а также поступает на входы записи регистров 45 через элементы -. ИЛИ 31 и по его заднему фронту осуществл етс перезапись информации из п-го регистра в п-1-й, т.е. из второ- 55 го в первый, из третьего во второй и т.д., причем, в n-й регистр запиэлементов ИЛИ 32 на вход записи записываетс сообщение.
После окончани процесса, перезаустанавливает в исходное состо ние регистры 26 и 27, триггеры 4, 5 и счетчики 50.ч
Последующие сообщени , сформированные оператором посредством нажати клавиш соответствующих формирователей 1, записываютс в другие регист ры 45,в соответствии с очерёдностью ;
, их формировани , например второй сообщение записываетс в регистр 45.2, третье - в регистр 45.3, а п-е - в регистр 45.п.
сываетс нулева информаци , посту- , пающа на его информационные входы с выходов элементов запрета блосываетс нулева информаци , посту- , пающа на его информационные входы с выходов элементов запрета блока 35. Все регистры 45 инициализи- i руютс импульсом, задержанный элементом 9 задержки на врем 0,1 длительности задержанного импульса.
При получении поступающего на входы 56 устройства подтверждени от объекта о приеме сообщени , которое аналогично выданному сообщению, блок 46 сравнени формирует высокий потенциал, который через элемент И 17 и элемент ИЛИ 25 запускает одно- зибратор 49, по импульсу которого осуществл етс перезапись информации в регистрах 45 и начинаетс цикл выда- чи сообщени , записанного в регистр 45.1 из регистра 45.2.
Таким образом, устройство позвол ет , не снижа надежности, повысить достоверность выдачи информации объ- екту-исполнителкз за счет дублировани передачи информации с подтверждением ее получени .
Claims (1)
- Формула изобретениУстройство дл передачи информации содержащее первую группу формирователей импульсов3 выхпд каждого формировател импульса которой подключен к входу Остановка соответствующего триггера первой группы, выход каждого триггера которой подключен к первому входу соответствующего элемента И первой группы, выход каждого элемента И которой подключен к счетному входу соответствующего счетчика группы, первый выход каждого с- етчи- ка которой подключен к первым входам соответствующих элементов И второй и третьей групп и к соответствующему входу первого элемента ИЛИ, выход которого подключен к первому входу первого элемента И, второй выход каждого счетчика группы подключен через соответствующий элемент НЕ к второму входу соответствующего элемента И второй группы, к второму входу соответствующего элемента И третьей группы , выход каждого элемента И второй и третьей групп подключен к входу Установка соответствующего триггера второй группы и к соответствующему входу второго элемента ИЛИ соответственно , выход последнего подключен к входам Считывание первого регистра и блока посто нной пам ти, к входу Запись второго регистра и через первый элемент задержки к первому входутретьего элемента ИЛИ, выход которого подключен к входам Сброс первого и второго регистров, каждого триггера первой группы и счетчика группы и к первому входу второго элемента И, выходы первого и второго элементов И подключены к первому и второму входам четвертого элемента ИЛИ соответственно , выход которого подключен к входу триггера, выход которого подключен к второму входу второго элемента И и к первому входу третьего элемента И, выход которого подключен к входу Запись первого регистра и к первым входам элементов И четвертой группы, выход каждого триггера второй группы подключен к соответствующему входу п того элемента ИЛИ и к второму входу соответствующего элемента И четвертой хруппы, выход каждого элемента И которой подключен к соответствующему входу первого шифратора, выходы которого подключены к информационным входам первого регистра, выходы которого подключены к адресным входам блока посто нной пам ти, выходы которого подключены к входам первой труппы информационных входов второго регистра , генератор тактовых импульсов, выход которого подключен к вторым входам элементов И первой группы и первого элемента И, формирователь импульса , выход которого подключен к второму входу третьего элемента ИЛИ, второй элемент задержки, шестой элемент ИЛИ, отличающеес тем, что, с целью повышени достоверности передачи информации, в него введены втора группа формирователей импульсов , треть группа триггеров второй шифратор, третий регистр, перва , втора и треть группы элементов ИЛИ, группа блоков элементов ИЛИ, первый и второй элементы запрета, блок элементов запрета, первый и второй счетчики , первый, второй, третий и четвертый дешифраторы, делитель частоты, первый и второй блоки индикации, группа регистров, блок сравнени , первый и второй блоки элементов И, седьмой и восьмой элементы ИЛИ, четвертый элемент И и одновибратор, выход третьего элемента ИЛИ подключен к первым входам элементов ИЛИ первой группы, выход каждого элемента И третьей группы подключен к второму входу соответствующего элемента ИЛИ первой труппы, выход каддого элемента ИЛИ916которой подключен к входу Сброс соответствующего триггера второй группы , выход п того элемента ИЛИ подключен к второму входу третьего элемента И, выход формировател импульсов подключен к входам Сброс триггеров третьей группы и третьего регистра , выход каждого формировател импульса второй группы подключен к входу Установка соответствующего триггера третьей группы, выходы триггеров которой подключены к соответствующим входам второго шифратора.выходы которого подключены к информа-щ пойменных элементов ИЛИ второй и третьей групп подключены к входам Запись и Разрешение одноименных регистров группы соответственно, выход первого элемента запрета ;:одклюционным входам третьего регистра, выходы которого подключены к входам второй группы информационных входов второго регистра, выходы которогоподключены к пр мым входам блока эле- 20 чен к пр мому счетному входу первогоментов запрета, выход третьего элемента И подключен к входу Запись третьего регистра, выход второго элемента ИЛИ подключен к пр мому входу первого элемента запрет, к входу Счи тывание третьего регистра и к первому входу шестого элемента ИЛИ, выход которого подключен к инверсному входу второго элемента запрета, выход генератора тактовых импульсов подключен к первому пр мому входу второго элемента запрета, выходы блока элементов; запрета подключены к входам первой группы каждого блока элементов ИЛИ группы и к информационным входам первого регистра группы, выходы регистров группы, кроме последнего, подключены к входам второй группы одноименных блоков элементов ИЛИ группы, выходы каждого блока элементов ИЛИ группы подключены к информационным входам регистра, следующего за одноименным в группе, выходы последнего регистра которой подключены к входам группы первого и второго блоков элементов И, к входам седьмого элемента ИЛИ и к входам первой группы блока сравнени , выход последнего подключен610к первому входу четвертого элемента Ji, выход которого подключен к первому входу восьмого элемента ИЛИ, выход которого через одновнбратор подключен к обратному счетному входу первого счетчика, к входу Сброс второго счетчика, к инверсным входам блока . элементов запрета и первого элементазапрета, к второму входу шестого элемента ИЛИ, к первым входам элементов ИЛИ второй группы и через второй элемент задержки к первым входам элементов ИЛИ третьей группы, выход од Q505счетчика и к вторым входам элементов ИЛИ третьей группы, выход седьмого элемента ИЛИ подключен к второму входу четвертого элемента И и к второму пр мому входу второго элемента запрета , выход которого через делитель частоты подключен к пр мому счетному входу второго счетчика, к входу второго блока элементов И и вл етс выходом устройства, выходы первого счетчика подключены к входам первого дешифратора , каждый выход которого подключен к второму входу соответствующего элемента ИЛИ третьей группы, выхода второго счетчика подключены к входам второго дешифратора, выход которого подключен к входу первого блока элементов И, выходы которого подключены к входам третьего и четвертого дешифраторов , выходы которых подключены к входам первого и второго блоков индикации соответственно, выходы второго блока элементов И, входы второй группы блока сравнени и второй вход восьмого элемента ИЛИ вл ютс выхо- , дами, информационными входами и управл ющим входом устройства соответственно .JTjnDCDnDInnQJг б 14 345050571619 в 27 45.136 56 56 49ПJTnJOJ JTJO/lJTJTJTJlJTjnлпjnЛпjnЛФиг. 4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894694506A SU1649586A1 (ru) | 1989-05-22 | 1989-05-22 | Устройство дл передачи информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894694506A SU1649586A1 (ru) | 1989-05-22 | 1989-05-22 | Устройство дл передачи информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1649586A1 true SU1649586A1 (ru) | 1991-05-15 |
Family
ID=21449082
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894694506A SU1649586A1 (ru) | 1989-05-22 | 1989-05-22 | Устройство дл передачи информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1649586A1 (ru) |
-
1989
- 1989-05-22 SU SU894694506A patent/SU1649586A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 4321395/24-24, кл. G 08 С 19/28, 02.03 ..88. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1649586A1 (ru) | Устройство дл передачи информации | |
SU1305700A1 (ru) | Устройство дл сопр жени абонентов с цифровой вычислительной машиной | |
SU1376243A1 (ru) | Преобразователь двоичного кода во временной интервал | |
SU1689941A1 (ru) | Многоканальное устройство дл ввода информации | |
SU1283780A1 (ru) | Устройство дл сопр жени микроЭВМ с внешним устройством | |
SU1765849A1 (ru) | Буферное запоминающее устройство | |
SU514411A1 (ru) | Устройство дл управлени шаговым двигателем | |
SU1686432A1 (ru) | Устройство дл ввода-вывода информации | |
SU1749904A1 (ru) | Устройство дл контрол работы оператора | |
SU1681394A1 (ru) | Устройство дл автоматической коммутации и сопр жени | |
SU1737483A1 (ru) | Устройство дл приема и передачи информации | |
SU961123A1 (ru) | Дискретна лини задержки | |
SU1751859A1 (ru) | Многоканальный преобразователь последовательного кода в параллельный | |
SU1564649A1 (ru) | Многоканальное устройство дл регистрации аналоговых и цифровых сигналов | |
SU1394451A1 (ru) | Устройство дл регистрации дискретных сигналов | |
SU1439748A1 (ru) | Шифратор | |
SU1238088A1 (ru) | Устройство дл сопр жени электронно-вычислительной машины с абонентом | |
SU1265755A1 (ru) | Устройство дл ввода и вывода информации | |
SU1672430A1 (ru) | Устройство дл ввода - вывода информации | |
SU1679626A1 (ru) | Счетное устройство | |
SU1603418A1 (ru) | Устройство дл приема и обработки информации | |
RU1807561C (ru) | Устройство дл преобразовани двоичной последовательности в балансный троичный код | |
SU1727213A1 (ru) | Устройство управлени доступом к общему каналу св зи | |
SU1746376A1 (ru) | Устройство дл ввода информации | |
SU857973A1 (ru) | Преобразователь параллельного кода в последовательный |