SU1629911A1 - Устройство дл обнаружени потери импульса - Google Patents

Устройство дл обнаружени потери импульса Download PDF

Info

Publication number
SU1629911A1
SU1629911A1 SU894670881A SU4670881A SU1629911A1 SU 1629911 A1 SU1629911 A1 SU 1629911A1 SU 894670881 A SU894670881 A SU 894670881A SU 4670881 A SU4670881 A SU 4670881A SU 1629911 A1 SU1629911 A1 SU 1629911A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
bus
pulses
Prior art date
Application number
SU894670881A
Other languages
English (en)
Inventor
Сергей Григорьевич Малюк
Original Assignee
Войсковая часть 13991
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 13991 filed Critical Войсковая часть 13991
Priority to SU894670881A priority Critical patent/SU1629911A1/ru
Application granted granted Critical
Publication of SU1629911A1 publication Critical patent/SU1629911A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной н вычислительной технике и может быть использовано в устройствах дл  контрол , обработки и передачи информации . Целью изобретени   вл етс  повышение достоверности выходной информации за счет исключени  ложной фиксации потери импульса в конце пачки импульсных сигналов и восстановлени  .истинной длительности передаваемой пачки нмпупьсов .Поставленна  цель достигаетс  введением в состав устройства двух логических элементов ЗАПРЕТ 3 и 4, а также второго элемента задержки 2, идентичного первому 1 ( Кроме того, устройство содержит асинхронный триггер 5 и логические эле- , менты И 7 и ИЛИ 6„ 1 ил.

Description

СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН
„.SU,.,, 1629911 А1
ГОСУДАРСТВЕННЫЙ НОМИТЕТ ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ВСЕСОЮЗНАЯ
ΗΑΙΈΗΤΗΡ И^ЧЙвИ1
ГЕКА (21) 4670881/21 (22) 30.03.89 (46) 23.02.91. Бюл. № 7 (72) С.Г.Малюк (53) 621.373(088.8) (56) Авторское свидетельство СССР № 1396266, кл. II 03 К 5/19, 1986.
Авторское свидетельство СССР № 1190500, кл. Н 03 К 5/153, 1983.
(54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА • (57) Изобретение относится к импульсной и вычислительной технике и может быть использовано в устройствах для контроля, обработки и передачи информации. Целью изобретения является повышение достоверности выходной информации за счет исключения ложной фиксации потери импульса в конце пачки импульсных сигналов и восстановления .истинной, длительности передаваемой пачки импульсов .Поставленная цель достигается введением в состав устройства двух логических элементов ЗАПРЕТ 3 и 4, а также второго элемента задержки 2, идентичного первому 1 (Ь^д-Т^Х Кроме того, устройство содержит асинхронный триггер 5 и логические эле- . , менты И 7 и ИЛИ 6. 1 ил.
о:· ю ч© СФ з 1629911 4
- . Изобретение относится к импульсной и вычислительной технике и мо• жет быть использовано в устройствах для контроля, обработки и передачи информации. . ‘
Цель изобретения - повышение надежности и достоверности выходной информации за счет, исключения ложной фиксации потери импульса в конце jq передаваемой пачки импульсных сигналов и восстановления истинной длительности пачки.
На чертеже представлена функциональная схема устройства. 15
Устройство дня обнаружения, потери импульсов содержит первый 1 и второй 2 элементы задержки, первый 3 и второй 4 элементы ЗАПРЕТ,'асинхронный триггер 5, логические элементы ИЛИ 6 20 и И 7, входную шину 8, шину 9 выходной информации и шину 10 индикации ошибки. .Входная шина 8 устройства соединена с первым входом элемента ИЛИ 6 и входом первого элемента 1 задерж- 25 ки, выход которого соединен с входом второго элемента 2 задержки, инверсным входом первого элемента ЗАПРЕТ 3, единичным входом асинхронного триггера 5 и вторым входом логического эле- jq мента ИЛИ 6. Прямой выход асинхронного триггера 5 соединен с первым вхо. Дом элемента И 7, второй вход которого объединен с выходом элемента ИЛИ 6 и инверсным входом второго элемента 5 ЗАПРЕТ 4, а выход является выходной информационной шиной 9 устройства и соединён.е прямым входом первого элемента ЗАПРЕТ 3, выходом подключенного к шине 10 индикации ошибки. Прямой . вход и выход второго элемента ЗАПРЕТ подключены, соответственно, к выходу второго элемента 2 задержки и нулевому входу асинхронного триггера 5. 45.
Устройство рабртает следующим образом.
В исходном состоянии на входной шине 8, шине 9 и шине 10 индикации ОШИбКИ ИМПУЛЬСЫ ОТСУТСТВУЮТ, На ПрЯ- эд мом выходе асинхронного триггера 5 присутствует нулевой уровень напряжения.
При поступлении на шину 8 входной информационной импульсной последовательности первый ее импульс, пройдет через логический элемент ИЛИ 6, но не поступит на шину 9, так как на первый вход логического элемента И 7 поступает нулевой потенциал с прямого выхода асинхронного триггера 5. Триггер 5 переводится в единичное, состояние задержанным первым импульсом с выхода первого элемента 1 задержки, время задержки которого равно периоду следования импульсов входной импульсной последовательности. Поэтому второй и прследующие импульсы с входной шины 8 проходят через логический элемент ИЛИ 6 и открытый элемент И 7 и шину 9 устройства. Синхронно с ними на шину 9 поступают задержанные пррвым элементом 1 задержки первый и последующие импульсы входной импульсной последовательности.
Таким образом, на шине 9 устройства будет формироваться сдвинутая на период следования входных импульсов последовательность, в которой пропущенные импульсы будут восстановлены. На выходной шине 9 пауза между импульсными последовательностями формируется при пропуске подряд двух и более импульсов из входной импульсной последовательности, что характеризует разделение пачек информационных импульсов.
На шине 10 индикации ошибки выделяются импульсы, соответствующие во времени восстановленном импульсом в выходной последовательности импульсов на шине 9. Пусть во входной импульсной последовательности потерян один импульс. Тогда в момент выделения на шине 9 восстановленного импульса на инверсный вход первого элемента ЗАПРЕТ 3 поступит нулевой сигнал с выхода первого элемента 1 задержки и на шину 10 индикации ошибки будет пропущен импульс с шины 9. Таким образом, при пропадании во входной информации одиночного импульса на шине 10 будет сформирован ими пульсный сигнал индикации ошибки.
Приведение устройства в исходное состояние после окончания на шине 8 устройства информационной пачки им-” пульсов происходит следующим образом. Через время задержки второго элемента· 2 задержки, равное времени задержки первого элемента 1 задержки и равное периоду следования входных импульсов, на выходе второго элемента ЗАПРЕТ 4 будет сформирован импульс, переводящий асинхронный триггер 5 в исходное нулевое состояние, при котором запрещается.прохождение импуль5 1629911 6 сов через элемент И 7 на шину 9 устродства и, следовательно, запрещается прохождение каких бы то ни было сигналов через первый элемент ЗАПРЕТ 3.
Таким образом, на шине 9 устройства будет сформирована задержанная на один период следования входных импульсов входная информационная пачка импульсных сигналов с восстанов-: ленными в случае их пропадания во входной последовательности одиночными импульсами и индикацией на шине 1.0 момента их пропадания. При этом на прямом выходе асинхронного триггера 5 будет сформирован сигнал огибающей формируемой пачки импульсов.

Claims (1)

  1. Формула изобретения
    Устройство для обнаружения потери импульса, содержащее элемент задержки, вход которого объединен с входной шиной и первым входом элемента ИЛИ, асинхронный триггер, единичным входом соединенный с вторым входом элемента ИЛИ, и элемент И, 5 отличающееся тем, что, с целью повьпиения надежности, устройство дополнительно снабжено первым и вторым элементами ЗАПРЕТ, а также вторым элементом задержки, вход которого подключен к выходу первого элемента задержки, второму входу элемента ИЛИ и инверсному входу первого элемента ЗАПРЕТ, прямым входом соединенного с выходом элемента И, первый вход которого подключен к прямому выходу асинхронного триггера, а второй вход - к выходу элемента ИЛИ и инверсному входу второго эле20 мента ЗАПРЕТ, прямой вход и выход которого подключены соответственно к выходу второго элемента задержки и нулевому входу асинхронного триг гера.
    • Составитель И.Тюленева
SU894670881A 1989-03-30 1989-03-30 Устройство дл обнаружени потери импульса SU1629911A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894670881A SU1629911A1 (ru) 1989-03-30 1989-03-30 Устройство дл обнаружени потери импульса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894670881A SU1629911A1 (ru) 1989-03-30 1989-03-30 Устройство дл обнаружени потери импульса

Publications (1)

Publication Number Publication Date
SU1629911A1 true SU1629911A1 (ru) 1991-02-23

Family

ID=21438070

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894670881A SU1629911A1 (ru) 1989-03-30 1989-03-30 Устройство дл обнаружени потери импульса

Country Status (1)

Country Link
SU (1) SU1629911A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР К 1396266, кл. И 03 К 5/19, 1986. Авторское свидетельство СССР № 1190500, кл. 11 03 К 5/153, 1983„ *

Similar Documents

Publication Publication Date Title
GB1471953A (en) Asynchronous internally clocked sequential digital word detector
US20040101036A1 (en) Digital signal transfer method
SU1629911A1 (ru) Устройство дл обнаружени потери импульса
SU1109073A3 (ru) Устройство дл контрол синхросигналов
US4607378A (en) Detector for detecting sync bits in a stream of data bits
SU1411954A1 (ru) Устройство дл обнаружени потери импульса
SU957425A1 (ru) Устройство дл контрол последовательности импульсов
SU1298897A1 (ru) Устройство дл контрол последовательности импульсов
SU1651362A2 (ru) Устройство дл контрол последовательности чередовани импульсных сигналов
SU1091162A2 (ru) Блок приоритета
JPH02295325A (ja) データモニタ装置
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU1374234A1 (ru) Устройство дл сопр жени телеграфной линии св зи с ЦВМ
JPS59107392A (ja) 拍手センサ誤動作防止方式
SU1297052A1 (ru) Сигнатурный анализатор
JPH0779339B2 (ja) スタ−トビツト検出回路
SU995357A2 (ru) Устройство декодировани импульсных кодовых последовательностей
SU790248A2 (ru) Селектор пачки импульсов по длительности
SU1267602A1 (ru) Устройство дл обнаружени потери импульса
JPH0320166B2 (ru)
SU903964A1 (ru) Устройство дл воспроизведени двухчастотной цифровой информации
SU1487055A1 (ru) Устройство для селекции информационных каналов,
SU1464159A1 (ru) Устройство дл контрол последовательности импульсов
SU454555A1 (ru) Устройство дл сопр жени канала св зи с эвм
SU1406809A2 (ru) Устройство дл приема биимпульсных сигналов