SU1411954A1 - Устройство дл обнаружени потери импульса - Google Patents

Устройство дл обнаружени потери импульса Download PDF

Info

Publication number
SU1411954A1
SU1411954A1 SU864020839A SU4020839A SU1411954A1 SU 1411954 A1 SU1411954 A1 SU 1411954A1 SU 864020839 A SU864020839 A SU 864020839A SU 4020839 A SU4020839 A SU 4020839A SU 1411954 A1 SU1411954 A1 SU 1411954A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
delay element
delay
bus
Prior art date
Application number
SU864020839A
Other languages
English (en)
Inventor
Владимир Антонович Юденко
Original Assignee
Рижское высшее военное авиационное инженерное училище им.Якова Алксниса
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское высшее военное авиационное инженерное училище им.Якова Алксниса filed Critical Рижское высшее военное авиационное инженерное училище им.Якова Алксниса
Priority to SU864020839A priority Critical patent/SU1411954A1/ru
Application granted granted Critical
Publication of SU1411954A1 publication Critical patent/SU1411954A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в системах обработки информации при обнаружении однократных потерь импульсов в малых пачках импульсных сигналов. Цель изобретени  - повышение достоверности контрол  достигаетс  за счет исключени  возможности выработки ложного сигнала обнаружени  при окончании пачки импульсных сигналов, а также при воздействии на вход однократных помех. Дл  этого в устройство дополнительно введены второй элемент задержки и второй элемент И. На чертеже показаны первый элемент 1 задержки, первый элемент И 2, элемент НЕ 3, второй элемент И 4, второй элемент задержки 5, входна  шина 6 и выходна  шина 7. 2 ил. i (Л

Description

СО СЛ
4
.1
1
Изобретение относитс  к импульсной технике и может быть использовно в системах обработки информации при обнаружении однократных потерь импульсов в малых пачках импульсны сигналов.
Цель изобретени  - повышение достоверности контрол  путем исключени  возможности выработки ложног сигнала обнаружени  при окончании пачки импульсных сигналов, а также при воздействии на вход однократны помех.
На фиг, 1 представлена функциог нальна  схема устройства; на фиг.2 временные диаграммы, по сн ющие работу устройства. .
Устройство (фиг, 1) содержит первый элемент 1 задержки, первый элемент И 2. элемент НЕ 3, второй элемент И 4, второй элемент 5 задержки , входную 6 и выходную 7 шины
Вход элемента НЕ 3 св зан с входом первого элемента 1 задержки, входом второго элемента И 4 и вход ной шиной 6. Выход элемента НЕ 3 св зан с входом первого элемента И 2, второй вход которого св зан с с выходом первого элемента 1 задержки . Выход элемента И 2 через второ элемент 5 задержки св зан с вторым входом элемента И 4. Выход последн св зан с выходной шиной 7.
Устройство работает следующим образом.
При подаче на входную шину 6 усройства пачки импульсов с посто нн периодом повторени , равньм времен задержки используемых элементов 1 и 5 задержки,.эти импульсы Ug не по вл ютс  на выходе элемента И 2, так как их прохождение запрещаетс  сигналами с выхода элемента НЕ 3 (фиг. 2) .
При пропадании импульса сигнал разрешени  (Uj,) по вл етс  (фиг. 2), а на выходе элемента И 2 после совпадени  с задержанным и по вл етс  сигнал и, который после задержки на элементе 5 задержки в виде сигнала Ur разрешает прохождение через элемент И 4 следующего (после пропавшего ) импульса с входной шины 6 на выходную шину 7. Формируетс  сигнал U;|i - сигнал о потере импульса в пачке . По окончании пачки импульсов на входной шине 6 на выходной шине 7
импульс обнаружени  потери не вырабатываетс , так как разрешающий сигнал U(, , поступающий на вход элемента И 4 с входной шины 6, отсутствует.
Сигнал обнаружени  потери импульса не вырабатываетс  и при воздействии на вход устройства помех в виде однократных импульсов.

Claims (1)

  1. Формула изобретени 
    Устройство дл  обнаружени  потери импульса, содержащее входную шину, соединенную с входами элемента НЕ и первого элемента задержки, вызСоды элемента НЕ и первого элемента задержки соединены с входами первого элемента И, отличающеес 
    j
    5
    0
    тем, что, с целью повышени  достоверности контрол  путем исключени  возможности вьщачи ложного сигнала обнаружени  при окончании пачки импульсов , а также при воздействии однократных помех, в него дополнительно введены второй элемент задержки и второй элемент И, первый вход которого соединен с входной шиной, второй вход через второй элемент задержки соединен с выходом первого элемента И, а выход - с выходной шиной.
SU864020839A 1986-02-11 1986-02-11 Устройство дл обнаружени потери импульса SU1411954A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864020839A SU1411954A1 (ru) 1986-02-11 1986-02-11 Устройство дл обнаружени потери импульса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864020839A SU1411954A1 (ru) 1986-02-11 1986-02-11 Устройство дл обнаружени потери импульса

Publications (1)

Publication Number Publication Date
SU1411954A1 true SU1411954A1 (ru) 1988-07-23

Family

ID=21221097

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864020839A SU1411954A1 (ru) 1986-02-11 1986-02-11 Устройство дл обнаружени потери импульса

Country Status (1)

Country Link
SU (1) SU1411954A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 834877, кл. Н 03 К 5/19, 1980. Авторское свидетельство СССР № 788056, кл. Н 03 К 5/19, G 01 К 31/28, 1979. *

Similar Documents

Publication Publication Date Title
SU1411954A1 (ru) Устройство дл обнаружени потери импульса
SU1464159A1 (ru) Устройство дл контрол последовательности импульсов
SU1555837A1 (ru) Устройство защиты от дребезга
SU1191839A1 (ru) Устройство дл сравнени частот
SU1226624A1 (ru) Формирователь импульсов
SU1667268A1 (ru) Устройство предварительной синхронизации
SU1367027A1 (ru) Устройство дл сокращени избыточности информации
SU1190500A1 (ru) Устройство дл обнаружени потери импульса
SU1472908A1 (ru) Устройство дл контрол распределител импульсов
SU1170604A1 (ru) Устройство дл формировани одиночных импульсов
SU1471206A1 (ru) Устройство дл счета штучных изделий
SU1695518A1 (ru) Устройство защиты от импульсных помех
SU1529427A1 (ru) Устройство дл временного разделени двух импульсных сигналов
SU1443154A1 (ru) Устройство дл контрол импульсов
SU1221726A1 (ru) Устройство дл задержки импульсов
SU928631A1 (ru) Селектор импульсов
SU1091162A2 (ru) Блок приоритета
SU1109686A1 (ru) Устройство дл контрол генератора тактовых импульсов
RU1783558C (ru) Устройство дл счета продукции
SU1499426A1 (ru) Импульсно-фазовый детектор
SU1358089A1 (ru) Устройство совпадений
SU1267602A1 (ru) Устройство дл обнаружени потери импульса
SU434581A1 (ru) Устройство синхронизации импульсов
SU1503069A1 (ru) Устройство дл контрол последовательности импульсов
SU1170440A1 (ru) Пороговое устройство