SU1367027A1 - Устройство дл сокращени избыточности информации - Google Patents

Устройство дл сокращени избыточности информации Download PDF

Info

Publication number
SU1367027A1
SU1367027A1 SU864041947A SU4041947A SU1367027A1 SU 1367027 A1 SU1367027 A1 SU 1367027A1 SU 864041947 A SU864041947 A SU 864041947A SU 4041947 A SU4041947 A SU 4041947A SU 1367027 A1 SU1367027 A1 SU 1367027A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
signal
comparator
Prior art date
Application number
SU864041947A
Other languages
English (en)
Inventor
Евгений Федорович Капинос
Original Assignee
Войсковая Часть 11284
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 11284 filed Critical Войсковая Часть 11284
Priority to SU864041947A priority Critical patent/SU1367027A1/ru
Application granted granted Critical
Publication of SU1367027A1 publication Critical patent/SU1367027A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Изобретение относитс  к телеметрии и может быть использовано в адаптивных телеизмерительных системах. Цель - повышение надежности за счет упрош;ени  устройства. Устройство содержит компаратор 1, злемент 2 задержки , первый 3, второй 4 и третий 5 элементы И, первьй 6 и второй 7 элементы ЗАПРЕТ, первый 8 и второй 9 триггеры и формирователь 10 импульсов . Устранение избыточности обеспечиваетс  путем запоминани  предыдущего существенного отсчета триггером 9, что исключает по вление ложных существенных отсчетов. 1 ил.

Description

Изобретение относитс  к телеметрии и может быть использовано в адаптивных телеизмерительных системах.
Цель - повьшение надежности за счет упрощени  устройства.
На чертеже приведена схема устройства .
Устройство содержит компаратор 1, элемент 2 задержки, первый 3, второй 4 и третий 5 элементы И, первый 6 и второй 7 элементы ЗАПРЕТ, первьй 8 и второй 9 триггеры и формирователь 10 импульсов.
Устройство дл  сокращени  избыточности информации работает следующим образом.
Сигнал от датчика поступает на сигнальный первый вход устройства {на первый вход компаратора 1 трИ модели сигнала и вторые входы элементов 6 и 7), на второй вход компаратора 1 поступает сигнал с выхода триггера 9. Сигнал с выхода триггера 9 имеет амплитуду (уровень), соответствующий амплитуде последнего переданного существенного отсчета. При несовпадении (отличии амплитуд сигналов на входах компаратора 1) амплитуд сигналов с выхода датчика и с выхода триггера 9 компаратор 1 выдает сигнал несовпадени . В св зи с тем, что сигнал с выхода сигнального датчика имеет вид функции включени , сигнал несовпадени  с выхода компаратора 1 также имеет вид функции включени . Сигнал.с выхода элемента 1, пройд  через элемент 3, поступает на вход формировател  10 импульсов. Формирователь 10 по переднему фронту входного сигнала формирует импульс, который с выхода формировател  10 поступает на вход триггера 8 и первые входы элементов 6 и 7. При поступлении импульса с выхода формировател  10 на вход триггера 8 последний опрокидываетс  и на вход триггера 8, соединенньй с входом элемента ИЗ, : устанавливаетс  низкий (нулевой) потенциал , тем самым обеспечиваетс  запрещение прохождени  сигнала с выхода элемента 1 через элемент И 3 до тех пор, пока значение нового существенного отсчета из устройства не будет считано. При поступлении импульса на вторые входы элементов 6 и 7 последние в зависимости от уровн  сигнала на их первых входах пропускают поступивший импульс на один, или
5
другой вход триггера 9. При высоком уровне сигнала от датчика триггер 9 устанавливаетс  в состо ние 1, т.е. на выходе триггера 9, соединенном с входом элемента 1, устанавливаетс  высокий потенциал, при низком (нулевом) уровне сигнала от датчика . триггер 9 устанавливаетс  в состо ние О, т.е. на его выходе, соединенном с входом элемента 1, устанавливаетс  низкий (нулевой) потенциал. Таким образом формируетс  фиксируетс ) уровень последнего существенного отсчета измер емого сигнала датчика. Одновременно сигнал с выхода формировател  10 поступает на сигнальньй выход устройства (выдаетс  команда на окончание интервала дискретизаQ ции). Одновременно под действием импульса с выхода формировател  10 на выходе триггера 9, соединенном с элементом И 4,устанавливаетс  высокий потенциал, который разрещает про5 хождение тактовых управл ющих импульсов через элемент И 4. ПервьА тактовый управл ющий импульс, поступивший на вход элемента 4 после опрокидывани  триггера 8, проходит через элемент И 4 и поступает на вход элемента 12 задержки, вход элемента И З и выход устройства (признак считывани  информации существенного отсчёта ). Сигнал с выхода триггера 9 через элемент 5 вьщаетс  на выход устройства сокращени  избыточности информации . Тактовьй импульс с выхода элемента 4, пройд  через элемент 2 задержки, устанавливает триггер 9 в исходное состо ние.
После этого цикл работы устройства сокращени  избыточности информации повтор етс .
Предложенное устройство обеспечивает согласование его производительности с пропускной способностью устройств кодировани  адреса, времени и значени  измеренного существенного отсчета благодар  тому, i что до съема (считывани ) значени  существенного отсчета из устройства сокращени  избыточности в последнем новые существенные отсчеты не фиксируютс . Новьй существенньй отсчет фиксируеу- с  только после считывани  значени  предьздущего существенного отсчета. Поскольку достигнуто согласование производительности устройства сок- ращени  избыточности с пропускной
0
5
0
5
0
5
3
способностью взаимодействующих устройств кодировани  адреса, времени значени  существенного отсчета,обеспечиваетс  повьшение точности измерений .

Claims (1)

  1. Формула изобретени 
    Устройство дл  сокращени  избыточности информации, содержащее компаратор , выход которого соединен с первым входом первого элемента И, выход которого через формирователь импульсов соединен с первым входом первого триггера, первый выход ko- торого соединен с вторым входом первого элемента И, выход второго элемента И соединен с первым входом Третьего элемента И и входом элемента задержки, второй триггер, первый вход компаратора и второй вход второго элемента- И  вл ютс  соответственно первым и вторым входами устройства , выходы второго и третьего
    элементов И  вл ютс  соответственно первым и вторьш выходами устройства , отличающеес  тем.
    что, с целью повышени  надежности устройства путем его упрощени , в устройство введены первый и второй элементы . ЗАПРЕТ, выход первого элемента ЗАПРЕТ соединен с первым входом второго триггера, выход которого соединен с вторым входом компаратора и вторьш входом третьего элемента И, выход формировател  импульсов со единен с первыми входами первого и
    второго элементов ЗАПРЕТ, выход которого соединен с вторым входом второго триггера, выход элемента задержки соединен с вторым входом первого триггера, второй выход которого соединен с вторым входом первого элемента И, объединенные вторые входы первого и второго элементов ЗАПРЕТ  вл ютс  первым входом устройства, а выход формировател  импульсов  вл етс 
    третьим выходом устройства.
SU864041947A 1986-03-24 1986-03-24 Устройство дл сокращени избыточности информации SU1367027A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864041947A SU1367027A1 (ru) 1986-03-24 1986-03-24 Устройство дл сокращени избыточности информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864041947A SU1367027A1 (ru) 1986-03-24 1986-03-24 Устройство дл сокращени избыточности информации

Publications (1)

Publication Number Publication Date
SU1367027A1 true SU1367027A1 (ru) 1988-01-15

Family

ID=21228225

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864041947A SU1367027A1 (ru) 1986-03-24 1986-03-24 Устройство дл сокращени избыточности информации

Country Status (1)

Country Link
SU (1) SU1367027A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Фремке А.В. Телеизмерени . Высша школа, 1975, с. 236. Авторское свидетельство СССР № 1100634, кл. G 08 С 19/281, 1983. *

Similar Documents

Publication Publication Date Title
GB1335101A (en) Process and apparatus for the measurement or treatment of seismic signals
SU1367027A1 (ru) Устройство дл сокращени избыточности информации
SU1280600A1 (ru) Устройство дл ввода информации
SU1297052A1 (ru) Сигнатурный анализатор
SU1348809A1 (ru) Многоканальное устройство дл ввода информации
SU1441458A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1670627A1 (ru) Устройство измерени длительности импульсов
SU1538163A1 (ru) Устройство дл измерени времени дребезга контакта
SU1751801A1 (ru) Устройство дл сокращени избыточности информации
SU1386913A1 (ru) Цифровой стробоскопический преобразователь повтор ющихс электрических сигналов
RU1803903C (ru) Устройство дл измерени временных интервалов
SU1553923A1 (ru) Устройство дл регистрации амплитудной модул ции напр жени
SU1614023A1 (ru) Устройство дл считывани изображений
SU1492311A1 (ru) Устройство дл измерени времени переходного процесса
SU1190417A1 (ru) Устройство дл измерени максимального и минимального периодов следовани сигналов
SU1124328A1 (ru) Устройство дл определени амплитуды узкополосного случайного сигнала
SU1277165A2 (ru) Устройство дл сокращени избыточности информации
SU1164890A1 (ru) Устройство преобразовани кодов
SU1545326A1 (ru) Дешифратор врем -импульсных кодов
SU1169154A1 (ru) Устройство дл формировани серий импульсов
SU1100634A1 (ru) Устройство дл сокращени избыточности информации
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
RU1812514C (ru) Устройство цифрового измерени частоты
SU1672475A1 (ru) Устройство дл определени экстремумов
SU1095349A1 (ru) Фазовый дискриминатор