SU1221726A1 - Устройство дл задержки импульсов - Google Patents
Устройство дл задержки импульсов Download PDFInfo
- Publication number
- SU1221726A1 SU1221726A1 SU843792905A SU3792905A SU1221726A1 SU 1221726 A1 SU1221726 A1 SU 1221726A1 SU 843792905 A SU843792905 A SU 843792905A SU 3792905 A SU3792905 A SU 3792905A SU 1221726 A1 SU1221726 A1 SU 1221726A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- trigger
- potential level
- pulses
- Prior art date
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
Abstract
Изобретение может быть использовано в автоматике, вычислительной технике и измерительной технике и позвол ет повысить надежность устройства . Триггер 4 имеет на пр мом (put.f выходе высокий уровень потенциала, на инверсном - низкий. На выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ высокий уровень потенциала до тех пор, пока на входной шине не будет положительного перепада уровн потенциала, по которому запускаетс элемент 2 задержки . Длительность импульса элемента 2 задержки меньше, чем наименьший промежуток времени между перепадами уровн потенциала входной импульсной последовательности, импульсы с выхода элемента 2 задержки инвертируютс элементом 3 НЕ. Триггер 4 срабатьюает по положительным перепадам уровн потенциала на его входе, и на его инверсном выходе получаютс шшульсы, задержанные относительно входных. 2 ил.
Description
1 1
Изобретение относитс к импульсной технике, а именно к устройствам дл задержки импульсов, и предназначено дл использовани в радиотехнических устройствах различного назначени , в частности в автоматике, вычислительной и измерительной технике ..
Цель изобретени - повьшение надежности устройства за счет уменьшени количества элементов.
На фиг, 1 представлена схема устройства дл задержки импульсов; на фиг. 2 - временные диаграммы, по сн ющие его работу.
Устройство дл задержки импульсов I содержит элемент ИСКЛЮЧАЮЩЕЕ I ИЛИ-НЕ 1, элемент 2 задержки, элемент НЕ 3 и триггер 4.
Первый вход элемента ИСКЛЮЧАЮЩЕЕ ШШ-НЕ 1 соединен с пр мым выходом триггера 4, второй вход - с входной шиной. Выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 1 соединен с входом элемента 2 задержки, формирующего импульсы , длительность которых определ ет врем задержки импульсов, поступающих на входную шину. Выход элемента 2 .задержки соединен с входом элемента НЕ 3, выход которого соединен со счетным входом триггера 4. Ин вареный выход триггера 4 соединен с выходной шиной.
Устройство работает следующим образом.
При включении устройства в момент времени t триггер 4 имеет на пр мом выходе высокий уровень потенциала (фиг. 2а)5 тогда на инверсном выходе этого триггера низкий уровень потенциала (фиг. 26). На выходе элемента
217262
при этом будет высокий уровень потенциала (фиг. 2в) до тех пор, пока на входной шине, куда подаютс задерживаемые импульсы (фиг. 2г), не будет положительного перепада уровн потенциала . По этому перепаду запускаетс элемент 2 задержки, вырабатывающий импульс длительностью t (фиг. 2д), причем длительность L должна быть р меньше, чем наименьший промежуток времени между перепадами уровн потенциала входной импульсной последовательности . Импульсы с выхода элемента 2 задержки инвертируютс элементом НЕ 3 (фиг. 2е). Триггер 4 срабатывает по положительным перепадам уровн потенциала на его входе, и на его инверсном выходе получаютс
15
20
импульсы., задержанные относительно входных на врем - (фиг. 26).
Claims (1)
- Формула изобретениУстройство дл задержки импульсов, содержащее входную и выходную шины, элемент НЕ, триггер и элемент задержки , выход которого соединен с входом элемента НЕ, отличающеес тем, что, с целью повьщ1ени надежности устройства за счет уменьшени количества элементов, в него введен элемент ИСКЛЮЧАЮЩЕЕ РШИ-НЕ, причем выход элемента НЕ соединен со счетным входом триггера, пр мой выход триггера соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, а ин-. версный выход триггера соединен с выходной шиной, второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ соединен с входной шиной, а его выход - с входомэлемента задержки.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843792905A SU1221726A1 (ru) | 1984-09-21 | 1984-09-21 | Устройство дл задержки импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843792905A SU1221726A1 (ru) | 1984-09-21 | 1984-09-21 | Устройство дл задержки импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1221726A1 true SU1221726A1 (ru) | 1986-03-30 |
Family
ID=21139328
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843792905A SU1221726A1 (ru) | 1984-09-21 | 1984-09-21 | Устройство дл задержки импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1221726A1 (ru) |
-
1984
- 1984-09-21 SU SU843792905A patent/SU1221726A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №921067, кл. Н 03 К 5/13, 17.07.80. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1221726A1 (ru) | Устройство дл задержки импульсов | |
KR870010692A (ko) | 주파수 체배회로 | |
SU1309282A1 (ru) | Формирователь временных интервалов | |
ES402247A1 (es) | Perfeccionamientos en generadores de impulsos de fases mul-tiples sensibles a la frecuencia. | |
SU1172001A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
JPS54100651A (en) | Pulse-width/pusle-period converter circuit | |
SU1511853A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU1367143A1 (ru) | Устройство задержки пр моугольных импульсов | |
SU1764153A1 (ru) | Устройство задержки пр моугольных импульсов | |
SU1534750A1 (ru) | Устройство тактовой синхронизации | |
SU1084980A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
SU864535A1 (ru) | Устройство дл контрол потери импульса | |
SU1125740A1 (ru) | Фазовый компаратор | |
SU1372606A1 (ru) | Селектор импульсной последовательности | |
SU1569976A1 (ru) | Делитель частоты на три | |
SU1273964A1 (ru) | Ячейка дл выделени элементов изображений подвижных объектов | |
SU1697258A1 (ru) | Устройство дискретной автоматической регулировки усилени с цифровым управлением | |
SU1312743A1 (ru) | Устройство дл декодировани кода Миллера | |
SU1256173A1 (ru) | Формирователь одиночных импульсов | |
SU575766A1 (ru) | Формирователь импульсов | |
SU1091162A2 (ru) | Блок приоритета | |
SU824422A2 (ru) | Устройство временной задержки | |
SU1005287A1 (ru) | Устройство дл задержки импульсных сигналов | |
SU1427391A1 (ru) | Устройство дл определени знака производной | |
SU1396258A1 (ru) | Формирователь импульсов |