SU864535A1 - Устройство дл контрол потери импульса - Google Patents
Устройство дл контрол потери импульса Download PDFInfo
- Publication number
- SU864535A1 SU864535A1 SU792830949A SU2830949A SU864535A1 SU 864535 A1 SU864535 A1 SU 864535A1 SU 792830949 A SU792830949 A SU 792830949A SU 2830949 A SU2830949 A SU 2830949A SU 864535 A1 SU864535 A1 SU 864535A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- quasi
- monitoring pulse
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
Изобретение относитс к импульсной технике и может быть использовано в радиоэлектронных устройствах различного назначени дл обнаружени потери импульса в пос ледовательност х импульсов. Известно устройство дл обнаружени потери импульса, содержащее триггерI два квазиселектора, схемы И и ИЛИ и схему НЕ 1. Недостатком устройства вл етс его сложность. Наиболее близким к предлагаемом по технической сущности вл етс устройство дл обнаружени потери импульса, содержащее квазиселектор и элемент задержки, входы которых соединены со входом устройства, триггер и элемент и, входы которлх соединены соответственно с выходам элемента задержки и KBa3Hcej7eKTOpa выход триггера соединен со вторым входом элемента И, выход которого вл етс выходом устройства и соединен со сбросовым входом триггера Недостатком устройства вл етс его сложность из-за наличи элемен зёщержки.. Цель изобретени г упрощение устройства, Цель достигаетс тем, что в устройстве дл контрол потери импульса содержащее квазиселектор, вход которого соединен со входом устройства, а выход соединен со входом элемента И, триггер, вход сброса которого соединен с выходом устройства и вы- . ходом элемента И, а выход соединен со вторым входом элемента и, уста- . ковочный вход триггера соединен с выходом кназиселектора. На чертеже представлена структурна электрическа схема устройства. устройство содержит квазиселектор 1, триггер 2 и элемент ИЗ, Вход квазиселектора 1 соединен со входом устройства, а выход - с первым входом элемента ИЗ. Вход Сброс триггера 2 соединен с выходом устройства и выходом элемента И J, а выход со вторым входом элемента И 3. Установочный вход триггера 2 соединен с выходом квазиселектора х. Устройство работает следующим образом . В исходном Состо нии, когда импульсы на входе, устройства отсутствую ют на выходе квазиселектора 1 установлен уровень логической VI, на выходе триггера 2 - уровень логичес
Claims (1)
- Формула изобретенияУстройство для контроля потери импульса , содержащее квазиселектор, вход которого соединен со входом устройства, а выход соединен со, входом элемента И, триггер, вход сброса которого соединен с выходом устройства и с выходом элемента и, а выход соединен со вторым входом элемента И, отличающееся тем, что, с целью упрощения устройства, установочный вход триггера соединен с выходом квазиселектора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792830949A SU864535A1 (ru) | 1979-10-23 | 1979-10-23 | Устройство дл контрол потери импульса |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792830949A SU864535A1 (ru) | 1979-10-23 | 1979-10-23 | Устройство дл контрол потери импульса |
Publications (1)
Publication Number | Publication Date |
---|---|
SU864535A1 true SU864535A1 (ru) | 1981-09-15 |
Family
ID=20855467
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792830949A SU864535A1 (ru) | 1979-10-23 | 1979-10-23 | Устройство дл контрол потери импульса |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU864535A1 (ru) |
-
1979
- 1979-10-23 SU SU792830949A patent/SU864535A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU864535A1 (ru) | Устройство дл контрол потери импульса | |
SU748843A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU822339A1 (ru) | Селектор импульсов по длительности | |
SU824422A2 (ru) | Устройство временной задержки | |
SU1221726A1 (ru) | Устройство дл задержки импульсов | |
SU790193A1 (ru) | Формирователь импульсов | |
SU811497A1 (ru) | Селектор импульсов по длительности | |
SU452916A1 (ru) | Устройство задержки | |
SU1807984A3 (en) | Device for determination of transit-though-zero moment | |
SU451198A1 (ru) | Счетчик импульсов | |
GB1176556A (en) | Improvements in Digital Differentiators | |
SU529553A1 (ru) | Устройство дл задержки сигналов на логических элементах | |
SU1510074A1 (ru) | Устройство дл синхронизации импульсов | |
SU1125740A1 (ru) | Фазовый компаратор | |
SU1370751A1 (ru) | Формирователь импульсов | |
SU1135007A1 (ru) | Устройство дл задержки импульсов | |
SU1223353A1 (ru) | Многоканальный датчик одиночных импульсов | |
SU1697258A1 (ru) | Устройство дискретной автоматической регулировки усилени с цифровым управлением | |
SU588621A2 (ru) | Устройство дл формировани одиночного импульса | |
SU613263A1 (ru) | Устройство дл допускового контрол частоты | |
SU1345329A1 (ru) | Устройство защиты от дребезга | |
SU595856A1 (ru) | Селектор импульсов по длительности | |
SU1088114A1 (ru) | Программируемый преобразователь код-временной интервал | |
SU459855A1 (ru) | Логическа дифференцирующа цепочка | |
SU1534750A1 (ru) | Устройство тактовой синхронизации |