SU748843A1 - Устройство дл контрол последовательности импульсов - Google Patents

Устройство дл контрол последовательности импульсов Download PDF

Info

Publication number
SU748843A1
SU748843A1 SU752188511A SU2188511A SU748843A1 SU 748843 A1 SU748843 A1 SU 748843A1 SU 752188511 A SU752188511 A SU 752188511A SU 2188511 A SU2188511 A SU 2188511A SU 748843 A1 SU748843 A1 SU 748843A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
trigger
pulse train
check device
Prior art date
Application number
SU752188511A
Other languages
English (en)
Inventor
Валерий Пантелеймонович Хельвас
Иван Петрович Данькевич
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU752188511A priority Critical patent/SU748843A1/ru
Application granted granted Critical
Publication of SU748843A1 publication Critical patent/SU748843A1/ru

Links

Landscapes

  • Physical Or Chemical Processes And Apparatus (AREA)

Description

: I
Изобретение относитс  к области вычислительной техники и может быть использовано в системах контро.л  вычислительных устройств. 5
Известно устройство дл  обнаружени  потери импульса, содержащее -квазиселекторы , триггер, элементы И, элемент НЕ и элемент ИЛИ f17 .
Недостатком известного устройства ю  вл етс  низка  достоверность контрол .
Наиболее близким техническим решением к изобретению  вл етс  устройство дл  контрол  последовательности j импульсов, содержащее счетный триггер , элементы И, элемент ИЛИ-НЕ и ждущие мультивибраторы 2 .
Недостатком такого устройства  вл етс  отсутствие возможности контро-2о л  увеличени  частоты импульсов во входной импульсной последовательности .
Целью изобретени   вл етс  расширение функциональных возможностей 25 устройства дл  контрол  последовательности импульсов.
Цель достигаетс  тем, что в устройство дл  контрол  последователь ,ности импульсов, содержащее элемент JQ
ИЛИ, элемент задержки и счетный триггер , едини йый и нулевой выходы которого подключены к первым входам соответственно первого и второго элементов и, а счетный вход подк.гпочен к входной шине, введен дополнительный счетный триггер, нулевой и единичный выходы которого подключены к вторым входам соответственно первого и второго Элементов И, при этом третьи входы последних подключены к выходу элемента задержки и к счетному входу дополнительного счетного триггера, единичный вход счетного триггера соединен с нулевым входом дополнительного счетного триггера и с шиной начальной установки выходы первого и второго элементов И соединены с входами элемента Или, вход элемента задержки соединен с входной шиной.
На чертеже представлена принципи- . альна  электрическа  схема устройства дл  контрол  последовательности им- . пульсов.
Устройство дл  контрол  пос.ледовательности импульсов содержит счетные триггеры 1 и 2, элемент задержки 3, элементы И 4-5, элемент ИЛИ 6, входную шину 7 и шину начальной установки 8 ..
При подаче на шину начальной установки импульса триггер 1 устанавливаетс  в единичное состо ние а триггер 2 - в нулевое состо ние.
Первый контролируемый импульс, поступа  на вход триггера 1, устанавливает его в нулевое состо ние и, начина  со второго импульса, оба триггера работают синхронно и синфазно.
При пропадании какого-либо импульса из контролируемой последовательности импульсов триггеры 1 и 2 устанавливаютс  в различные состо ни , т.к. в момент исчезновени  импульса триггер 1 сохран ет предыдущее состо ние, а состо ние триггера 2 последним импульсом , задержанным элементом задержки 3, мен етс  на противоположное. Врем  задержки элемента задержки выбираетс  равным периоду следовани  импульсов входной импульсной последовательности . Если триггеры наход тс  в различных состо ни х, то разрешаетс  прохождение последнего задержанного импульса через один из элементов И (4 или 5) и далее через элемент ИЛИ б на выход устройства, как сигнал сбо .
Аналогично формируетс  сигнал сбо  в случае увеличени  частоты импульсов во входной контролируемой последовательности.

Claims (2)

1.Авторское свидетельство СССР № 399057, кл. Н 03 К 5/18, 1972.
2.Патент ФРГ № 1253755,
кл. 21 а 1-36/00, опублик. 09.11.67.
SU752188511A 1975-11-14 1975-11-14 Устройство дл контрол последовательности импульсов SU748843A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752188511A SU748843A1 (ru) 1975-11-14 1975-11-14 Устройство дл контрол последовательности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752188511A SU748843A1 (ru) 1975-11-14 1975-11-14 Устройство дл контрол последовательности импульсов

Publications (1)

Publication Number Publication Date
SU748843A1 true SU748843A1 (ru) 1980-07-15

Family

ID=20636982

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752188511A SU748843A1 (ru) 1975-11-14 1975-11-14 Устройство дл контрол последовательности импульсов

Country Status (1)

Country Link
SU (1) SU748843A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5825211A (en) * 1995-09-29 1998-10-20 Dallas Semiconductor Corporation Oversampled state machine for jitter tolerant pulse detection

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5825211A (en) * 1995-09-29 1998-10-20 Dallas Semiconductor Corporation Oversampled state machine for jitter tolerant pulse detection
US6002274A (en) * 1995-09-29 1999-12-14 Dallas Semiconductor Oversampled state machine for jitter tolerant pulse detection

Similar Documents

Publication Publication Date Title
SU748843A1 (ru) Устройство дл контрол последовательности импульсов
SU822339A1 (ru) Селектор импульсов по длительности
SU552707A1 (ru) Рещающее устройство
SU1176446A2 (ru) Устройство контрол импульсов
SU864535A1 (ru) Устройство дл контрол потери импульса
SU1338033A2 (ru) Устройство дл контрол последовательности импульсов
SU1091162A2 (ru) Блок приоритета
SU1679613A2 (ru) Уctpoйctbo kohtpoля пocлeдobateльhoctи иmпульcob
SU832715A1 (ru) Устройство контрол импульсов
SU790193A1 (ru) Формирователь импульсов
SU1443154A1 (ru) Устройство дл контрол импульсов
SU444314A1 (ru) Многопозиционный компаратор частоты следовани импульсов
SU643868A1 (ru) Вычислительное устройство
SU400015A1 (ru) Формирователь одиночных импульсов
SU970672A1 (ru) Устройство дл контрол последовательности импульсов
SU1335919A1 (ru) Устройство дл контрол тока потреблени КМОП-микросхем
SU488216A1 (ru) Устройство дл контрол объектов
SU675531A1 (ru) Реле величины скольжени и угла генератора
SU1474582A1 (ru) Устройство дл расширени временных интервалов
SU961126A1 (ru) Устройство дл выделени одиночного импульса
SU1221726A1 (ru) Устройство дл задержки импульсов
SU509993A1 (ru) Автоматический переключатель
SU972513A2 (ru) Устройство дл контрол последовательности импульсов
SU807491A1 (ru) Устройство дл контрол счетчика
SU983868A1 (ru) Устройство дл защиты т говой сети посто нного тока