SU1622942A1 - Device for selecting channels - Google Patents

Device for selecting channels Download PDF

Info

Publication number
SU1622942A1
SU1622942A1 SU894675031A SU4675031A SU1622942A1 SU 1622942 A1 SU1622942 A1 SU 1622942A1 SU 894675031 A SU894675031 A SU 894675031A SU 4675031 A SU4675031 A SU 4675031A SU 1622942 A1 SU1622942 A1 SU 1622942A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
shift register
flip
flop
Prior art date
Application number
SU894675031A
Other languages
Russian (ru)
Inventor
Николай Павлович Осьминин
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU894675031A priority Critical patent/SU1622942A1/en
Application granted granted Critical
Publication of SU1622942A1 publication Critical patent/SU1622942A1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

Изобретение относитс  к электронной коммутационной технике и может быть использовано в автоматике и вычислительной технике, в устройствах ввода и вывода информации .The invention relates to electronic switching technology and can be used in automation and computer engineering, in input and output devices.

Цель изобретени  - повышение надежности работы за счет контрол .The purpose of the invention is to increase the reliability of work due to control.

На чертеже приведена функциональна  схема работы устройства.The drawing shows a functional diagram of the operation of the device.

Устройство выбора канала состоит из генератора 1, формировател  2 одиночного импульса, вход 3 которого соединен с шиной питани , RS-триггер Л, элемент ИЛИ 5, выход которого соединен с D-входом регистра б сдвига, С-вход которого соединен с выходом генератора 1, R-вход соединен с R-входом RS-триггера 4, выходы  вл ютс  выходами устройства, младший разр д соединен с S-входом RS-триггера 4, а старший - с первым входом элемента ИЛИ 5, второй вход которого подключен к инверсному выходу RS-триггера 4, элементы НЕ 7 и И 8, одновибратор 9, элемент ИЛИ 10, входы которого соединены с соответствующими выходами регистра 6 сдвига, а выход через элемент НЕ 7 соединен с первым входом элемента И 8, второй вход которого соединен с выходом генератора 1, а выход - с входом одновибратора 9, выход которого соединен с первым входом элемента ИЛИ 11, второй вход которого соединен с выходом формировател  2 одиночного импульса , а выход - с R-входом регистра 6 сдвига.The channel selection device consists of a generator 1, a single pulse generator 2, input 3 of which is connected to the power bus, RS flip-flop L, an OR 5 element whose output is connected to the D input of the shift register b, the C input of which is connected to the output of the generator 1 The R input is connected to the R input of the RS flip-flop 4, the outputs are the device outputs, the low-order bit is connected to the S input of the RS flip-flop 4, and the highest one is connected to the first input of the element OR 5, the second input of which is connected to the inverse output RS-flip-flop 4, elements NOT 7 and AND 8, one-shot 9, element OR 10, inputs of which o connected to the corresponding outputs of the register 6 shift, and the output through the element NOT 7 is connected to the first input of the element And 8, the second input of which is connected to the output of the generator 1, and the output to the input of the one-vibrator 9, the output of which is connected to the first input of the element OR 11, the second input of which is connected to the output of the former 2 of a single pulse, and the output to the R input of the shift register 6.

Устройство выбора канала работает следующим образом.The device channel selection works as follows.

При подаче напр жени  питани  формирователь 2 одиночного импульса формирует одиночный импульс, который сбрасывает регистр 6 и RS-триггер 4. Сигнал с инверсного выхода RS-триггера 4 поступает через элемент ИЛИ 5 на информационный D-вход регистра 6 сдвига По окончании одиночного импульса первый же рабочий фронт выходного сигнала генератора 1 включает младший разр д регистра 6 сдвига .When the supply voltage is applied, a single pulse shaper 2 generates a single pulse, which resets register 6 and RS flip-flop 4. The signal from the inverted output of RS flip-flop 4 is fed through the OR 5 element to the information D input of shift register 6 At the end of a single pulse, the first the working front of the output signal of the generator 1 includes the low bit of the shift register 6.

Сигнал младшего разр да регистра 6 сдвига устанавливает RS-триггер 4 в единичное состо ние, о има  сигнал с информационного входа регистра 6 сдвига. Каждым последующим рабочим фронтом сигнала генератора 1 логическа  единица продвигаетс  по разр дам регистра сдвига, включа  каждый из них. в том числе и старший n-й разр д. При включении старшегоThe low-order signal of shift register 6 sets the RS flip-flop 4 to one state, and the signal from the information input of shift register 6 is set. With each subsequent operating edge of the generator 1, the logical unit is advanced along the bits of the shift register, including each one. including the older nth bit. When you turn on the older

п-го разр да регистра 6 сдвига сигнал с его выхода через элемент ИЛИ 5 поступает сно- еа на информационный вход регистра 6 сдвига и очередным рабочим фронтом сигнала с генератора 1 переписываетс  в первый (младший) разр д регистра б сдвига. Обеспечиваетс  кольцевой режим работы регистра 6 сдвига.The n-th bit of shift register 6, the signal from its output through the element OR 5 is fed back to the information input of shift register 6 and the next working edge of the signal from generator 1 is rewritten to the first (least significant) bit of shift register b. An annular mode of the shift register 6 is provided.

При нормальной работе устройства наDuring normal operation of the device on

одном из входов элемента ИЛИ 10 об зательно присутствует логическа  1, а на выходе элемента И 8 - логический О, который через одновибратор 9 поступит на вход элемента ИЛИ 11, не наруша  кольцевойone of the inputs of the element OR 10 is necessarily present at logical 1, and at the output of the element AND 8 is a logical O, which through one-vibrator 9 enters the input of the element OR 11, does not violate the ring

режим работы регистра 6 сдвига.the mode of operation of the register 6 shift.

Если по какой-либо причине на выходе регистра 6 сдвига не сформировалась 1, то на выходе элемента ИЛИ 10 сформируетс  О, а на выходе элемента И 8 - 1, котора If for any reason, the output of the shift register 6 did not form 1, then the output of the element OR 10 is formed O, and the output of the element AND 8 - 1, which

вызовет срабатывание одновибратора 9, и импульс с выхода одновибратора 9, поступа  на вход элемента ИЛИ 11, а затем на R-входы регистра 6 сдвига и RS-триггера 4, вызовет сброс последних в первоначальноеwill trigger the one-shot 9, and the pulse from the output of the one-shot 9, entering the input of the element OR 11, and then to the R-inputs of the shift register 6 and the RS flip-flop 4, will cause the latter to be reset to the original

состо ние и на D-вход регистра 6 поступит единичный урове ib.the state and the D-input of register 6 will go to the unit level ib.

Claims (1)

Формула изобретени  Устроит но выбора каналов, содержащее генератор, формирователь одиночногоInvention Arrange for channel selection, comprising a generator, a single driver импульса, которого соединен с шиной питани , RS-триггер, элемент ИЛИ, выход которого соединен с D-входом регистра сдвига, С-вход которого соединен с выходом генератора, R-вход соединен с R-входом RS-триггера, выходы регистра сдвига  вл ютс  выходами устройства, младший разр д.регистра сдвига соединен с S-входом RS-триггера, а старший - с первым входом элемента ИЛИ, второй вход которогоpulse, which is connected to the power bus, RS-flip-flop, element OR, the output of which is connected to the D-input of the shift register, C-input of which is connected to the output of the generator, R-input is connected to the R-input of the RS-flip-flop, outputs of the shift register the outputs of the device, the low order of the shift register is connected to the S-input of the RS flip-flop, and the most significant to the first input of the OR element, the second input of which подключен к инверсному выходу RS-триггера , отличающеес  тем, что, с целью повышени  надежности работы за счет контрол , введены элементы НЕ, И, одновибратор и два дополнительных элемента ИЛИ,Connected to the inverse RS-flip-flop output, characterized in that, in order to increase the reliability of operation due to control, the elements HE, AND, a one-shot and two additional elements OR, входы первого из которых соединены с соответствующими выходами регистра сдвига , а выход через инвертор соединен с первым входом элемента И, второй вход которого соединен с выходом генератора, аthe inputs of the first of which are connected to the corresponding outputs of the shift register, and the output through the inverter is connected to the first input of the element I, the second input of which is connected to the output of the generator, and выход - с входом одновибратора, выход которого соединен с первым входом второго дополнительного элемента ИЛИ, второй вход которого соединен с выходом формировател  одиночных импульсов, а выход - сthe output is connected to the one-shot input, the output of which is connected to the first input of the second additional element OR, the second input of which is connected to the output of the single pulse generator, and the output is connected to R-входом регистра сдвига.R-input shift register.
SU894675031A 1989-01-27 1989-01-27 Device for selecting channels SU1622942A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894675031A SU1622942A1 (en) 1989-01-27 1989-01-27 Device for selecting channels

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894675031A SU1622942A1 (en) 1989-01-27 1989-01-27 Device for selecting channels

Publications (1)

Publication Number Publication Date
SU1622942A1 true SU1622942A1 (en) 1991-01-23

Family

ID=21440011

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894675031A SU1622942A1 (en) 1989-01-27 1989-01-27 Device for selecting channels

Country Status (1)

Country Link
SU (1) SU1622942A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство ГС1, f - 226 49. ел Н 03 К 17/02, 20 11 84. Автортое свидегельс.ас С С Cjt 1269251, кл. Ч 03 К 17/62, Г- О1 85 (ОБУСТРОЙСТВО ВЫБОРА , V10R (rj7) Илооретени относитс к эт 1 гро ноь коммутационной гехнкч и может GL т пользовано в автоматике и вычисли гелыо технике, в устройствах ввода и вывода чн Формации. Цель изобретении - пооыи ение надежности работы за счет контрол Устройство содержит генератор 1, формировэ гель 2 одиночно о импульса, RS-триггео 4, регистр 6 сдпига. элемент ИЛИ 11 При подаче напр жени питани и в случае сбс в jiprv -тре б н РЬ xo.nt э ег- днг;: И 1И 11 фир- м1 ,1 етс импульс которой станавливзет pprnCiri К и RS-Tpine A D нулевое г.остоп- и,-- инрррс- О ,a RS триггер-т сигнал погтупает информационный D- еход а ютрз Ч идви-й Рабочий фронт вы- j.to. o иги-) i i3ieptircua 1 в иочззт i ) иЭгИСТ, 3 6 ПОСЛР п чошмч i) tui- дронтом С н /ici с ..1 I rinrv ei-.jfl тролвиг етс по ОсЗ, игиотоэ б слв г - Глш cupijje.d разойдз G г тгмэл с его 3t,xoflp по- -у *

Similar Documents

Publication Publication Date Title
JPH04336308A (en) Single-chip microcomputer
DE3687407D1 (en) Logical circuit with interconnected multi-port flip-flops.
US7013404B2 (en) Semiconductor integrated circuit characterized by timing adjustment of clock switching control
SU1622942A1 (en) Device for selecting channels
SU1034184A1 (en) Device for selecting channel
SU646438A1 (en) Code converter
SU1233269A1 (en) Device for generating single pulses
SU590767A1 (en) Pulse-frequency functional converter
SU711557A2 (en) Cycle sensor
SU1531202A1 (en) Digital phase-shifting device
SU1637001A1 (en) Single pulse generator
KR100186320B1 (en) Dual mode counter
SU1451837A1 (en) Single-pulse generator
SU1003146A1 (en) Unitary code shift register
SU1485397A1 (en) Synchronous frequency divider
SU1172007A2 (en) Versions of ring scaling device
SU1269251A1 (en) Device for selecting channels
SU1536509A1 (en) Code converter
SU718931A1 (en) Modulo eight counter
SU1190490A1 (en) Pulse shaper
SU1173549A1 (en) Level distributor
SU1622944A1 (en) Frequency divider with three-phase output
SU1640828A1 (en) Parallel-to-serial converter
SU1706027A1 (en) Pulse duration selector
SU828418A1 (en) Controllable frequency divider