SU1599860A2 - Устройство дл контрол функционировани логических блоков - Google Patents
Устройство дл контрол функционировани логических блоков Download PDFInfo
- Publication number
- SU1599860A2 SU1599860A2 SU884490713A SU4490713A SU1599860A2 SU 1599860 A2 SU1599860 A2 SU 1599860A2 SU 884490713 A SU884490713 A SU 884490713A SU 4490713 A SU4490713 A SU 4490713A SU 1599860 A2 SU1599860 A2 SU 1599860A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- blocks
- inputs
- outputs
- programmable
- nodes
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
Изобретение относитс к вычислительной цифровой технике и может быть использовано в устройствах дл контрол и диагностировани конических блоков ЭВМ и средств автоматики в услови х производства. Целью изобретени вл етс повышение производительности устройства за счет одновременного контрол группы из M однотипных или поочередного автоматического контрол разнотипных логических блоков. В устройство введены M-разр дный регистр, два элемента И, M-блоков сопр жени , каждый из которых состоит из дешифратора контактов, N программируемых узлов согласовани и двух элементов И. 7 ил., 1 табл.
Description
Изоб етение относитс к вычислительной цифровой технике и предназначено дл использовани в устройствах дл контрол и диагностировани логических блоков ЭВМ и средств автоматики в услови х производства, вл етс дополнительным к авт.св. № 1327107.
Цель изобретени - повьшение производительности устройства за счет одновременного контрол группы из m однотипных или поочередного автй- матического контрол m разнотипных логических блоков.
На фиг.1 представлена структурна схема устройства дл контрол функционировани логических блоков; на фиг.2 - пример выполнени блока сопр жени ; на фиг.З - то же, дешифратор команд; на фиг.4 - то же, блока управлени ; на фиг.5 - то же, блока индикации; на фиг.6 - то же, т-разр дного регистра; на фиг.7 - то же, дешифратора контактов.
Устройство дл контрол функционировани логических блоков (фиг.1) содержит счетчик 1 адреса, блок 2 пам ти , дешиДфатор 3 команд, программируемый формирователь 4 серий импульсов , блок 5 управлени , генератор 6 импульсов, блок 7 синхронизации ,, счетчик 8 тестовых наборов,блок 9 индикации, элемент 10 сложени по модулю два, переключатель 11, т-ргз- р дный регистр 12, блоки 13,,...,13 сопр жени , два элемента И 14 и 15, контролируемые блоки 16,..., 16,ур
На сЬиг.1 также обозначены выходна шина 17 блока пам ти, второй 18 и первый 19 выходы дешифратора команд , группа 20 выходов дешифратора команд, первый 2Т и второй 22 выходы программируемого формировател серий импульсов, первый-третий 23-25
ел
со
00 О5
N
315
выходы блока управлени , выход 26 генератора импульсов, первый-четвер- тый выходы 27-30 блока синхронизации группа 31 выходов счетчика тестовых наборов, выход 32 элемента сложени по модулю два, выход 33 переключающего контакта переключател , выходы 34v|-34j т-разр дного регистра, вторые выходы 351-35 блоков сопр жени , третьи вькоды ,« блоков сопр жени , первые входы-выходы блоков сопр жени , выход 38.третьего элемента И, выход 39 четвертого элемента И, выход 40 .дешифратора команд .
Блок 13 сопр жени (фиг.2) содер- лсит дешифратор 41 контактов, программируемые узлы 42 .,,. 42 1 согласовани по числу контактов контролируемого блока, два элемента И 43 и 44,
На фиг.2 обозначены выходы 45,-45 дешифратора контактов, 46,-46.п, 47.ч - 47 выходы программируемых согласовани .
Дешифратор 3 команд (фиг.З) содержит элемент И-НЕ 48, дешифратор 49 двоичного кода в позиционный.
Блок 5 управлени (фиг.4) содержит первую кнопку 50, первьй элемент И-НЕ 51, первый .52 и второй 53 переключатели, первый элемент НЕ. 54J третий переключатель 55, вторую кнопку 56, второй-четвертый И-НЕ элементы 57-59, первый элемент И 60, второй элемент НЕ 61, D-триггер 62, п тый элемент И-НЕ 63, элемент 64 индикации , второй элемент И 65,
Блок 9 индикации (фиг.5) содержит первый 66 и второй 67 элементы И, RS-триггеры 68-71, элемент И 72, цифровой индикатор 73, элементы 74-77 индикации.
PerticTp 12 та-разр дный (фиг.6) предназначен дл управлени очередностью ввода программы контрол в m блоков сопр жени . Информационные входы регистра соединены с шиной 17 блока пам ти, вход сброса - с выходом 24 блока управлени , вход параллельной записи - с выходом 40 дешифратора команд, выходы 34,-34 регистра т-разр дного соединены с восьмыми входами соответствушпщх блоков сопр жени 13(-13.
Дешифратор 41 контактов (фиг.7) содержит элемент НЕ 78, элемент И-НЕ 79, дешифратор 80 двоичного кода в позиционный.
5
0
860
Q
5
0
5
0
5
0
5
4
Устройство дл контрол функционировани логических блоков работает в основном аналогично известному устройству по авт.св. № 1327107.
В исходном состо нии регистр 12 обнул етс сигналом сброса и сигналы с его выходов блокируют прохождение программы контрол во все блоки 13 сопр жени . Дл того, чтобы программа контрол проходила в данный блок сопр жени , соответствуи ций ему разр д регистра т-разр дного должен быть установлен в единичное состо ние.
Кодирование программы контрол логического блока выполн етс так же, как и дл известного устройства по авт.св. К 1327107. Дл обеспечени контрол группы логических блоков и управлени очередностью работы блоков сопр жени программа контрол должна содержать в дополнение к шести командным словам известного устройства седьмое командное слово ВЫБОРКА БС, структура которого приведена в таблице. Это командное слово (см. таблицу) обеспечивает на определенном этапе прохо здение программы контрол загрузку регистра 12 и выбор тем самым блоков сопр жени , в которые должна поступать тестова информаци программы контрол . Если контролируетс только .. один из логических блоков, подключенный , например, к первому блоку сопр жени устройства, то первым словом программы контрол должно быть ко- командное слово ВЬЮОРКА БС q единицей с восьмом разр де Адресный байт этого слова поступит в децгафратор-J команд, на выходе 40 которого будет сформирован сигнал записи разр дов данных командного слова в регистр 12. Б первый разр д регистра 12 будет записана единица из разр да шины 17 блока пам ти. Сигнал ЗАГР БС1 с выхода регистра 12 разрешит проходце- ние программы только в первый блок сопр жени , во все другие блоки сопр жени программа контрол в данном случае не поступаетj и они останутс в исходном состо нии. В Ьсталь- ном устройство работает аналогично известному устройству fto авт.св. № 1327107.
При контроле, например, однотипных логических блоков командное слово ВЫБОРКА БС должно обеспечить установку в единичное состо ние всех разр дов регистра 12,при этом программа контрол будет параллельно поступать во все га блоков сопр жени . Результаты контрол группы блоков отображаютс блоком индикации (общий результат дл всех контролируемых блоков), а вы вление неисправного блока из группы обеспечиваетс элементами индикации программируемых узлов 42,-42. Сборка сигна,пов Брак и Брак входа блоков сопр жени (2-га) обесйечиваетс элементами И 14, 15, С выходов которых обобщенные сигналы Брак 2-т входа 2-т поступают в блок управлени и блок индикации..
Дл обеспечени контрол группы из раз.нотипных логических блоков группова программа контрол составл етс в виде последовательного набора программ контрол всех контролируемых логических блоков, причем перед программай контрол каждого отличающегос по типу логического блока должно быть размещено командное слово ВЫБОРКА БС, обеспечивающее загрузку данной программы контрол только в соответствующий блок сопр жени , к которому подключен дан ный контролируемый логический блок. Программы контрол разнотипных блоков устройством будут выполн тьс в очередности, установленной при кодировании групповой программы контрол .
Claims (1)
- Формула изобретениУстройство дл контрол функционировани логических блоков по авт.св. № 1327107, отличающеес тем, что, с целью повышени производительности устройства за счет одновременного контрол группы из m однотипных или поочередного автоматического контрол , разнотипных логических блоков, в него введены т-разр дный регистр, два элемента И, m-t блок сопр жени , где m - число провер емых блоков, каждый из блоков сопр жени состоит из п программируемых узлов согласовани , дешифратора контактов, двух элементов И,где п - число контактов контролируемого блока, причем информационные входы с первого по п-й п программируемых узлов согласовани всех т-1 блоковсопр жени соединены с выходом элемента сложе к по модулю два, группа информационных входов п программируемых узлов согласовани и входы де- шифратора контактов тп-1 блоков сопр жени соединены с выходами блока пам ти , каждый из выходов т-разр дно- го регистра соединен с входом управлени загрузкой дешифратора контактов соответствующего блока сопр жени , каждый из п выходов дешифратора контактов всех m-l блоков сопр жени соединен с входами записи спервого по п-й программируемых узлов согласовани , третий выход блока синхронизации соединен с первыми входами синхронизации с первого по п-й программируемых узлов согласованивсех т-1 блоков сопр жени , второй выход блока синхронизации соединен с входом синхронизации дешифратора контактов всех блоков сопр жени и с вторыми входами синхронизации с первого по п-й программируемых узлов согласовани , четвертый выход блока синхронизации соединен с третьими входами синхронизации с первого по п-и программируемых узлов согласова-ни m-l блоков сопр жени , второй выход блока управлени соединен с входами сброса с первого по п-й программируемых узлов согласовани т-1 блоков сопр жени , информационные входы-выходы с первого по п-й программируемых узлов согласовани т-1 блоков сопр жени вл ютс входами-выходами устройства дл подключени к контактам т-1 контролируемыхблоков, в каждом блоке сопр жени выходы Брак входного контакта с первого по п-й программируемых узлов согласовани соединены с входами первого элемента И, выходы которых соединены с входами третьего элемента И, выходы Брак контакта с первого по п-й программируемых узлов согласовани всех блоков сопр жени соединены с входами второгоэлемента И, выходы которого соединены с входами четвертого элемента И, выход третьего элемента И соединен с первым дополнительным входом Брак блока управлени и седьмым информационным входом блока индикации, выход четвертого элемента И соединен - с вторым дополнительным входом Брак блока управлени и восьмым информационным входом блока индикации, вхо1599860ды уровн потенциала с первого по п-й программируемых узлов согласовани всех т-1 каналов сопр жени через переключатель подключены к шинам нулевого и единичного потенциалов устройства , информационные входы т-раз8р дного регистра соединены с выходами блока пам ти,, вход параллельной за;писи - с четвертым выходом дешифратора команд, вход сброса - с вторым выходом блока управлени .Командные слова программы контролПримечание.и- 16-рич- на система представлени чисел.Фуг:2l- fXW -ДОЖГI J5XJ5, Jfl19Фигл1918Фиг.зCSflOCг«Фиг. В
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884490713A SU1599860A2 (ru) | 1988-10-04 | 1988-10-04 | Устройство дл контрол функционировани логических блоков |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884490713A SU1599860A2 (ru) | 1988-10-04 | 1988-10-04 | Устройство дл контрол функционировани логических блоков |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1327107 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1599860A2 true SU1599860A2 (ru) | 1990-10-15 |
Family
ID=21402767
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884490713A SU1599860A2 (ru) | 1988-10-04 | 1988-10-04 | Устройство дл контрол функционировани логических блоков |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1599860A2 (ru) |
-
1988
- 1988-10-04 SU SU884490713A patent/SU1599860A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1327107, кл. G 06 F 11/00, 1987. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3576541A (en) | Method and apparatus for detecting and diagnosing computer error conditions | |
US4385349A (en) | Central processor supervised controller system having a simulation of the controller in the central processor for test purposes | |
US3286240A (en) | Channel status checking and switching system | |
SU1599860A2 (ru) | Устройство дл контрол функционировани логических блоков | |
JPS5833577B2 (ja) | 集積回路 | |
JPH05282895A (ja) | 標準セルとアプリケーションセルと試験セルとを含む集積回路 | |
SU1168952A1 (ru) | Устройство дл контрол дискретной аппаратуры с блочной структурой | |
SU1166119A1 (ru) | Устройство дл контрол логических блоков | |
SU1142824A1 (ru) | Устройство дл обмена информацией | |
SU1539782A2 (ru) | Устройство дл тестового контрол цифровых блоков | |
SU1411754A1 (ru) | Устройство дл контрол логических блоков | |
SU1035608A1 (ru) | Трехканальное мажоритарно-резервированное устройство | |
SU1417041A1 (ru) | Резервированное запоминающее устройство | |
SU1270774A2 (ru) | Устройство дл выделени остатка по переменному модулю | |
JPS6256539B2 (ru) | ||
SU1164708A1 (ru) | Устройство дл диагностики логических блоков | |
SU951399A1 (ru) | Устройство дл записи информации в запоминающее устройство | |
SU1071978A1 (ru) | Устройство дл диагностировани логических блоков | |
SU1755283A1 (ru) | Устройство дл имитации неисправностей | |
SU1149265A1 (ru) | Устройство дл формировани тестов диагностики дискретных блоков | |
SU1251084A1 (ru) | Устройство дл тестового контрол цифровых блоков | |
SU552737A1 (ru) | Устройство дл управлени переключением резерва | |
SU1247877A1 (ru) | Устройство дл отладки микроЭВМ | |
SU1451674A1 (ru) | Устройство дл ввода-вывода информации | |
SU1509920A1 (ru) | Матричное вычислительное устройство |