SU1571765A1 - Многоканальный преобразователь кода в напр жение - Google Patents

Многоканальный преобразователь кода в напр жение Download PDF

Info

Publication number
SU1571765A1
SU1571765A1 SU884429676A SU4429676A SU1571765A1 SU 1571765 A1 SU1571765 A1 SU 1571765A1 SU 884429676 A SU884429676 A SU 884429676A SU 4429676 A SU4429676 A SU 4429676A SU 1571765 A1 SU1571765 A1 SU 1571765A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
ram
digital
correction
Prior art date
Application number
SU884429676A
Other languages
English (en)
Inventor
Александр Владимирович Общев
Александр Львович Рубинов
Original Assignee
Предприятие П/Я А-7438
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7438 filed Critical Предприятие П/Я А-7438
Priority to SU884429676A priority Critical patent/SU1571765A1/ru
Application granted granted Critical
Publication of SU1571765A1 publication Critical patent/SU1571765A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычислительной технике, может быть использовано в многоканальных устройствах преобразовани  информации и позвол ет повысить точность преобразовани . Многоканальный преобразователь содержит цифроаналоговый преобразователь 1, блок 2 сравнени , анализатор 3 обработки, блок 4 коррекции, входной 5 и выходной 6 коммутаторы и N накопительных элементов 7. При этом блок 4 коррекции содержит дополнительный цифроаналоговый преобразователь 8 и суммирующий операционный усилитель 9. Изобретение обеспечивает снижение погрешности передачи напр жени  в накопительных элементах и вли ние нагрузок в каналах. 2 ил.

Description

с
ел 1
ш
о ел
Изобретение относитс  к автоматике и вычислительной технике, в частности к преобразовател м цифровой формы информации в аналоговую, и мо- жет быть использовано в устройствах вывода информации с ЭВМ.
Цель изобретени  - повышение точ- SHOCTH преобразовани .
На фиг.1 представлена структурна  схема многоканального преобразовател  кода в напр жение; на фиг.2 - вариант алгоритма работы анализатора обработки.
Многоканальный преобразователь кода в напр жение (фиг.1) содержит первый цифроаналоговый преобразователь 1, блок 2 сравнени , анализатор 3 обработки, блок 4 коррекции, входной 5 и выходной 6 коммутаторы и накопительные элементы 7.1-7.п. Блок ,4 коррекции выполнен на втором цифро- аналоговом преобразователе 8 и сумма- ,торе 9.
Многоканальный преобразователь ко- да в напр жение (фиг.1) работает следующим образом.
Код номера канала, поступающий по одноименной шине, подаетс  на анализатор 3 обработки и на адресные вхо- ЯЫ входного 5 и выходного 6 коммутаторов , обеспечива  соединение входа накопительного элемента 7 выбранного канала с выходом блока 4 коррекции, а выхода накопительного элемента 7 - с первым входом блока 2 сравнени . Одновременно но входной шине преобразуемого кода на управл ющие входы первого цифроаналогового преобразовател  1 поступает преобразуемый код выбранного канала, и на выходе цифро- аналогового преобразовател  1 формируетс  выходное напр жение U,.
Это напр жение подаетс  на вход опорного напр жени  второго цифроана- лотового преобразовател  8 блока 4 коррекции и на второй вход сумматора 9. Напр жение Uг на выходе цифроаналогового преобразовател  8 определ етс  величиной напр жени  Uf на его входе опорного напр жени  и кодом коррекции, поступающим на его управл ющие входы с анализатора 3 обработки .
В исходном состо нии напр жени  на выходах цифроаналогового преобразовател  1 и блока 4 коррекции равны. Это достигаетс  установлением опре- / деленных соотношений между коэффициг
ентами передачи сумматора 9 дл  сигналов Ut, U z и величиной коэффициента передачи К второго цифроаналогового преобразовател  8. Код коррекции и значение коэффициента К в исходном состо нии определ ютс  требуемым диапазоном коррекции выходного напр жени  в канале и не оказывают вли ни  на точность и скорость отработки изменени  выходного сигнала канала, при этом ,, ,
Напр жение U. с выхода цифроаналогового преобразовател  8 поступает на первый вход сумматора 9, на второй вход которого поступает напр жение U. Тогда на выходе сумматора 9 формируетс  сигнал U3 KiU1+K3U2(K2- -К.,КЭ) U1 , где К2 и К э - коэффициенты передачи сумматора 9 по второму и первому входам соответственно.
Выбира  значени  К2 и К из условий К,,К., + 1 и К , получают U (K1 + f-K1) U ,,11,.
Таким образом, при пег-, -г м обращении к каналу преобразовани  напр жение U3 равно U,.
Накопительный элемент выбранного канала через входной коммутатор 5 зар жаетс  до величины U3, и на выходе кан ала формируетс  выходное напр жение , которое через выходной коммутатор 6 поступает на второй вход блока 2 сравнени . Уровень выходного сигнала блока сравнени  определ етс  соотношением величины напр жени  на выходе цифроаналогового преобразовател  1 и выходного напр жени  канала. Анализатор 3 обработки анализирует уровень сигнала на выходе блока-2 сравнени  и в зависимости от уровн  этого сигнала увеличивает или уменьшает код коррекции данного канала. Измененный код коррекции запоминаетс  анализатором 3 обработки дл  использовани  при следующем обращении к этому каналу .
При следующем обращении к каналу используетс  измененным код коррекции , в результате чего напр жение Uj измен етс  на величину напр жени  коррекции. Наименьша  величина корректирующего воздействи  равна весу младшего разр да цифроаналогового преобразовател  8 и пропорциональна напр жению на выходе цифроаналогового преобразовател  t, что приводит к существенному уменьшению динамической ошибки преобразовани .
515
Обращение к каналам преобразовател  осуществл етс  периодически, при этом величина напр жени  на выходе канала в паузе между двум  последовательными к нему обращени ми сохран етс  в накопительном элементе.
Анализатор 3 обработки может быть выполнен, например, на базе микропроцессорного устройства. Анализатор 3 обработки выполн ет следующие функции: хранение исходного кода коррекции в ПЗУ; формирование разрешени  на анализ выходного сигнала блока сравнени ; анализ выходного сигнала блока сравнени ; изменение кода коррекции по результатам анализа; занесение измененного кода коррекции в ОЗУ, выдача кода коррекции в блок коррекции.
Программна  реализаци  указанных функций микропроцессорной системой не вызывает трудностей, в том числе и реализаци  задержки момента анализа выходного сигнала блока сравнени  относительно момента изменени  информации на входной шине номера канала. Алгоритм работы анализатора 3 обработки представлен на фиг.2.
Изобретение позвол ет повысить точность многоканального преобразовател  за счет уменьшени  погрешности передачи напр жени  в накопительных элементах и вли ни  нагрузок в каналах . Последнее особенно эффективно при использовании преобразовател  в качестве многоканального программируемого источника посто нного напр жени .
1765

Claims (1)

  1. Формула изобретени 
    Многоканальный преобразователь кода в напр жение, содержащий первый , цифроаналоговый преобразователь, управл ющие входы которого  вл ютс  входной шиной преобразуемого кода. а выход соединен с первым входом блока сравнени , второй вход и выход кото10 рого соединены соответственно с выходом выходного коммутатора и информационным входом анализатора обработки, выходы которого соединены с соответствующими управл ющими входами блока
    15 коррекции, выход которого соединен с информационным входом входного коммутатора , управл ющие входы которого соединены с соответствующими управл ющими входами выходного коммутатора
    20 и  вл ютс  входной шиной номера канала , выходы входного коммутатора соединены с входами соответствующих на- « копительных элементов, выходы которых соединены с соответствующими информационными входами выходного коммутатора и  вл ютс  выходной шиной, о т - шичающийс  тем, что, с целью повышени  точности преобразовани , блок коррекции выполнен в виде
    30 второго цифроаналогового преобразовател  и сумматора, выход которого  вл етс  выходом блока коррекции, а первый вход подключен к выходу второго цифроаналогового преобразовател , уп35 равл ющие входы которого  вл ютс 
    управл ющими входами блока коррекции, вход опорного напр жени  второго цифроаналогового преобразовател  объединен с вторым входом сумматора и под40 ключей к выходу первого цифроаналогового преобразовател , управл ющие входы анализатора обработки объединены с соответствующими управл ющими входами входного коммутатора.
    25
    Снауом }
    ж
    Ввод информации о выходном напр жени  п каналад преобразовател  спум/ла оператора 6л последовательных  чеек ОЗУ, начина  с начального адреса (А )
    jЈ™
    УТЩ 1
    Переписать исходный код коррекции из ПЗУ бп последодательных- чеек ОЗУ, начина  с адреса Анач+л
    вйести начальный адрес ОЗУ {A sm
    ЗЕТ
    Вывести информацию по Выбранному адресу из ОЗУ 8 шины „ Код напр жени  и „ Код номера к:нала
    А,.
    увеличить адрес ОЗУ на п
    JL
    Переписать код коррекции из выбранной  чейки ОЗУ на инфорпационьый Вход 2 блока коррекции
    .1-
    | задержка J
    Произвести анализ сигнала на Выходе схемы сравнени 
    Да
    увеличить содержание  чейки ОЗУ на единицу (1)
    Ж
    Проверить адрес ОЗУ
    Нет
    JL
    Увеличить адрес ОЗУнап-1
    Ф
    нет
    Уменьшить содержание  чейки ОЗУ на единица Н)
    На
SU884429676A 1988-05-23 1988-05-23 Многоканальный преобразователь кода в напр жение SU1571765A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884429676A SU1571765A1 (ru) 1988-05-23 1988-05-23 Многоканальный преобразователь кода в напр жение

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884429676A SU1571765A1 (ru) 1988-05-23 1988-05-23 Многоканальный преобразователь кода в напр жение

Publications (1)

Publication Number Publication Date
SU1571765A1 true SU1571765A1 (ru) 1990-06-15

Family

ID=21376824

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884429676A SU1571765A1 (ru) 1988-05-23 1988-05-23 Многоканальный преобразователь кода в напр жение

Country Status (1)

Country Link
SU (1) SU1571765A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 769730, кл. Н 03 М 1/66, 1978. Авторское свидетельство СССР № 1163475, кл. Н 03 М 1/66, 1983. *

Similar Documents

Publication Publication Date Title
US4410879A (en) High resolution digital-to-analog converter
US4622536A (en) Ratio independent cyclic A/D and D/A conversion using a reciprocating reference approach
SU1571765A1 (ru) Многоканальный преобразователь кода в напр жение
SU1049928A1 (ru) Гибридный аппроксиматор функции @ - @
SU497724A2 (ru) Многоканальный аналого-цифровой преобразователь
JP2847913B2 (ja) アナログ掛算器
SU1547067A1 (ru) Устройство цифроаналогового преобразовани
SU488186A1 (ru) Цифрова автоматическа система комбинированного регулировани
SU1241476A1 (ru) Логарифмический цифроаналоговый преобразователь
SU905847A1 (ru) Система сопр жени управл ющего вычислительного комплекса с пневматическими регул торами
SU769585A1 (ru) Многоканальный преобразователь угла поворота вала в код
SU501369A1 (ru) Многоканальна измерительна система
SU1150767A2 (ru) Аналого-цифровой преобразователь с самоконтролем
SU1309086A1 (ru) Аналоговое запоминающее устройство
SU606205A1 (ru) Аналого-цифровой преобразователь
SU565399A2 (ru) Устройство дл сжати сигнала по времени
SU1520657A1 (ru) Аналого-цифровой преобразователь
JPS6243572B2 (ru)
SU752141A2 (ru) Адаптивный измерительный преобразователь
SU1285598A1 (ru) Устройство измерени амплитуды переменного напр жени
SU884129A1 (ru) Рециркул ционный преобразователь напр жени в код двойного уравновешивани
SU1656682A1 (ru) Преобразователь перемещени в код
JPS5941926A (ja) Ad変換方式
SU765827A2 (ru) Цифро-аналоговое множительно-делительное устройство
SU1138949A1 (ru) Дифференциальный цифроаналоговый преобразователь