SU497724A2 - Многоканальный аналого-цифровой преобразователь - Google Patents
Многоканальный аналого-цифровой преобразовательInfo
- Publication number
- SU497724A2 SU497724A2 SU2009451A SU2009451A SU497724A2 SU 497724 A2 SU497724 A2 SU 497724A2 SU 2009451 A SU2009451 A SU 2009451A SU 2009451 A SU2009451 A SU 2009451A SU 497724 A2 SU497724 A2 SU 497724A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- analog
- output
- input
- digital converter
- converter
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Изобретение относитс к вычислительной технике и может использоватьс при построении цифровых вычислительных и управл ющих систем.
Из авт. св. № 318401 известен многоканальный аналого-цифровой преобразователь.
Однако известный преобразователь обладает большой величиной относительной погрешности преобразовани при малых уровн х входных сигналов.
Цель изобретени - повышение точности преобразовател .
Дл этого в него дополнительно введены сдвигатель, запоминающее устройство, сумматор , формирователь константы и шифратор, причем выход аналого-цифрового преобразовател через сдвигатель, управл ющий вход которого соединен с выходом шифратора и входом цифро-аналогового преобразовател , запоминающее устройство и сумматор, управл ющий вход которого соединен с выходом формировател константы, подключен к входу шифратора.
На чертеже изображена функциональна схема преобразовател .
Многоканальный аналого-цифровой преобразователь состоит из блока 1 анализаторов аналогового сигнала и блока 2 ключей, причем количество тех и других равно числу к налов . Входные аналоговые напр жени подаютс на входные клеммы 3 каналов. Вход каждого анализатора аналогового сигнала блока I и ключа 2 блока подключены к входной клемме 3 соответствующего канала. Выход каждого анализатора из блока анализаторов аналогового сигнала соединен с соответствующим входом приоритетной схемы 4, выходы которой в количестве, равном числу каналов , подключены к управл ющим входам соответствующих ключей блока 2. Выходы ключей блока 2 соединены между собой и подключены к входу аналого-цифрового преобразовател 5, управл ющий вход которого соединен с выходом цифро-аналогового .преобразовател 6. Выход аналого-цифрового преобразовател 5 через сдвигатель 7, запоминающее устройство 8 и сумматор 9, управл ющий вход которого соединен с выходом формировател 10 константы, подключен к входу шифратора 11, выход которого соединен с управл ющим входом сдвигател 7 и входом цифро-аналогового преобразовател 6. К другому входу запоминающего устройства 8 подключен выход приоритетной схемы 4, не соединенный ни с одним из входов ключей блока 2. Выход сдвигател 7 вл етс и выходом всего устройства в целом.
Многоканальный аналого-цифровой преобразователь работает следующим образо|М.
Входные аналоговые сигналы поступают с входных клемм 3 каналов на ключи блока 2 и одновременно на анализаторы аналогового сигнала блока 1, в которых нроизводитс анализ беличины изменени входных аналоговых напр жений. Если эта величина превышает установленный допуск, то вырабатываетс и выдаётс в приоритетную схему 4 сигнал требовани преобразовани входного аналогового сигнала по тому или иному каналу. Приоритетна схема 4 производит по этому сигналу считывание п старших разр дов кода предыдущего отсчета из запоминающего устройства 8, который складываетс в сумматоре 9 с числовой константой из формировател 10 константы . (Через п обозкачека разр дность аналого-цифрового преобразовател 5). Константа дл формировател 10 константы выбираетс равной цифровому эквиваленту приращени аналоговой величины, на которое реагируют анализаторы блока 1 анализаторов аналогового сигнала.
Выходной код сумматора 9 через шифратор 11 управл ет работой цифро-аналогового преобразовател 6 и сдвигател 7. Шифратор 11 устроен таким .образом, что на его выходе по вл етс двоичный код, в котором значение разр да, предшествующего разр ду с первой единицей в выходном числе сумматора 9, если двигатьс от старших разр дов к младшим, равно единице, а значение остальных разр дов равно нулю. Если в выходном коде сумматора 9 уже значение старшего разр да равно единице, то на выходе шифратора И формируетс сигнал, не вызывающий сдвига в сдвигателе 7 и управл ющий цифро-аналоговым преобразователем 6 таким образом, что на его выходе устанавливаетс максимальное
напр жение. Выходное напр жение цифроаналогового преобразовател 6 вл етс эталонным напр жением запитки аналого-цифрового преобразовател 5 и задает его шкалу. Сигнал с приоритетной схемы 4 открывает ключ блока 2 соответствующего канала и запускает аналого-цифровой преобразователь 5, который осуществл ет преобразование аналогового сигнала в код и выдает его через сдвигатель 7 на выход устройства и в запоминающее устройство 8, разр дность которого больше п.
Величина сдвига регулируетс выходом шифратора 11 и равна сдвигу «а один разр д , если единица на выходе шифратора И стоит в первом разр де, к на k разр дов, если един1ща lia выходе шифратора стоит в разр де. Таким образом шкала преобразовани в преобразователе будет мен тс в зависимости от величины входного сигнала, чем обесиепшаетс уменьшение относительной погрешности преобразовани .
Предмет изобретени
Многоканальный аналого-цифровой преобразователь по авт. св. № 318401, отличаюшийс тем, что с целью повышени точности , 3 него дополнительно введены сдвигатель,
запоминающее устройство, сумматор, формирователь константы и шифратор, причем выход аналого-цифроаого преобразовател через сдБигатель, управл ющий вход которого соединен с выходом шифратора и входом цифроаналогового преобразовател , запоминающее устройство и сумматор, управл ющий вход которого соединен с выходом формировател константы, подключен к входу шифратора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2009451A SU497724A2 (ru) | 1974-03-27 | 1974-03-27 | Многоканальный аналого-цифровой преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2009451A SU497724A2 (ru) | 1974-03-27 | 1974-03-27 | Многоканальный аналого-цифровой преобразователь |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU318401 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU497724A2 true SU497724A2 (ru) | 1975-12-30 |
Family
ID=20579915
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2009451A SU497724A2 (ru) | 1974-03-27 | 1974-03-27 | Многоканальный аналого-цифровой преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU497724A2 (ru) |
-
1974
- 1974-03-27 SU SU2009451A patent/SU497724A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0070175B1 (en) | Analog-to-digital converters | |
EP0251758A2 (en) | Digital-to-analog conversion system | |
SU497724A2 (ru) | Многоканальный аналого-цифровой преобразователь | |
US5264851A (en) | A/D converter utilizing a first reference voltage divider and level shifting of a second voltage divider by input signal | |
US5084701A (en) | Digital-to-analog converter using cyclical current source switching | |
EP0200970B1 (en) | Digital-to-analog converter | |
GB867191A (en) | Improvements in apparatus for converting data in a first number system to one in a different number system, and more particularly for binary to decimal conversion, and vice versa | |
SU1008901A1 (ru) | Аналого-цифровой преобразователь | |
JPS56164628A (en) | Parallel feedback type analog-to-digital converter | |
SU1056448A1 (ru) | Разр дный элемент дл преобразовател кода в напр жение каскадной структуры | |
SU1095389A1 (ru) | Аналого-цифровой преобразователь | |
SU940296A1 (ru) | Аналого-цифровой преобразователь с автоматической коррекцией | |
SU606205A1 (ru) | Аналого-цифровой преобразователь | |
JPS5753144A (en) | Digital-analogue converter | |
SU1064453A1 (ru) | Цифро-аналоговый преобразователь | |
SU1455391A1 (ru) | Аналого-цифровой преобразователь | |
SU1225006A2 (ru) | Устройство преобразовани импульсно-кодовой модул ции в модул цию по длительности | |
SU517998A1 (ru) | Адаптивный анолого-цифровой преобразователь | |
SU1325705A1 (ru) | Цифроаналоговый преобразователь | |
KR950002302B1 (ko) | 디지탈-아날로그 변환기 | |
SU839046A1 (ru) | Аналого-цифровой преобразователь | |
SU980276A1 (ru) | Аналого-цифровой преобразователь | |
SU885947A1 (ru) | Устройство регулировани уровн квантовани | |
SU1241476A1 (ru) | Логарифмический цифроаналоговый преобразователь | |
SU1480128A1 (ru) | Параллельно-последовательный аналого-цифровой преобразователь |