SU1550620A1 - Аналого-цифровой преобразователь - Google Patents

Аналого-цифровой преобразователь Download PDF

Info

Publication number
SU1550620A1
SU1550620A1 SU874371719A SU4371719A SU1550620A1 SU 1550620 A1 SU1550620 A1 SU 1550620A1 SU 874371719 A SU874371719 A SU 874371719A SU 4371719 A SU4371719 A SU 4371719A SU 1550620 A1 SU1550620 A1 SU 1550620A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
current
pulse
Prior art date
Application number
SU874371719A
Other languages
English (en)
Inventor
Алексей Петрович Стахов
Вячеслав Иванович Моисеев
Виктор Ярославович Стейскал
Ирина Петровна Власюк
Original Assignee
Специальное Конструкторско-Технологическое Бюро "Модуль" Винницкого Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторско-Технологическое Бюро "Модуль" Винницкого Политехнического Института filed Critical Специальное Конструкторско-Технологическое Бюро "Модуль" Винницкого Политехнического Института
Priority to SU874371719A priority Critical patent/SU1550620A1/ru
Application granted granted Critical
Publication of SU1550620A1 publication Critical patent/SU1550620A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычислительной и цифровой измерительной технике и может быть использовано дл  преобразовани  аналоговых величин в цифровые. Цель изобретени  - расширение области применени  за счет возможности преобразовани  разнопол рных напр жений. Аналого-цифровой преобразователь содержит блок сравнени , выполненный на входном устройстве и элементе сравнени  токов, преобразователь кодток, регистр сдвига, блок элементов ИЛИ, регистр последовательного приближени , блок задержки, генератор импульсов, блок запрета импульсов, источник тока знакового разр да преобразовател  код-ток. 1 з.п. ф-лы, 3 ил.

Description

Изобретение относитс  к вычислительной и цифровой измерительной технике и может быть использовано дл  преобразовани  аналоговых величин в цифровые.
Цель изобретени  - расширение области применени  за счет возможности преобразовани  разнопол рных напр жений.
На фиг 1 изображена структурна  схема предлагаемого устройства; на фиг, 2 - схема блока запрета импульсов; на фиг. 3 - временна  диаграмма его работы.
Аналого-цифровой преобразователь содержит входную шину 1, блок 2 сравнени , выполненный на входном устройстве 3 и элементе 4 сравнени  токов, преобразователь 5 код - ток, регистр 6 сдвига, блок 7 элементов ИЛИ, регистр 8 последовательного приближени , блок 9 задержки, генератор 10 импульсов, блок 11 запрета импульсов, источник 12 тока знакового разр да преобразовател  5 код - ток. Блок 11 запрета импульсов содержит первый триггер 13, одновибратор 14, второй триггер 15, элемент И 16.
Устройство работает следующим образом .
i На входную шину 1 устройства поступает аналоговый сигнал Авк . Входное устройство 3 преобразует этот сигнал во входной ток 18х, поступающий на вход элемента 4 сравнени  токов .
На первом такте преобразовани  входной аналоговой величины А в выходной код К вых по сигналу генератора 10 импульсов устанавливаетс  в
сп
СП
о
0
1C
единичное состо ние n-ый (старший) разр д регистра 8 последовательного приближени  и в регистр 6 сдвига по сигналу блока 11 запрета импульсов записываетс  кодова  комбинаци  К.огм Через блок 7 элементов ИЛИ кодовые комбинации К„ и Кдоо ,е выходов регисра 8 последовательности приближени  и регистра 6 сдвига соответственно поступают на входы источника 12 тока знакового разр да преобразовател  код - ток и преобразовател  5 код - ток. На вход источника 12 тока знакового разр да преобразовател  код - ток поступает n-ый разр д кодовой комбинации с выхода регистра 8 последовательного приближени . Токи с выходов преобразовател  5 код - ток и источника 12 тока знакового разр да преобразовател  код - ток суммируютс  и поступают на вход элемента сравнени  токов
в,
+ I
«доп,
Сравнение компенсирующего тока IK и входного тока 1ОА производитс  при помощи элемента 4 сравнени  токов, причем выходной сигнал Y- этого блока удовлетвор ет условию
Б
1
Если в результате сравнени  Y;1- 1, то n-ый разр д остаетс  в единичном состо нии, если Y, 0, то n-ый разр д устанавливаетс  в нулевое состо ние „
На втором такте аналого-цифрового преобразовани  происходит включение следующего (п-1)-го разр да в регистре 8 последовательного приближени  по сигналу генератора 10 импульсов. Содержимое регистра 6 сдвига остаетс  без изменений. Блок 11 запрета импульсов запрещает поступление синхроимпульса на регистр б сдвига, и сдвига содержимого не происходит. При этом на входе элемента сравнени  токов по витс  ток I
Ч
+ i
П-1
&
A on 1
i результате сравнени  входного и компенсирующего I u . токов элементом 4 сравнени  токов (,п-1)-ый разр д либо устанавливаетс  в нуле
вое состо ние (), либо остаетс  в единичном состо нии ().
На третьем такте работы устройства происходит включение следующего (гг-2)-го разр да в регистре 8 последовательного приближени . Одновременно в регистре 6 сдвига по сигналу блока 11 запрета импульсов происходит сдвиг содержимого на один разр д вправо. Компенсирующий ток Ik , поступающий на элемент 4 сравнени  токов равен сумме
15
э
-Чл.
f,cn г
0
5
Аналогично описанному выполн етс  сравнение входного i 6х и компенсирующего IКэ токов.
Работа устройства на любом j-ом такте происходит аналогично. В регистре 8 последовательного приближени  устанавливаетс  в единичное состо ние (n-j)-bM разр д, в регистре 6 сдвига происходит сдвиг содержимого на один разр д вправо. На вход элемента сравнени  токов поступает компенсирующий ток I
Kj
который сравниваетс  с входным током 1Ьх
при помощи элемента
сравнени  то
ков. По сигналу YJ элемента сравнени  токов (n-j)-bju разр д либо остаетс  в единичном состо нии (Y --1), либо устанавливаетс  в нулевое состо ние (). Работа устройства заканчиваетс  на n-ом такте поразр дного кодировани .
На выходной шине устройства по вл етс  код КЙЬ(Х,  вл ющийс  цифровым эквивалентом входного аналогового сигнала А вх.

Claims (2)

1. Аналого-цифровой преобразова- тель, содержащий блок сравнени , первый вход которого  вл етс  входной шиной, регистр последовательного приближени , выходы которого с первого по (п- 2)-и (где п.-число разр дов ) соединены с первыми входами блока элементов ИЛИ и  вл ютс  первой группой выходов выходной шины, к вторым входам блока элементов ИЛИ подключены выходы регистра сдвига с первого по (п-З)-й, выходы блока элементов ИЛИ с первого по (п-2)-и подключены к соответствующим входам преобразовател  код - ток, выход которого подключен к второму входу
блока сравнени , выход которого пЪд- ключен к информационному входу регистра последовательного приближени , генератор импульсов, отличающийс  тем, что, с целью расширени  области применени  за счет обеспечени  преобразовани  раэ- нопол рных напр жений, в него введены блок запрета импульсов, блок задержки и источник тока знакового разр да , выход которого подключен к второму входу блока сравнени , п-й и (п-1)-й выходы регистра последовательного приближени  соединены соответственно с управл ющим входом источника тока знакового разр да и (п-1)-м входом преобразовател  код - ток и  вл ютс  второй группой выходо выходной иины, выход генератора импульсов подключен к входу блока задержки и первому входу блока запрета импульсов, к второму входу которого подключен выход блока задержки, к третьему входу - выход Конец преобразовани  регистра последовательног приближени , который соединен с первым управл ющим входом регистра сдвига , к второму управл ющему входу которого подключен выход блока запрета импульсов, вход генератора импульсов  вл етс  шиной запуска, а выход блока задержки соединен с тактовым входом регистра последовательного приближени .
2. Преобразователь по п. отличающийс  тем, что блок запрета импульсов выполнен на первом и втором триггерах, одновибраторе и элементе И, выход которого  вл етс  выходом блока, первый вход  вл етс  вторым входом блока, а второй вход соединен с инверсным выходом первого триггера, D-вход которого  вл етс  общей шиной, С-вход объединен с С-входом второго триггера и  вл етс  первым входом блока, третьим входом которого  вл етс  S-вход второго триггера, D-вход которого  вл етс  общей шиной, а выход через одновибра- тор подключен к S-входу первого триггера .
Ч
ф1/.1
SU874371719A 1987-12-11 1987-12-11 Аналого-цифровой преобразователь SU1550620A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874371719A SU1550620A1 (ru) 1987-12-11 1987-12-11 Аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874371719A SU1550620A1 (ru) 1987-12-11 1987-12-11 Аналого-цифровой преобразователь

Publications (1)

Publication Number Publication Date
SU1550620A1 true SU1550620A1 (ru) 1990-03-15

Family

ID=21352916

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874371719A SU1550620A1 (ru) 1987-12-11 1987-12-11 Аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU1550620A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Балакай В.Г„ и др. Интегральные схемы АЦП и ДАЛ.1978, с.45, рис.1-13. Авторское свидетельство СССР № 1179533, кл. Н 03 М 1/26, 1984. *

Similar Documents

Publication Publication Date Title
US5450085A (en) Method and apparatus for high speed analog to digital conversion using multiplexed flash sections
CA2071394C (en) High-speed a/d conversion using a series of one-bit conversion stages
SU1550620A1 (ru) Аналого-цифровой преобразователь
JPS61292420A (ja) A/d変換器
US3967272A (en) Digital to analog converter
JPS6359570B2 (ru)
SU1661998A1 (ru) След щий аналого-цифровой преобразователь
SU1179541A1 (ru) Преобразователь код-частота
SU656201A1 (ru) Преобразователь напр жение -код
JPS57129022A (en) Analog-to-digital converter
SU1478330A1 (ru) Аналого-цифровой преобразователь
SU440784A1 (ru) Аналого-цифровой преобразователь поразр дного уравновешивани
SU1383500A1 (ru) Параллельно-последовательный аналого-цифровой преобразователь
SU1248067A1 (ru) Аналого-цифровой преобразователь последовательного приближени
SU754669A1 (ru) Аналого-цифровой преобразователь
SU1425838A1 (ru) Дельта-модул тор
SU1654807A1 (ru) Устройство дл генерировани синхроимпульсов
RU2117389C1 (ru) Устройство для аналого-цифрового преобразования
RU1835604C (ru) Многоканальный аналого-цифровой преобразователь
SU1325701A1 (ru) Аналого-цифровой преобразователь поразр дного кодировани
SU771869A1 (ru) Аналого-цифровой преобразователь
SU1481861A1 (ru) Аналоговое запоминающее устройство
JPS62133819A (ja) アナログ・デイジタル変換回路
SU1363460A1 (ru) Устройство дл аналого-цифрового преобразоввани
SU851394A1 (ru) Преобразователь двоичного кода вдВОичНО-дЕС ТичНый