SU1547056A1 - Синхронный делитель частоты на п ть - Google Patents

Синхронный делитель частоты на п ть Download PDF

Info

Publication number
SU1547056A1
SU1547056A1 SU874349967A SU4349967A SU1547056A1 SU 1547056 A1 SU1547056 A1 SU 1547056A1 SU 874349967 A SU874349967 A SU 874349967A SU 4349967 A SU4349967 A SU 4349967A SU 1547056 A1 SU1547056 A1 SU 1547056A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
type
bus
triggers
Prior art date
Application number
SU874349967A
Other languages
English (en)
Inventor
Игорь Владимирович Колосов
Original Assignee
Предприятие П/Я М-5068
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5068 filed Critical Предприятие П/Я М-5068
Priority to SU874349967A priority Critical patent/SU1547056A1/ru
Application granted granted Critical
Publication of SU1547056A1 publication Critical patent/SU1547056A1/ru

Links

Landscapes

  • Fluidized-Bed Combustion And Resonant Combustion (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использоватьс  в устройствах обработки цифровой информации, а также в устройствах автоматики и вычислительной техники. Цель изобретени  - расширение функциональных возможностей за счет обеспечени  возможности выработки импульса, скважность которого равна п ти (дл  организации синхронного режима работы абонентов) - достигаетс  выполнением триггера 3 JK - типа и введением новых функциональных св зей. Устройство также содержит триггеры 1 и 2 D-типа, входну и выходную шины 4 и 5. 2 ил.

Description

СП 4ь
О СП О
Фш.1
3
Изобретение относитс  к импульсной технике и может быть использовано в устройствах обработки цифровой Информации, а также в устройстЕ ах автоматики и вычислительной техники
Цель изобретени  - расширение функциональных возможностей синхронного делител  частоты на П ть путе обеспечени  возможности выработки Импульса, скважность которого равна П ти (дл  организации синхронного режима работы абонентов).
На фиг.1 изображена электрическа  функциональна  схема синхронного делител  частоты на п ть; на фиг.2 - временные диаграммы, по сн ющие его работу.
Синхронный делитель Частоты на п ть содержит первый 1 и второй 2 триггеры D-типа, инверсный выход первого из которых и пр мой выход второго из которых соединены соответственно с К- и J-входами третьего триггера 3 JK-типа, пр мой выход которого соединен с R-входом второго триггера 2, С-вход которого соединен с С-входами первого 1 и ..третьего 3 триггеров и с входной шиной и. Шина 5 выходных импульсов (со скважностью, равной п ти) соединена с пр мым выходом второго тригера 2.
Синхронный делитель частоты на п ть работает следующим образом.
Пусть в исходном состо нии тригг 1ры 1,2 и 3 наход тс  в нулевом состо нии, а на шину k поступают входные импульсы (фиг.2, а), от фрота которых переключаютс  триггеры 1,2 и 3.
1
Редактор А.Ревин
Фиг
Составитель А.Соколов Техред Л.Сердюкова
Заказ 85
Тираж 653
ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска  наб., д. /5
5
Первый триггер 1 устанавливаетс  в единичное состо ние (фиг.2, б) по фронту первого импульса на шине и в нулевое состо ние - по фронту четвертого импульса на шине +.
Второй триггер 2 устанавливаетс  в единичное и нулевое (по R-входу) состо ни  (фиг.2, в) по фронтам соответственно второго и третьего импульсов на шине k, что обеспечивает формирование импульса на шине 5, скважность которого равна п ти.
Триггер 3 устанавливаетс  в единичное и нулевое состо ние (фиг.2, г) по фронтам соответственно третьего и п того импульсов на шине 4.
Далее работа синхронного делител  частоты на п ть повтор етс .
5
0
5
0

Claims (1)

  1. Формула изобретени 
    Синхронный делитель частоты на п ть, содержащий три триггера, первый и второй из которых D-типа, пр мой выход первого из которых соединён с D-входом второго, D-вход - с инверсным выходом третьего триггера, С-вход которого соединен с С-входами первого и второго триггеров и с входной шиной, отличающий- с   тем, что, с целью расширени  функциональных возможностей путем обеспечени  возможности выработки импульса, скважность которого равна п ти, третий триггер выполнен JK-типа и его пр мой выход соединен с R-входом второго триггера, пр мой выход которого соединен с J-входом третьего триггера, К-вход которого соединен с инверсным выходом первого триггера.
    1 } Ч 5
    Корректор В.Гирн к
    Подписное
SU874349967A 1987-12-25 1987-12-25 Синхронный делитель частоты на п ть SU1547056A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874349967A SU1547056A1 (ru) 1987-12-25 1987-12-25 Синхронный делитель частоты на п ть

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874349967A SU1547056A1 (ru) 1987-12-25 1987-12-25 Синхронный делитель частоты на п ть

Publications (1)

Publication Number Publication Date
SU1547056A1 true SU1547056A1 (ru) 1990-02-28

Family

ID=21344877

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874349967A SU1547056A1 (ru) 1987-12-25 1987-12-25 Синхронный делитель частоты на п ть

Country Status (1)

Country Link
SU (1) SU1547056A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1272502, кл. Н 03 К 23/00, 15.04.85. Авторское свидетельство СССР № 1298901, кл. Н 03 К 23/40, 04.11.85. Справочник по интегральным микросхемам./Под ред. Б.В.Тарабрина. М.: Энерги , 1980, с. 645, рис. 5- 116. *

Similar Documents

Publication Publication Date Title
SU1547056A1 (ru) Синхронный делитель частоты на п ть
SU1311018A1 (ru) Делитель частоты следовани импульсов на три
SU1411950A1 (ru) Формирователь импульсов
SU1541670A1 (ru) Устройство управлени блоком пам ти
SU1307585A1 (ru) Синхронный делитель частоты на 15 на @ -триггерах
SU1354414A1 (ru) Делитель частоты на три
SU1309303A1 (ru) Синхронный делитель частоты следовани импульсов на п ть
SU1534750A1 (ru) Устройство тактовой синхронизации
SU1213531A1 (ru) Устройство дл выделени одиночных импульсов
SU1330753A1 (ru) Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени
SU1243131A1 (ru) Делитель частоты следовани импульсов
SU1145476A1 (ru) Синхронный делитель частоты следовани импульсов на 5
SU1290504A1 (ru) Устройство дл синхронизации сигналов
SU1394418A1 (ru) Формирователь импульсов
SU1243128A1 (ru) Делитель частоты следовани импульсов
SU1322470A1 (ru) Синхронный делитель частоты
SU1533001A1 (ru) Делитель частоты
SU1531185A1 (ru) Устройство синхронизации импульсов
SU718931A1 (ru) Счетчик по модулю восемь
SU1205277A1 (ru) Устройство дл синхронизации импульсов
SU1256179A1 (ru) Формирователь одиночного импульса
SU790120A1 (ru) Устройство дл синхронизации импульсов
SU1629970A1 (ru) Устройство синхронизации
SU627570A1 (ru) Устройство дл формировани серий импульсов
SU815923A1 (ru) Делитель частоты