SU1243131A1 - Делитель частоты следовани импульсов - Google Patents
Делитель частоты следовани импульсов Download PDFInfo
- Publication number
- SU1243131A1 SU1243131A1 SU853841099A SU3841099A SU1243131A1 SU 1243131 A1 SU1243131 A1 SU 1243131A1 SU 853841099 A SU853841099 A SU 853841099A SU 3841099 A SU3841099 A SU 3841099A SU 1243131 A1 SU1243131 A1 SU 1243131A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- bus
- type trigger
- Prior art date
Links
Abstract
Изобретение Может быть использовано в устройствах вычислительной и измерительной техники, в синтезаторах частоты. Цель изобретени - повышение быстродействи и расширение функциональных возможностей устройства . Делитель содержит D-тригге- ры 2 и 3 и элемент 5 И-НЕ. Введение в устройство 1К-триггера 4 и элемента 7 И-НЕ и соединение их с элементами устройства обеспечили симметричный выходной сигнал на выходной шине 8, т.е. при делении входной частоты на три. 2 ил. 1C 4; оо 00
Description
i
Изобретение относитс к и пyльc- ной техник.е и может быть использовано в устройствах вычислительной и измерительной техники, в синтезаторах частоты.
Цель изобретени - повьшение быстродействи и расширение функциональных возможностей путем обеспече- ш возможности получени симметричного выходного сигнала на второй выходной гаине.
На фиг.1 приведена электрическа функциональна схема устройства5 на фиг.2 - временные диаграммы, по сн ющие его работу.
Делитель частоты следовани импульсов содержит входную шину 1 , со диненную с С-входами первого, второго и третьего триггеров 2-4, причем первый и второй триггеры D-типа, а третий триггер ТК-типа. Выход первого элемента И-НЕ 5 соединен с первой выходной шиной 6, выход второго элемента Й-НЕ 7 - с второй выходной шиной 8. Пр мой выход первого триггера 2 соединен с Х-входом третьего триггера 4 и с первым входом первого элемента И-НЕ 5. Первый вход второго элемента И-НЕ 7 соединен с D- входом первого триггера 2 и с инверсным выходом второго триггера 3, D-вход которого соединен с пр мым выходом третьего триггера 4, инверсный выход которого соединен с вторыми входами первого и второго элементов И-НЕ 5 и 7.
Делитель частоты следоваг-ш импульсов работает следуюпщм образом.
На шину 1 поступают вход1иые импульсы (фиг.2а), в исходном состо нии триггеры 2-4 наход тс в нулевом состо нии. Передним фронтом первого входного импульса в момент tl триггер 2 переключаетс в единичное состо ние (фиг,2Ь ), в момент t2 эад- ним фронтом того же импульса в единичное состо ние переключаетс триггер 4 (фиг.2Ь), в момент t3 передним фронтом второго входного импуль43131I
са единичное состо ние переключаетс триггер 3 (фиг.2г), в момент t4 задним фронтом второго входного импульса триггер 4 переключаетс в нулевое
5 состо ше, поскольку на его Т-входе в .этот момент имеетс единичный уровень с выхода триггера 2, в момент t5 передюим фронтом третьего входного импульса триггеры 2 ,и 3 переклюtO чаютс в нулевое состо ние (фиг.25 и 22,), в момент t6 все триггеры возвращаютс в исходное нулевое состо ние . Таким образом, на выходе элемента 7 имеетс симметричный выходной
15 сигнал (фиг. 2 с), а на выходе элемента 5 - два импульса (фиг.2) на каж- даш три Е;ходных.
Claims (1)
- Формула изобретени.Делитель частоты следовани импульсов , содержащий первый и второй триггеры D-типа, С-вход первого из которых соединен; с входной шиной,пр мой выход - с первым входом первого элемента И-НЕ, выход которого соединен с первой выходной шиной, и вторую выходную шину, от личаю- щ и и СИ тем, что, с целью повышеки быстродействи и расширени функ- грональных возможностей путем обес- возможности получени симметричного выходного сигнала на второй в)ыходной шине, в него введен третий триггер ЧК-типа и второй элемент И-НЕ, выход которого соединен с второй выходной шиной, первый вход - с инверсным выходом второго триггера В-тип;а и с D-входом первого триггера D-типа, второй вход - с вторьш входом первого элемента И-НЕ и с ин- версшш выходом .третьего триггера iK-THna,, пр мой выход которого сое- с D-входом второго триггераD-TKim, 1-вход - с пр мым выходом первого триггера D-типа, С-вход которого соединен с С-входамн второго триггера D-типа и третьего триггера 1К-типа.Редактор И.ШуллаСоставитель А.СоколовТехредИ .ВересКорректор М.МаксимишинецЗаказ 3718/57Тираж 816ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г.Ужгород,ул.Проектна ,4фиг. г
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853841099A SU1243131A1 (ru) | 1985-01-07 | 1985-01-07 | Делитель частоты следовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853841099A SU1243131A1 (ru) | 1985-01-07 | 1985-01-07 | Делитель частоты следовани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1243131A1 true SU1243131A1 (ru) | 1986-07-07 |
Family
ID=21157581
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853841099A SU1243131A1 (ru) | 1985-01-07 | 1985-01-07 | Делитель частоты следовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1243131A1 (ru) |
-
1985
- 1985-01-07 SU SU853841099A patent/SU1243131A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1133665, кл. Н 03 К 23/00, 01.10.82. Авторское свидетельство СССР №1019642, кл. Н 03 К 23/40, 04.01.82. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1158134A (en) | Improved Multirank Multistage Shift Register | |
SU1243131A1 (ru) | Делитель частоты следовани импульсов | |
SU1243128A1 (ru) | Делитель частоты следовани импульсов | |
SU1213531A1 (ru) | Устройство дл выделени одиночных импульсов | |
SU484629A1 (ru) | Генератор одиночных импульсов | |
SU1547056A1 (ru) | Синхронный делитель частоты на п ть | |
SU1190491A1 (ru) | Формирователь одиночного импульса | |
SU1311003A1 (ru) | Формирователь импульсов | |
SU1541670A1 (ru) | Устройство управлени блоком пам ти | |
SU1311018A1 (ru) | Делитель частоты следовани импульсов на три | |
SU1312743A1 (ru) | Устройство дл декодировани кода Миллера | |
SU853788A1 (ru) | Формирователь импульсов | |
SU754660A1 (ru) | Устройство выделения одиночного импульса | |
SU1633484A1 (ru) | Устройство дл защиты от дребезга | |
SU1533001A1 (ru) | Делитель частоты | |
SU1443147A1 (ru) | Фазовый синхронизатор | |
SU566311A2 (ru) | Формирователь импульсов | |
SU1370751A1 (ru) | Формирователь импульсов | |
SU1529450A1 (ru) | Управл емый делитель частоты | |
SU1531185A1 (ru) | Устройство синхронизации импульсов | |
SU1272489A1 (ru) | Устройство дл выделени импульса | |
SU1411950A1 (ru) | Формирователь импульсов | |
SU1213540A1 (ru) | Делитель частоты с нечетным коэффициентом делени | |
SU1471290A1 (ru) | Формирователь одиночных импульсов | |
SU1394416A1 (ru) | Формирователь импульсов |