SU1629970A1 - Устройство синхронизации - Google Patents

Устройство синхронизации Download PDF

Info

Publication number
SU1629970A1
SU1629970A1 SU894670763A SU4670763A SU1629970A1 SU 1629970 A1 SU1629970 A1 SU 1629970A1 SU 894670763 A SU894670763 A SU 894670763A SU 4670763 A SU4670763 A SU 4670763A SU 1629970 A1 SU1629970 A1 SU 1629970A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
flip
flop
output
bus
Prior art date
Application number
SU894670763A
Other languages
English (en)
Inventor
Елена Юрьевна Хаджинова
Любовь Александровна Рыженко
Original Assignee
Предприятие П/Я В-2141
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2141 filed Critical Предприятие П/Я В-2141
Priority to SU894670763A priority Critical patent/SU1629970A1/ru
Application granted granted Critical
Publication of SU1629970A1 publication Critical patent/SU1629970A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение может использоватьс  в устройствах автоматики и вычислительной техники. Цель - расширениеi функциональных возможностей путем формировани  двух синхронизированных импульсов по переднему и заднему фронтам тактового импульса, достигаетс  введением третьего 3 в четвертого 4 D-триггеров и дополнительной ,выходной шины 11. Устройство также содержит первый 1 и второй 2 D-триг- геры, первый 5 и второй 6 элементы совпадени , инвертор 7, входную шилу 8, шилу 9 тактовых импульсов, выходную шину 10. 2 ил,

Description

фиг 1
Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматик и вычислительной техники.
Цель изобретени  - расширение функциональных возможностей путем формировани  двух синхронизированных импульсов по переднему и заднему фронтам тактового импульса.
На фиг.1 приведена электрическа  функциональна  схема устройства; на фиг«2 - временные диаграммы, по сн ющие работу устройства.
Устройство синхронизации содержит первый 1, второй 2, третий 3 и четвертый 4 D-триггеры, первый 5 и второй 6 элементы совпадени , инвертор 7
D-входы первого 1 и второго D- триггеров соединены с входной шиной 8 и с R-входами третьего 3 и четвертого 4 D-триггеров, С-вход первого D-триггера 1 соединен с шиной 9 так- товых импульсов и через инвертор 7 с С-входом второго D-триггера 2, инверс ный выход которого соединен с первым входом первого элемента 5 совпадени , второй вход которого соединен с пр мым выходом первого D-триггера 1, инверсный выход которого соединен с первым входом второго элемента 6 совпадени , второй вход которого соединен с пр мым выходом второго D-триг гера S-вход третьего D-триггера З соединен с выходом первого элемента
5совпадени , третий вход которого соединен с С-входом второго D-триггера 2, второй вход - с выходной шиной JO, с D-входом третьего D-триггера
3 и с С-входом четвертого D-триггера 4, инверсный выход которого соединен с R-входом второго D-триггера 2, S-вход - с выходом второго элемента
6совпадени , третий вход которого соединен с С-входом первого D-триге- ра 1, второй вход - с дополнительной выходной шиной 1J, с D-входом четвертого D-триггера 4 и с С-входом третьего D-триггера З, инверсный выход которого соединен с R-входом первого D-триггера З,
Устройство синхронизации работает следующим образом,
В исходном состо нии триггеры 1-4 в состо нии О С приходом входного импульса (фиг,26), если первым прошел передний фронт тактового импульса (фиг,2а), устанавливаетс  в J триггер 1 (фиг,2в), с приходом заднего
0 5 0
Q
5
5
фронта тактового импульса устанавливаетс  в J триггер 2 (фиг.2г). Перепад из О в 1 на выходе триггера 2 устанавливает в 1 триггер 3 (фиг2д), который низким уровнем с инверсного выхода сбросит в О триггер 1, закончив формирование на его выходе импульса синхронизации по переднему фронту (фиг.2в). Дл  окончани  формировани  импульса синхронизации по заднему фронту (выход триггера 2) по S-входу установитс  1 в триггере 4 (фиг.2е),сбрасыва  в О триггер 2, Условие установки в 1 триггера по входу формируетс  на выходе элемента 6 (фиг.2з), на котором совпадают высокие уровни с пр мого выхода триггера 2 и инверсного выхода триггера 1 с тактовым импульсом.
В случае, если первым прошел задний фронт тактового импульса, работа устройства аналогична описанному, но друга  очередность срабатывани .

Claims (1)

  1. Формула изобретени 
    Устройство синхронизации, содержащее первый и второй D-триггеры, D-входы которых соединены с входной шиной, С-вход первого D-триггера соединен с шиной тактовых импульсов и через инвертор с С-входом второго D-триггера, инверсный выход которого соединен с первым входом первого элемента совпадени , второй вход которого соединен с пр мым выходом первого D-триггера, инверсный зыход которого соединен с первым входом второго элемента совпадени , второй вход которого соединен с пр мым выходом второго D-триггера, выходную шину, отличающеес  тем, что, с целью расширени  функциональных возможностей, в него введены дополнительна  выходна  шина, третий и четвертый D-триггеры, S-вход первого из которых соединен с выходом первого элемента совпадени , третий вход которого соединен с С-входом второго D-триггера, второй вход - с выходной шиной, с D-входом третьего D-триггера и с С-входом четвертого D-триггера, инверсный выход которого соединен с R-входом второго D-триггера , S-вход - с выходом второго элемента совпадени , . третий вход которого соединен с С-входом первого
    D-триггера, второй вход - с дополнительной выходной шиной, с D-входом четвертого D-триггера и с С-входом третьего D-триггера, инверсный выход которого соединен: с R-входом первого D-триггера, R-вход - с R-вхо- дом четвертого D-триггера и с входной шиной.
    Фиг. 2
SU894670763A 1989-03-30 1989-03-30 Устройство синхронизации SU1629970A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894670763A SU1629970A1 (ru) 1989-03-30 1989-03-30 Устройство синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894670763A SU1629970A1 (ru) 1989-03-30 1989-03-30 Устройство синхронизации

Publications (1)

Publication Number Publication Date
SU1629970A1 true SU1629970A1 (ru) 1991-02-23

Family

ID=21438012

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894670763A SU1629970A1 (ru) 1989-03-30 1989-03-30 Устройство синхронизации

Country Status (1)

Country Link
SU (1) SU1629970A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 627574, кл« Н 03 К 5/04,11.11.76. Авторское свидетельство СССР Н 130756А, кл. Н 03 К 5/153, 1985. *

Similar Documents

Publication Publication Date Title
SU1629970A1 (ru) Устройство синхронизации
SU1531185A1 (ru) Устройство синхронизации импульсов
SU1651374A1 (ru) Синхронный делитель частоты
SU1734199A1 (ru) Устройство синхронизации импульсов
SU1411950A1 (ru) Формирователь импульсов
SU1307563A1 (ru) Синхронизирующее устройство
SU1309303A1 (ru) Синхронный делитель частоты следовани импульсов на п ть
SU1378029A1 (ru) Устройство дл формировани импульсов
SU809483A1 (ru) Фазовый компаратор
SU1188867A1 (ru) Устройство дл синхронизации импульсов
SU1163466A1 (ru) Формирователь импульсов
SU553737A1 (ru) Устройство синхронизации
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU1667268A1 (ru) Устройство предварительной синхронизации
SU1451841A1 (ru) Устройство дл вычитани и выделени импульсов
SU758501A1 (ru) Устройство дл синхронизации импульсов
SU633152A1 (ru) Синхронизирующее устройство
SU1368962A2 (ru) Формирователь импульсов по переднему и заднему фронтам входного сигнала
SU1403351A1 (ru) Устройство дл выделени одиночного импульса из непрерывной последовательности
SU1187258A1 (ru) Устройство для формирования импульсов разностной частоты
SU1287163A1 (ru) Устройство дл синхронизации импульсов
SU1085003A1 (ru) Формирователь сигнала опорной частоты
SU1307560A1 (ru) Устройство дл тактовой синхронизации и выделени пачки импульсов
SU658560A1 (ru) Вычитатель частот
SU1243113A1 (ru) Устройство дл синхронизации импульсов