SU1290504A1 - Устройство дл синхронизации сигналов - Google Patents
Устройство дл синхронизации сигналов Download PDFInfo
- Publication number
- SU1290504A1 SU1290504A1 SU853952212A SU3952212A SU1290504A1 SU 1290504 A1 SU1290504 A1 SU 1290504A1 SU 853952212 A SU853952212 A SU 853952212A SU 3952212 A SU3952212 A SU 3952212A SU 1290504 A1 SU1290504 A1 SU 1290504A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- bus
- trigger
- synchronizing signals
- output
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике. Цель - повышение надежности работы. Она достигаетс тем, что в устройство дл синхронизации сигналов, содержащее триггеры 1, 2 1К-типа, инвертор 3, входные шины 4, 5 и шину 7 тактовых импульсов , введены новые электрические св зи между функциональными элементами . Изобретение позвол ет получить стабильный по длительности входной импульс и может быть использовано а устройствах автоматики и вычислительной техники. 2 ил. с «9 J С ФмгЛ
Description
Изобретение относитс к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.
Цель изобретени - повышение надежности работы за счет получени стабильного по длительности выходного импульса.
На фиг.1 приведена электрическа функциональна схема устройства; на фиг.2 - временные, диаграммы, по сн ющие его работу.
Устройство дл синхронизации сигналов содержит первый 1 и второй 2 триггеры 1 и 2, каждый из которых 1К-типа, инвертор 3, причем пр мой выход первого триггера 1 соединен с выходной шиной 4 и 1-входом второго триггера, инверсный выход которого соединен с первым 1-входом первого триггера 1, второй 1-вход которого соединен через инвертор 3 с первой входной шиной 5 и с К-входом второго триггера 2. Третий I- вход - с второй входной шиной 6, К-вход - с шиной 1, С-входы триггеров Г и 2 соединены с шиной 7 тактовых импульсов.
Устройство дл синхронизации сигналов работает следукнцим. образом В исходном состо нии оба триггера наход тс в нулевом состо нии, на первую и вторую входные шины 5 и 6 поступает потенциал О, а на шину 7 поступают тактовые импульсы (фиг.2а
При по влении сигнала на второй входной шине 6 (фиг.2 б) на всех 1-входах триггера I устанавливаетс потенциал 1 и с первым же тактовы импульсом триггер 1 устанавливаетс в единичное состо ние. На шине 4 устройства Армируетс передний фронт импульса (фиг.2 в). Счпедую- щим тактовым импульсом триггер 1 переходит в нулевое состо ние, так как на его К-вход поступает потенциал 1, На шине 4 устройства формируетс задний фронт импульса (фиг.2 в) и одновременно триггер 2 переходит в единичное состо ние.
В последующие моменты времени
до поступлени сигнала по шине 5, триггер 2 остаетс в единичном состо нии , так как на его I- и К-вхо- дах установлен потенциал О. По-
тенциал О с инверсного выхода триггера 2, поступа на 1-вход триггера , запрещает повторный запуск триггера Ь независимо от поступлени последующих сигналов по шине 6
(фиг.2 б). Сигнал, поступак дий с первой входной шины 5 (фит.2 д), сбрасывает триггер 2, но через инвертор 3 удерживает триггер 1 в нулевом состо нии, независимо от поступлени сигналов по шине 6
(фиг.2 б). После окончани сигнала на первой входной шине 5 устройство переходит в исходное состо ние.
25
ормула изобретени
Устройство дл синхронизации сигналов, содержащее два триггера, каждый из которых 1К-типа, С-входы
которых соединены с шиной тактовых . импульсов, пр мой выход первого триггера соединен с выходной шиной и с 1-входом второго триггера, инверсный выход которого соединен с
первым 1-входом первого триггера, второй 1-вход которого соединен через инвертор с первой входной шиной ,К-вход - с шиной логической единицы , втора входна шина, о т л и чающеес тем, что, с целью повьш1ени надежности работы за счет получени стабильного по длительности выходного импульса, перва входна шина соединена с К-входом
второго триггера, а втора входна шина - с третьим 1 входом первого триггера.
Составитель Т.Сокблова Редактор Л.Пчолинска Техред М.Ходанич Корректор А.Обручар
Заказ 7915/56Тираж 922Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5
Производственно-полигра мческое предпри тие, г. Ужгород, ул. Проектна , 4
J
J
: i I
CNJ
M
Ю
«4 oa
Claims (1)
- 25 Формула изобретенияУстройство для синхронизации сигналов, содержащее два триггера, каждый из которых IK-типа, С-входы 50 которых соединены с шиной тактовых импульсов, прямой выход первого триггера соединен с выходной шиной и с 1-входом второго триггера, инверсный выход которого соединен с 35 первым 1-входом первого триггера, второй 1-вход которого соединен через инвертор с первой входной шиной,К-вход - с шиной логической единицы, вторая входная шина, о т л и 40 чающееся тем, что, с целью повышения надежности работы за счет получения стабильного по длительности выходного импульса, первая входная шина соединена с К-входом 45 второго триггера, а вторая входная шина г- с третьим 1-входом первого триггера.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853952212A SU1290504A1 (ru) | 1985-09-12 | 1985-09-12 | Устройство дл синхронизации сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853952212A SU1290504A1 (ru) | 1985-09-12 | 1985-09-12 | Устройство дл синхронизации сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1290504A1 true SU1290504A1 (ru) | 1987-02-15 |
Family
ID=21196895
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853952212A SU1290504A1 (ru) | 1985-09-12 | 1985-09-12 | Устройство дл синхронизации сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1290504A1 (ru) |
-
1985
- 1985-09-12 SU SU853952212A patent/SU1290504A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 790228, ют. Н 03 К 5/13, 1979. Патент DD № 104886, кп. Н 03 К 5/00, 1974. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1290504A1 (ru) | Устройство дл синхронизации сигналов | |
SU1541670A1 (ru) | Устройство управлени блоком пам ти | |
SU1307585A1 (ru) | Синхронный делитель частоты на 15 на @ -триггерах | |
SU1311018A1 (ru) | Делитель частоты следовани импульсов на три | |
SU1462291A1 (ru) | Устройство дл определени экстремальных значений последовательности чисел | |
SU1264315A1 (ru) | Многофазный генератор тактовый | |
SU1547056A1 (ru) | Синхронный делитель частоты на п ть | |
SU1261095A1 (ru) | Умножитель частоты следовани импульсов | |
SU1264320A1 (ru) | Устройство дл выделени одиночного импульса | |
SU1525876A1 (ru) | Устройство дл выделени тактового импульса | |
SU1322220A1 (ru) | Преобразователь масштаба времени | |
SU1188882A1 (ru) | Резервированный делитель частоты | |
SU1035785A1 (ru) | Преобразователь последовательности импульсов в одиночный импульс | |
SU1485223A1 (ru) | Многоканальное устройство для ввода' информации | |
SU375651A1 (ru) | Частотно-импульсное множительно- делительное устройство-^ | |
SU1307584A1 (ru) | Синхронный делитель частоты на 9 на @ -триггерах | |
SU1228245A2 (ru) | Устройство дл синхронизации импульсов | |
SU718931A1 (ru) | Счетчик по модулю восемь | |
SU1734199A1 (ru) | Устройство синхронизации импульсов | |
SU1307563A1 (ru) | Синхронизирующее устройство | |
SU1378029A1 (ru) | Устройство дл формировани импульсов | |
SU1213529A1 (ru) | Устройство синхронизации | |
SU1584097A1 (ru) | Устройство дл контрол очередности поступлени импульсов в N последовательност х | |
SU1243128A1 (ru) | Делитель частоты следовани импульсов | |
SU1241467A1 (ru) | Устройство дл контрол последовательности импульсов |