SU1536437A2 - Device for check of synchronism of reproduced signals - Google Patents

Device for check of synchronism of reproduced signals Download PDF

Info

Publication number
SU1536437A2
SU1536437A2 SU884425219A SU4425219A SU1536437A2 SU 1536437 A2 SU1536437 A2 SU 1536437A2 SU 884425219 A SU884425219 A SU 884425219A SU 4425219 A SU4425219 A SU 4425219A SU 1536437 A2 SU1536437 A2 SU 1536437A2
Authority
SU
USSR - Soviet Union
Prior art keywords
pseudo
shift register
output
synchronism
adder
Prior art date
Application number
SU884425219A
Other languages
Russian (ru)
Inventor
Игорь Васильевич Чуманов
Original Assignee
Предприятие П/Я В-8071
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8071 filed Critical Предприятие П/Я В-8071
Priority to SU884425219A priority Critical patent/SU1536437A2/en
Application granted granted Critical
Publication of SU1536437A2 publication Critical patent/SU1536437A2/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение касаетс  накоплений информации. Цель изобретени  - уменьшение погрешности контрол  синхронизма. В случае временного пропадани  воспроизводимой псевдослучайной последовательности символов с входной шины 2 псевдослучайного сигнала на регистр 4 сдвига поступает уровень логического нул . При этом регистр 4 сдвига обеспечивает формирование на выходе элемента ИЛИ- НЕ 12 уровн  логической единицы, который поступает через элемент ИЛИ 11 на детектор 3 отсутстви  ошибок, предотвраща  его срабатывание. 1 ил.The invention relates to the accumulation of information. The purpose of the invention is to reduce the error in checking synchronism. In the case of a temporary loss of a reproducible pseudo-random sequence of characters from the input bus 2 of the pseudo-random signal, the logic zero level arrives at the shift register 4. In this case, the shift register 4 ensures the formation at the output of an ORIEN 12 element of a logical unit level, which is fed through the OR 11 element to the detector 3 without errors, preventing its triggering. 1 il.

Description

Изобретение относится к накопле^' нию информации, а именно к устройствам для контроля синхронизма воспроизведенных сигналов.The invention relates to the accumulation of information, in particular to devices for controlling the synchronism of reproduced signals.

Цель изобретения - уменьшение погрешности контроля синхронизма воспроизведенных сигналов.The purpose of the invention is to reduce the error of control of the synchronism of reproduced signals.

На чертеже изображен один из возможных вариантов предлагаемого устройства для контроля синхронизма воспроизведенных сигналов.The drawing shows one of the possible variants of the proposed device for controlling the synchronism of reproduced signals.

Устройство содержит первый сумматор 1 по модулю два, первый вход которого соединен с входной шиной 2 ! псевдослучайного сигнала, детектор 3 1 отсутствия ошибок, регистр 4 сдвига ! и второй сумматор 5 по модулю два. : Тактовый вход регистра 4 сдвига и • тактовый вход детектора 3 отсутствия • ошибок подключены к шине 6 тактовых импульсов, входы второго сумматора 5 ! соединены с выходами регистра 4 сдви' га, выход второго сумматора 5 соединен с вторым входом первого сумматора 1 .The device contains a first adder 1 modulo two, the first input of which is connected to the input bus 2! pseudo-random signal, detector 3 1 no errors, register 4 shift! and the second adder 5 modulo two. : The clock input of the shift register 4 and • the clock input of the detector 3 are absent • errors are connected to the bus 6 clock pulses, the inputs of the second adder 5! connected to the outputs of the register 4 shift 'ha, the output of the second adder 5 is connected to the second input of the first adder 1.

Устройство содержит также детектор 7 псевдослучайной последовательности, триггер 8 и коммутатор 9, первый сигнальный вход которого соединен с входной шиной 2 псевдослучайного сигнала, а второй сигнальный вход : с выходом второго сумматора 5. Выход ; коммутатора 9 соединен с информационным входом регистра 4 сдвига, а уп- • равняющий вход - с выходом триггера 8, |подключенного к выходной шине 1Q.The device also contains a pseudo-random sequence detector 7, a trigger 8 and a switch 9, the first signal input of which is connected to the input bus 2 of the pseudo-random signal, and the second signal input: with the output of the second adder 5. Output; switch 9 is connected to the information input of shift register 4, and the equalizing input is connected to the output of trigger 8 connected to output bus 1Q.

Юдин вход триггера 8 соединен с выходом детектора 3 отсутствия ошибок, а другой вход - с выходом детектора 7 псевдослучайной последовательности. ί Входы последнего подключены к выходу ' первого сумматора 1 и к шине 6 тактовых импульсов.The single input of trigger 8 is connected to the output of the detector 3 of the absence of errors, and the other input is connected to the output of the detector 7 of the pseudo-random sequence. ί The inputs of the latter are connected to the output of the first adder 1 and to the bus 6 clock pulses.

Устройство содержит, кроме того, элемент ИЛИ 11, через который выход первого сумматора 1 подключен к детектору 3 отсутствия ошибок, и элемент ИЛИ-НЕ 12, подсоединенный входами к выходам регистра.4 сдвига, при этом последний выполнен с дополнительными выходами, подключенными к другим входам элемента ИЛИ-НЕ 12, соединенного выходом с входом элемента ИЛИ 11.The device also contains an OR element 11, through which the output of the first adder 1 is connected to the error detector 3, and an OR-NOT 12 element connected to the outputs of the shift register 4, the latter being made with additional outputs connected to other the inputs of the element OR NOT 12 connected by the output to the input of the element OR 11.

Устройство для контроля синхронизма воспроизведенных сигналов работает следующим образом.A device for controlling the synchronism of reproduced signals works as follows.

На входную шину 2 псевдослучайного сигнала и на шину 6 тактовых импульсов с выходов контролируемого канала цифровой магнитной записи-воспроизведения подаются соответственно воспроизводимый цифровой сигнал и сопровождающий его тактовый синхросигнал воспроизведения. При этом воспроизводимый цифровой сигнал представляет собой тестовый сигнал, имеющий вид псевдослучайной последовательности символов.To the input bus 2 of the pseudo-random signal and to the bus 6 clock pulses from the outputs of the monitored channel of the digital magnetic recording-reproduction, respectively, the reproduced digital signal and the accompanying clock synchronization signal of reproduction are supplied. In this case, the reproduced digital signal is a test signal having the form of a pseudo-random sequence of characters.

В первоначальный момент работы в случае отсутствия синхронизма между воспроизводимой псевдослучайной последовательностью символов и контрольной псевдослучайной ’последовательностью символов, формируемой регистром 4 сдвига и вторым сумматором 5, первый сумматор 1 вырабатывает сигнал ошибок.Этот сигнал представляет собой по структуре псевдослучайную последовательность, период и закон кодообразования которой соответствуют воспроизводимой псевдослучайной. последовательности символов. Сигнал ошибок первого сумматора 1 воздействует на детектор 7 псевдослучайной последовательности, который переключает триггер 8, При этом последний переключает коммутатор 9, который начинает пропускать воспроизводимую псевдослучайную последовательность символов на информационный вход регистра 4 сдвига. После полного заполнения регистра 4 сдвига безошибочной воспроизводимой псевдослучайной последовательностью символов первый сумматор 1 перестает формировать сигнал ошибок, что фиксируется детектором 3 отсутствия ошибок. При этом последний формирует сигнал, возвращающий в исходное состояние триггер 8, который переключает коммутатор 9. В ре•зультате этого регистр 4 сдвига и второй сумматор 5 начинают формировать контрольную псевдослучайную Иоследовательность символов, синхронную с воспроизводимой псевдослучайной последовательностью символов. При этом первый’сумматор 1 не формирует сигнал ошибок или формирует только одиночные символьные ошибки, ка которые не реагирует детектор 7 псевдослучайной последовательности.At the initial moment of operation, in the absence of synchronism between the reproduced pseudorandom sequence of characters and the control pseudorandom sequence of characters generated by the shift register 4 and the second adder 5, the first adder 1 generates an error signal. This signal is a pseudorandom sequence in structure, the period and code formation of which correspond to the reproducible pseudo-random. character sequences. The error signal of the first adder 1 acts on the pseudo-random sequence detector 7, which switches the trigger 8, while the latter switches the switch 9, which begins to pass the reproduced pseudo-random sequence of characters to the information input of the shift register 4. After the register 4 is completely filled with an error-free reproducible pseudorandom sequence of characters, the first adder 1 ceases to generate an error signal, which is detected by the detector 3 for the absence of errors. In this case, the latter generates a signal that returns to the initial state trigger 8, which switches the switch 9. As a result, the shift register 4 and the second adder 5 begin to form a control pseudorandom character sequence synchronous with the reproduced pseudorandom character sequence. Moreover, the first adder 1 does not generate an error signal or generates only single symbolic errors, which the pseudo-random sequence detector 7 does not respond to.

После сбоя тактового синхросигнала воспроизведения, выражающегося в уменьшении или увеличении числа так1536437 товых интервалов за определенный промежуток времени, нарушается синхронизм между воспроизводимой и контрольной псевдослучайными последовательностями символов. Так, например, при возникновении лишнего тактового импульса происходит дополнительный · сдвиг информации в регистре 4 сдвига, в результате чего последующая контрольная псевдослучайная последовательность символов формируется со сдвигом на один такт относительно воспроизводимой псевдослучайной последовательности символов. При этом первый сумматор 1 формирует сигнал ошибок, на который реагирует детектор 7 псевдослучайной последовательности, переключающий триггер 8, Выходной сигнал триггера 8 поступает на выходную шину 10 и переключает коммутатор 9, через который начинается повторный ввод в синхронизм.регистра 4 сдвига.After a failure of the clock synchronization signal of reproduction, which is expressed in a decrease or increase in the number of clock intervals for a certain period of time, the synchronism between the reproduced and control pseudorandom sequences of symbols is violated. So, for example, when an extra clock pulse occurs, an additional information shift occurs in the shift register 4, as a result of which the subsequent control pseudorandom sequence of characters is formed with a shift of one clock cycle relative to the reproduced pseudorandom sequence of characters. In this case, the first adder 1 generates an error signal to which the pseudo-random sequence detector 7 responds, triggering the trigger 8. The output signal of the trigger 8 is fed to the output bus 10 and switches the switch 9, through which re-synchronization of the shift register 4 begins.

В случае временного пропадания воспроизводимой псевдослучайной последовательности символов с входной шины 2 псевдослучайного сигнала на информационный вход регистра 4 сдвига поступает уровень ”0. При этом регистр 4 сдвига обеспечивает формирование на выходе элемента ИЛИ-НЕ 12 уровня 1, который поступает через элемент ИЛИ 11 на детектор 3 отсутст5 вия ошибок, предотвращая его срабатывание. Последнее обеспечивает срабатывание детектора 3 отсутствия ошибок только при поступлении на входную шину 2 псевдослучайного сигнала безЮ ошибочной воспроизводимой псевдослучайной последовательности символов.In the event of a temporary disappearance of the reproduced pseudo-random sequence of characters from the input bus 2 of the pseudo-random signal, the level 0 is received at the information input of the shift register 4. In this case, the shift register 4 ensures the formation at the output of the OR-NOT 12 element of level 1, which enters through the OR element 11 to the detector 3 of the absence of errors, preventing its operation. The latter ensures the operation of the detector 3 of the absence of errors only when a pseudo-random signal is received on the input bus 2 without an erroneous reproducible pseudo-random sequence of characters.

Предлагаемое изобретение позволяет в значительной степени уменьшить погрешность контроля синхронизма воспро15 изведенных сигналов.The present invention allows to significantly reduce the error of control of the synchronism of reproduced signals.

Claims (1)

Формула изобретенияClaim Устройство для контроля синхрониз20 .ма воспроизведенных сигналов по 'авт,св. 1? 1256092, отличающееся тем, что, с целью уменьшения погрешности контроля синхронизма, в него введены элемент ИЛИ, через ко25 торый выход первого сумматора подключен к детектору отсутствия ошибок, и элемент ИЛИ-НЕ, подсоединенный входами к выходам регистра сдвига, причем регистр сдвига выполнен с допол30 нительными выходами, подключенными к другим входам элемента ИЛЙ-НЕ, соеди-, ненного выходом с входом элемента ИЛИ.Device for controlling synchronization. 20 of reproduced signals by 'ed, sv. 1? 1256092, characterized in that, in order to reduce the error of synchronism control, an OR element is inserted into it, through which the output of the first adder is connected to the error detector, and an OR-NOT element connected to the inputs of the shift register outputs, the shift register being made with additional outputs connected to other inputs of the OR-NOT element connected to the output with the input of the OR element.
SU884425219A 1988-05-16 1988-05-16 Device for check of synchronism of reproduced signals SU1536437A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884425219A SU1536437A2 (en) 1988-05-16 1988-05-16 Device for check of synchronism of reproduced signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884425219A SU1536437A2 (en) 1988-05-16 1988-05-16 Device for check of synchronism of reproduced signals

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1256092A Addition SU261009A1 (en) BUNKER OF THE CLEANING MACHINE

Publications (1)

Publication Number Publication Date
SU1536437A2 true SU1536437A2 (en) 1990-01-15

Family

ID=21374920

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884425219A SU1536437A2 (en) 1988-05-16 1988-05-16 Device for check of synchronism of reproduced signals

Country Status (1)

Country Link
SU (1) SU1536437A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1256092, кл. G 11 В 37/36,11.02.85. *

Similar Documents

Publication Publication Date Title
US4541104A (en) Framing circuit for digital system
SU1536437A2 (en) Device for check of synchronism of reproduced signals
JP2752912B2 (en) Burst signal detection circuit
SU1190415A1 (en) Device for detecting decoding synchronism fault in case of reproducing from record medium
SU1256092A1 (en) Device for checking synchronism of reproduced signals
SU1660231A1 (en) System with redundancy and delay
KR930002893Y1 (en) Corresponding signal detecting circuit
SU1667228A1 (en) Generator of pseudo-random pulse train
US5459752A (en) Simple digital method for controlling digital signals to achieve synchronization
SU1649642A2 (en) Device for monitoring pulse train
RU1833878C (en) Device for numerical circuits control
SU1056468A1 (en) Ring counter
SU957425A1 (en) Device for checking pulse train
SU1099395A1 (en) Receiver of commands for slaving velocity
EP0216427B1 (en) Device for deriving a synchronizing signal
SU1157540A1 (en) Device for comparing numbers
SU1367015A1 (en) Device for checking logic units
SU1026283A1 (en) Phase discriminator
SU1385119A1 (en) Time check signal selector
SU1297052A1 (en) Signature analyzer
SU1175030A1 (en) Device for checking pulse sequence
SU1727175A1 (en) Address signal control device for serial memory
SU1293761A1 (en) Device for checking blocks of buffer memory
SU1660147A1 (en) Pseudorandom sequence generator
SU1129645A1 (en) Device for determining critical situation state