SU1520522A1 - Устройство ввода с самоконтролем - Google Patents

Устройство ввода с самоконтролем Download PDF

Info

Publication number
SU1520522A1
SU1520522A1 SU884384862A SU4384862A SU1520522A1 SU 1520522 A1 SU1520522 A1 SU 1520522A1 SU 884384862 A SU884384862 A SU 884384862A SU 4384862 A SU4384862 A SU 4384862A SU 1520522 A1 SU1520522 A1 SU 1520522A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
signal
inputs
Prior art date
Application number
SU884384862A
Other languages
English (en)
Inventor
Борис Павлович Максимов
Василий Алексеевич Филиппов
Хаим Манаширович Якубов
Original Assignee
Предприятие П/Я М-5308
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5308 filed Critical Предприятие П/Я М-5308
Priority to SU884384862A priority Critical patent/SU1520522A1/ru
Application granted granted Critical
Publication of SU1520522A1 publication Critical patent/SU1520522A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  ввода дискретных сигналов с самоконтролем. Цель изобретени  - расширение области применени  за счет автоматизации самоконтрол . Устройство содержит элементы И 12-14, триггеры 15, 16, распределитель 10 импульсов и блок 23 нормализации сигналов устанавливаетс  в состо ние, при котором на его выходе сигналы логических нулей. Это состо ние контролируетс  элементом И 11. Включением триггера 16 блок 23 нормализации сигналов устанавливаетс  в состо ние,при котором на его выходе по вл ютс  сигналы логических единиц. Это состо ние контролируетс  элементом И 12. В случае отсутстви  неисправности триггеры 15 и 16 сбрасываютс  и на выходе устройства присутствует входной код. 2 з.п. ф-лы, 4 ил.

Description

in п
ел to о ел го
KD
фиг.1
Изобретение относитс  к вычислительной технике и может быть использовано дл  ввода дискретных сигналов с самоконтролем.
Целью изобретени ,  вл етс  расширение области применени  за счет автоматизации самоконтрол .
На фиг. 1 представлена схема устройства ввода с самоконтролем; на фиг. 2-4 - временные диаграммы работы устройства в различных режимах.
Устройство сддержит N входных цепей , в каждую из которых вход т датчик 1, диод 2, разв зьшающие резисто- ры 3 и 4 и элемент 5 гальванической разв зки, диоды 6 и 7, ключи 8 и 9, распределитель 10 импульсов, с первого по четвертый элементы К 11-14, первый 15 и второй 16 триггеры, резис торы 17-20, элементы 21 и 22 гальванической разв зки, блок 23 нормализации , элементы 5, 21 и 22 гальванической разв зки вьтолкены на оптронах.
В качестве распределител  10 им- пульсов использована лини  задержки. Устройство работает следующим образом .
Исходное состо ние элементов схемы может быть различным. При поступлении входного сигнала запуска (фиг,1, и 2) на вход распределител  10 импульсов и на R-входы триггеров 15 и 16 происходит установка триггеров в. исходное нулевое состо ние, при этом элементы 21 и 22 гальванической раз- в зки на выходах имеют состо ние логической единицы ключи .8 и 9, вьшол- ненные на транзисторах , открыты.
Через врем , равное задержке на первом участке линии задержки, на первом выходе распределител  10 импульсов формируетс  сигнал, устанавливающий триггер 15 в состо ние логической единицы, при этом на выходе элемента 21 гальванической разв зки устанавливаетс  логический ноль.Тран зисторный ключ 8 закрываетс , при этом токи идут от-шины положительного потенциала через резисторы 3 и 4, светодиоды элементов 5 гальваническо разв  зки и транзисторный ключ 9. В случае нормальной работы на входах элемента И 11 - сигналы низкого уровн , а на его выходе - сигнал логической единицы.
Через врем , равное задержке на втором участке линии зaдepжки нa втором выходе распределител  10 импульсов формируетс  сигнал, который поступает на вход элемента И 13 и при наличии на другом входе элемента И 13 логической единицы поступает на второй R-вход триггера 15 и на S-вход триггера 16, при этом триггер 15 устанавливаетс  в состо ние логического нул , а триггер 16 - в состо ние логической единицы. Сигналы с элементов 21 и 22 гальванической paзв з ки открьшают транзисторньш ключ 8 и закрывают транзисторный ключ 9 соответственно . Ток через светодиоды элементов 5 гальванической разв зки не идет, и на выходах последних устанавливаютс  сигналы логических единиц. На выходе элемента И 12 устанавливаетс  сигнал логической единицы .
Через врем , равное задержке на третьем участке линии задержки, на распределителе 10 импульсов, на третьем выходе, формируетс  сигнал,который поступает на вход элемента И 14 и при наличии логической единицы на другом входе элемента И 14 этот сигнал устанавливает по второму R-входу триггер 16 в состо ние логического нул . Сигналы с в()1ходов элементов 21 и 22 гальванической разв зки открывают оба транзисторных ключа 8 и 9. При этом, если контактньй датчик 1 замкнут, то ток минует светодиод элемента 5 гальванической разв зки через резистор 3, контакт 1 и транзисторный ключ 8 и на выходе элемента 5 формируетс  сигнал логической единицы . Если контактный датчик 1 разомкнут , то ток протекает от шины положительного потенциала через резисторы 3 и 4, светодиод элемента 5 гальванической разв зки и транзисторный ключ 9 и на выходе элемента 5 формируетс  сигнал логического нул . Таким образом. На выходах блока 23 нормализации, подключенных к выходу устройства, устанавливаетс  код, завис щий от состо ни  контактных датчиков .
Через врем , равное задержке на четвертом участке линии задержки, на четвертом выходе распределител  10 импульсов формируетс  сигнал, который  вл етс  признаком готовности, о наличии инфор.мации, о состо нии контактных датчиков дл  внешнего устройства, при этом выходы триггеров 15 и 16,  вл кмциес  выходами признака ошибки устройства, наход тс  в нулевом соето нии . в том случае, если после формировани  на втором выходе распределител  10 импульсов сигнала (фиг. 3) на всех входах элемента И 12 не установ тс  сигналы логической единицы, то на выходе элемента И 12 не установитс  сигнал логической единицы, и тогда сигнал с третьего выхода распределител  10 импульсов на пройдет через элемент И 14. При этом триггер 16 остаетс  в состо нии логической единицы , транзисторный ключ 8 открыт, а транзисторный ключ 9 закрыт. При формировании распределителем 10 импульсов сигнала на четвертом выходе на выходах признака ошибки устройства стоит код, указывающий на невьтолнег ние проверки на наличие всех единиц. При этом выход триггера 15 находитс  в состо нии логического нул , что указывает на отсутствие неисправности при проведении проверки тракта на все нули, выход триггера 16 находитс  в состо нии логической единицы, что . указывает на наличие неисправности при проведении проверки тракта на все единицы.
В том случае, если после формировани  на первом выходе распределител  10 импульсов сигнала (фиг. 4) на всех входах элемента И 11 не установ тс  сигналы логических нулей, то на выходе элемента И 11 не установитс  сиг- нал логической единицы, и тогда сигнал с второго выхода распределител  10 импульсов не пройдет через элемент И 13. При этом триггер 15 остаетс  в состо нии логической единицы, транзисторный ключ 8 закрыт, а транзисто ный ключ 9 открыт. На выходе устройства будет код, указывающий на невыполнение проверки о наличии всех нулей . При этом выход триггера 15 находитс  в состо нии логической единицы , что указывает на наличие неисправности при проведении проверки тракта на все нули; выход триггера 16 находитс  в состо нии логического нул , что указывает на отсутствие неисправности при проведении проверки тракта на все единицы.
В устройстве резистором 3 ограничиваетс  ток через датчик 1. Резистор 4 ограничивает ток на входе элемента 5 гальванической разв зки при разомкнутом контакте датчика 1. Диоды используютс  дл  демпфировани  переходных процессов.
522
Формула
и
6
3 о б р
е т е It и  
10
5
20
5
0
5
0
5
0
1. Устройство ввода с самоконтролем , содержащее блок нормализации сигналов, с первого по четвертый элементы И, первый и второй триггеры , выходы которых соединены соответственно с входами установки и сброса блока нормализации сигналов, информационные входы и выходы которого подключены соответственно к информационным входу и выходу устройства, соединенному поразр дно с инверсными входами первого и второго элементов И, отличающеес  тем, что, с целью распшрени  области применени  за счет автоматизации самоконтрол , устройство содержит распределитель импульсов, вход которого подключен к входу признака запуска устройства и первым входам сброса первого и второго триггеров, выходы которых соединены соответственно с первым и вторым выходами признака ошибки устройства, первьй выход распределител  импульсов подключен к входу установки первого триггера, второй вход сброса которого соединен с входом установки второго триггера и выходом третьего элемента И, первый и второй входы которого подключены соответственно к выходу пер - вого элемента И и второму выходу распределител  импульсов, третий вы- ход которого подключен к.первому входу четвертого элемента И, второй вход и выход которого подключены соответственно к выходу второго элемента И и второму входу блока второго триггера, четвертый выход распределител - импульсов подключен к выходу признака готовности устройства. 2. Устройство по п.1, о т л и - чающеес  тем, что, с целью повышени  надежности, между выходом первого триггера и входои установки блока нормализации сигналов, а также между выходом второго триггера и входом сброса блока нормализации сигна лов включены элементы гальванической разв зки.
3. Устройство по П.1, о тли - чающеес  тем, что, с целью 55 повьшени  надежности устройства, блок нормализации сигналов содержит .первый и второй ключи и в каждом разр де элемент гальванической разв  ки.
вьтолненный на оптроне, первый и второй ограничительные резисторы, а каждый разр д информационного входа блока выполнен в виде ддух клемм, уп- равл кнцие входы первого и второго ключей подключены соответственно к входам установки и сброса блока, первые выводы nepBbix ограничительных резисторов в каждом разр де соединены с шиной положительного потенциала, а вторые вьгооды подключены к первым выводам вторых ограничительных резисторов и первой клемме своего разр да информационного входа блока, вторые выводы вторых ограничительных резисторов в каждом разр де соединены с анодами светодиодов оптронов, катоды которых объединены и подключены через второй ключ к шине нулевого потенциа- ла, котора  через первый ключ соединена с вторыми клеммами разр дов ин-- формационных входов блока.
Фиг, 2
Ж - KOHmpo/ibHafl ин(рормаци 
все Н1//1Ц ж ж -нонтро/1ьна/) UHq}cfpMai4Ufl ,,дсе единицы
ж ж ж - UHtpo/jf atfi/fl
Фиг,3
Фиг,

Claims (3)

  1. Формула изобретения
    1. Устройство ввода с самоконтролем, содержащее блок нормализации сигналов, с первого по четвертый элементы И, первый и второй триггеры, выходы которых соединены соответственно с входами установки и сброса блока нормализации сигналов, информационные входы и выходы которого подключены соответственно к информационным входу и выходу устройства, соединенному поразрядно с инверсными входами первого и второго элементов И, отличающееся тем, что, с целью расширения области применения за счет автоматизации самоконтроля, устройство содержит распределитель импульсов, вход которого в состоянии логического нуля, что указывает на отсутствие неисправности подключен к входу признака запуска устройства и первым входам сброса при проведении проверки тракта на все нули, выход триггера 16 находится в состоянии логической единицы, что . указывает на наличие неисправности при проведении проверки тракта на все единицы.
    В том случае, если после формиропервого и второго триггеров, выходы которых соединены соответственно с 25 первым и вторым выходами признака ошибки устройства, первый выход распределителя импульсов подключен к входу установки первого триггера, второй вход сброса которого соедивания на первом выходе распределителя jg 10 импульсов сигнала (фиг. 4) на всех входах элемента И 11 не установятся сигналы логических нулей, то на выходе элемента И 11 не установится сигнал логической единицы, и тогда сигнал с второго выхода распределителя ^5 10 импульсов не пройдет через элемент И 13. При этом триггер 15 остается в состоянии логической единицы, тран зисторный ключ 8 закрыт, а транзисторный ключ 9 открыт. На выходе устрой40 ства будет код, указывающий на невыполнение проверки о наличии всех нулей. При этом выход триггера 15 находится в состоянии логической единицы, что указывает на наличие неисправности при проведении проверки тракта на все нули; выход триггера 16 находится в состоянии логического нуля, что указывает на отсутствие неисправности при проведении нен с входом установки второго триггера и выходом третьего элемента И, первый и второй входы которого подключены соответственно к выходу пер вого элемента И и второму выходу распределителя импульсов, третий выход которого подключен к.первомувходу четвертого элемента И, второй вход и выход которого подключены соответственно к выходу второго элемента И и второму входу блока второго триггера, четвертый выход распределителя- импульсов подключен к выходу признака готовности устройства.
  2. 2. Устройство по п.1, о т л и чающееся тем, что, с целью повышения надежности, между выходом первого триггера и входом установки блока нормализации сигналов, а также между выходом второго триггера и входом сброса блока нормализации сигналов включены элементы гальванической проверки тракта на все единицы.
    В устройстве резистором 3 ограничивается ток через датчик 1. Резистор 4 ограничивает ток на входе элемента 5 гальванической развязки при разомкнутом контакте датчика 1. Диоды используются для демпфирования переходных процессов.
    развязки.
  3. 3. Устройство по п.1, о т л и чающееся тем, что, с целью
    55 повышения надежности устройства, блок нормализации сигналов содержит первый и второй ключи и в каждом разряде элемент гальванической развязки, выполненный на оптроне, первый и второй ограничительные резисторы, а каждый разряд информационного входа блока выполнен в виде ддух клемм, управляющие входы первого и второго ключей подключены соответственно к входам установки и сброса блока, первые выводы первых ограничительных ре зисторов в каждом разряде соединены с шиной положительного потенциала, а вторые выводы подключены к первым вы· водам вторых ограничительных резисторов и первой клемме своего разряда информационного входа блока, вторые выводы вторых ограничительных резисторов в каждом разряде соединены с анодами светодиодов оптронов, катоды которых объединены и подключены через второй ключ к шине нулевого потенциала, которая через первый ключ соединена с вторыми клеммами разрядов информационных входов блока.
    Вх.сигн. —И.
    ж - контрольная информация все нули ЖЖ -контрольная информация „все единицы ж жж- информация вх, сигн,——ГТ——— п _п п п вых 1 —
    Вых.2 вых δ вЫХА
    ТП
    ι ! -------L-
    Тг2
    Вых
    Фиг. δ
    Вых 1
    Вых 2
    ВыхЗ
    Вых k-----~~l f
    Тп1
    Тг.2
    Вых
    Вх.сигн. _п___________ л____ __п____
    ..............η_ _п_ —ΝI d±
    .........L.L,
    Фиг. 4»
    И.
SU884384862A 1988-01-13 1988-01-13 Устройство ввода с самоконтролем SU1520522A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884384862A SU1520522A1 (ru) 1988-01-13 1988-01-13 Устройство ввода с самоконтролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884384862A SU1520522A1 (ru) 1988-01-13 1988-01-13 Устройство ввода с самоконтролем

Publications (1)

Publication Number Publication Date
SU1520522A1 true SU1520522A1 (ru) 1989-11-07

Family

ID=21358227

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884384862A SU1520522A1 (ru) 1988-01-13 1988-01-13 Устройство ввода с самоконтролем

Country Status (1)

Country Link
SU (1) SU1520522A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 624256, кл. G 06 F 11/00, 1976. .Авторское свидетельство СССР № 1396144, кл. G 06 F 11/00, 1986. *

Similar Documents

Publication Publication Date Title
US3051855A (en) Self-correcting ring counter
US4342112A (en) Error checking circuit
SU1520522A1 (ru) Устройство ввода с самоконтролем
US3099720A (en) Translator checking circuit for telephone switching system
Matrosova et al. A fault-tolerant sequential circuit design for SAFs and PDFs soft errors
GB1122472A (en) Systems for testing components of logic circuits
US3970873A (en) Bistable logic circuit with in-service test capability
KR0170001B1 (ko) 레지스터 회로
SU822190A1 (ru) Выходной узел тестера дл контрол лОгичЕСКиХ уСТРОйСТВ
SU940090A1 (ru) Выходной узел тестера дл контрол логических блоков
SU1086433A1 (ru) Устройство дл тестового контрол цифровых блоков
SU1043668A1 (ru) Устройство дл контрол счетчиков импульсов
SU1180818A1 (ru) Выходной узел тестера дл контрол логических элементов
SU1168950A1 (ru) Устройство дл контрол цифровых блоков
SU1290213A1 (ru) Устройство дл контрол логических устройств
SU633019A1 (ru) Устройство дл контрол логических блоков цвм
SU1180901A1 (ru) Устройство дл контрол логических блоков
SU754423A1 (ru) Устройство для контроля микросхем 1
SU1552137A1 (ru) Устройство дл контрол КМОП-логических схем
SU533894A1 (ru) Устройство дл нахождени кратных неисправностей в схемах цвм
SU1615880A1 (ru) Устройство дл контрол реверсивного двоичного счетчика
SU1059550A1 (ru) Устройство дл поиска неисправностей
RU1791837C (ru) Устройство дл контрол работоспособности объектов
SU1130880A1 (ru) Устройство дл контрол электрического монтажа
SU1156253A1 (ru) Счетчик импульсов в коде Гре