SU633019A1 - Устройство дл контрол логических блоков цвм - Google Patents
Устройство дл контрол логических блоков цвмInfo
- Publication number
- SU633019A1 SU633019A1 SU762398926A SU2398926A SU633019A1 SU 633019 A1 SU633019 A1 SU 633019A1 SU 762398926 A SU762398926 A SU 762398926A SU 2398926 A SU2398926 A SU 2398926A SU 633019 A1 SU633019 A1 SU 633019A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- trigger
- outputs
- Prior art date
Links
Description
(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ БЛОКОВ ЦВМ
1)ый вход блока соединен с первыми входами первого и второго эпементов И-НЕ, второй вход блока соединен со счетным входом триггера и со вторыми входами первого и второго элементов И-НЕ, инверсный выход триггера соединен с третьими входами первого и второго элементов И-МЕ, выходы которых свп ютс выхода ми блока, выход первого элемента И-НЕ соединен с первым входом третьего элемента И-НЕ и со входом эмиттерного повторител , выход которого соединен через элемент НЕ со вторым входом третьего элемента И-НЕ, выход третьего элемента И-НЕ соединен с Д-«ходом триггера,
На фиг. 1 изображена структурна схема устройства дл контрол логических блоков ЦВМ; на фиг. 2 изображена схема блока обнаружени входов.
Устройство дл контрол логических блоков ЦВМ (см. фиг. 1) содержит генератор импульсов 1, счетчик 2, контролируемый 3 и эталонный 4 блоки, схемы сравнени 5, элементы пам ти 6, индикаторы 7, блоки обнаружени входов 8 и блок управлени 9, в состав которого вход т кнопка Пуск, Ю и формирователь запуска 11.
Блок обнаружени входов {см. фиг. 2) содержит элементы И-НЕ 12, 13 и 14, элемент НЕ 15, триггер 16 и эмиттерный повторитель 17, в состав которого вход т транзистор 18 и резистор 19.
Устройство работает по принципу сравнени выходных и входных сигналов двух идентичных блоков - контролируемого и эталонного. На входы o6otix блоков подаютс всевозможные двойчвые комбинаций и производитс сравнение состо ний на всех выводах обоих блоков. При обнаружеНИИ дефекта в контролируемом блоке загораетс один /1ЛИ несколько индикаторов .
Кнопкой Пуск 10 запускаетс формирователь 11, который передним фронтом выходного сигнала устанавливает.веб элементы пам ти 6 в нулевое состо ние соответствующее отсутствию свечени в индикаторах 7. Кроме того, формировател 11 открывает блоки обнаружени входов 8, которые начинают передавать сигналы, формируемые счетчиком 2 от генератора импульсов 1, на входы провер емого и эталонного блоков.
Схемы сравнени 5 сравнивают сигналы на выходах блоков 3 а 4 и в случае их несовпадени выдают сигнал на соответствующий элемент пам ти 6, который
в этом случае устанавливаетс в состо ние , соответствующее свечению индикатора 7. В случае, если контролируемый блок исправен, то в конце проверки, длительность которой задаетс формирователем 11, ни один из индикаторов 7 не светитс . Если контролируемый блок вл етс неисправным, то в конце проверки, в зависимости от характера неисправности , высвечиваетс определенна комбинаци индикаторов.
Блоки обнаружени входов 8 построены таким образом, что каждый из них открываетс сигналом с формировател запуска 11 только в том случае, если в момент перед поступлением данного сигнала на соответствующем выводе эталонного блока присутствует потенциал, Характерный дл входа блока (дл ТТЛ-логики пор дка 1,3 В). В противном случае если на выводе эталонного блока имеетс потенциал, характерный дл выхода блока ( 0,4 В или 2,4В), блок обнаружени входов остаетс закрытым и никакого вли ни на провер емый и эталонный блоки не оказывает.
Claims (1)
- Различение входа от выхода производитс следующим образом. Если на вывод блока 8, подсоединенного к эталонному блоку, присутствует нулевой ( 0,4 В) потенциал, то последний устанавливает элемент И-НЕ 14 в состо ние, в котором на его выходе по вл етс высокий уровень напр жени , который подаетс на Д-«ыход триггера 16, в результате чего , в момент поступлени управл ющего сигнала с формировател запуска 11, триггер устанавливаетс в единичное состо ние (что соответствует низкому уровню на его инверсном выходе), и влементы И-НЕ 12 и 13 с открытьп коллекторным выходом остаютс закрытыми. То же самое происходит и в случе, если на выводе, подсоединенном к эталонному блоку, присутствует единичный( 2,4В) потенциал, только в этом случае ниэкий уровень на вход элемента И-НЕ 14 поступает с выхода элемента НЕ 15. Если на выводе эталонного блока оказываетс потенциал входа, то последний на выходе вмиттерного, повторител 17, собранного на транзисторе 18 и резисторе 19, на котором падает от 0,7 до 1,ОВ, станет равным-пор дка 0,4 В, что приводит к по влению на выходе элемента НЕ 15, а следовательно, и на одном из входов элемента И-НЕ 14, вьюокого уровн . Так как на втором входе элемента И-НЕ 56 14 ток практически в этом случае отсутствует , то на ее вьгходе установитс низкий уровень, в результате чего после поступлени управл ющего сигнала с формировател запуска 11 триггер 16 установитс в состо ние, при котором открываютс элементы И-НЕ 12 и 13 и тем самым осуществл етс подача тестовых комбинаций на данные выводы контролируе мого и эталонного блоков. В предлагаемом устройстве нет необходимости производить отдельную коммутацию соединений дл каждого типа провер емых блоков. Информаци о том, какой вывод вл етс входом или выходом контролируемого блока, снимаетс непосредственно с выводов эталонного блока . Дл перехода на контроль другого типа логических блоков в предлагаемом устройстве достаточно лищь заменить эталон- ный блок и нет необходимости производить какие-либо дополнительные коммутации . Кроме того, в предлагаемом устройстве схемы сравнени осуществл ют сравнение не только выходных, но и входных логических уровней. Последнее обсто тельство позвол ет обнаружить также такие типы отказов, как электрическое замыкание между входами контролируемого блока. Формула изобретени 1. Устройство дл контрол логических блоков ЦВМ, содержащее генератор импульсов , счетчик, эталонный блок, схемы 96 сравнени , элементы пам ти, инпикаторы и блок управлени , причем выход генератора импульсов соединен со входом счетчика, выходы схем сравнени соединены соответственно с первыми входами элементов пам ти, вторые входы которых соединены с выходом блока управлени , а выходы - с индикаторами, отличающеес тем, что, с целью расщире- ни области применени , в устройство введены блоки обнаружени входов, первые входы которых соединены соответственно с выходами счетчика, вторые входы соединены с выходом блока управлени , а выходы соединены со входами соответствующих схем сравнени и со входами и выходами контролируемого и эталонного блоков. 2, Устройство по п. 1, о т л и ч а ю - щ е а с тем, что блок обнаружени входов содержит триггер, три элемента И-НЕ, элемент НЕ и эмиттерный повторитель, причем первый вход блока соединен с первыми входами первого и второго элементов И-НЕ, второй вход блока соединен со счетным входом триггера и со вторыми входами первого и второго элементов И-ЛЕ, инверсный выход триггера соединен с третьими входами первого и второго элементов И-НЕ, выходы которых вл ютс выходами блока, выход первого элемента И-НЕ соединен с первым входом третьего элемента И-НЕ и со входом эмиттерного повторител , выход которого соединен через элемент НЕ со вторым в одом третьего элемента И-НЕ, выход третьего элемента И-НЕ соединен с Д-еходом триггера .96гRS/21±Г7
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762398926A SU633019A1 (ru) | 1976-08-23 | 1976-08-23 | Устройство дл контрол логических блоков цвм |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762398926A SU633019A1 (ru) | 1976-08-23 | 1976-08-23 | Устройство дл контрол логических блоков цвм |
Publications (1)
Publication Number | Publication Date |
---|---|
SU633019A1 true SU633019A1 (ru) | 1978-11-15 |
Family
ID=20675013
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762398926A SU633019A1 (ru) | 1976-08-23 | 1976-08-23 | Устройство дл контрол логических блоков цвм |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU633019A1 (ru) |
-
1976
- 1976-08-23 SU SU762398926A patent/SU633019A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4689573A (en) | On-vehicle diagnostic unit for electronic ignition systems | |
US4342112A (en) | Error checking circuit | |
SU633019A1 (ru) | Устройство дл контрол логических блоков цвм | |
JPH10511470A (ja) | 試験可能回路及び試験方法 | |
US4110687A (en) | Dual threshold logic probe | |
US4031461A (en) | Source related potential indicating continuity tester | |
JPS5824836B2 (ja) | カサイナドノツウホウソウチ | |
KR970049539A (ko) | 버스 드라이버 고장 검출 시스템 | |
GB2137790A (en) | Burglar alarm system | |
SU1434375A1 (ru) | Устройство дл контрол контактировани | |
SU1647477A1 (ru) | Устройство дл контрол исправности транзисторов | |
SU1019371A1 (ru) | Устройство дл контрол соединений электрических цепей | |
JPS6127040Y2 (ru) | ||
SU1520522A1 (ru) | Устройство ввода с самоконтролем | |
SU1191887A1 (ru) | Устройство дл контрол элементов индикации | |
SU1594457A1 (ru) | Устройство дл контрол контактировани логических блоков | |
SU1145309A1 (ru) | Устройство дл контрол целостности электрической цепи | |
JP2776935B2 (ja) | 可変遅延回路並びにその回路を用いたタイミング発生装置 | |
SU1612268A2 (ru) | Устройство дл контрол полупроводниковых приборов | |
JPH0643744Y2 (ja) | 電路導通・短絡検査機 | |
SU1310755A1 (ru) | Устройство дл контрол логических блоков | |
SU1290213A1 (ru) | Устройство дл контрол логических устройств | |
SU822190A1 (ru) | Выходной узел тестера дл контрол лОгичЕСКиХ уСТРОйСТВ | |
SU1071979A1 (ru) | Устройство дл диагностики цифровых узлов | |
SU1092508A1 (ru) | Устройство дл контрол и локализации неисправностей логических схем |