SU1520516A1 - Устройство дл диагностировани дискретных блоков - Google Patents

Устройство дл диагностировани дискретных блоков Download PDF

Info

Publication number
SU1520516A1
SU1520516A1 SU864089540A SU4089540A SU1520516A1 SU 1520516 A1 SU1520516 A1 SU 1520516A1 SU 864089540 A SU864089540 A SU 864089540A SU 4089540 A SU4089540 A SU 4089540A SU 1520516 A1 SU1520516 A1 SU 1520516A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
block
input
output
outputs
Prior art date
Application number
SU864089540A
Other languages
English (en)
Inventor
Валентин Тимофеевич Тяжев
Original Assignee
Предприятие П/Я А-1298
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1298 filed Critical Предприятие П/Я А-1298
Priority to SU864089540A priority Critical patent/SU1520516A1/ru
Application granted granted Critical
Publication of SU1520516A1 publication Critical patent/SU1520516A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при поиске дефектов в дискретных блоках на этапе технологического и выходного контрол , а также при эксплуатации. Цель изобретени  заключаетс  в увеличении быстродействи  путем сокращени  времени поиска дефектов за счет исключени  при поиске дефектов диагностических таблиц и карт анализа при обработке результатов диагностировани . Устройство дл  диагностировани  дискретных блоков содержит блок 1 индикации, блок 2 микропрограммного управлени , первый коммутатор 3, диагностируемый блок 4, эталонный блок 5, блок 6 поразр дного сравнени , блок 7 счетчиков ошибок, блок 8 регистров пересчета, счетчик 9 классов дефектов, второй коммутатор 10, блок 11 задани  тестовых наборов. В предлагаемом устройстве за счет введени  блока коэффициентов пересчета, счетчика классов дефектов и второго коммутатора, а также новых св зей обеспечена возможность повышени  быстродействи ,а также повышени  достоверности результатов диагностировани . 3 з.п.ф-лы, 7 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при поиске дефектов .в дискретных блоках на этапе технологического и выходного контрол , а также при эксплуатации.
Цель изобретени  - увеличение быстродействи  устройства и повышение достоверности результатов диагностировани  .
. На фиг.1 представлена схема устройства дл  диагностировани  дискретных блоков; на фиг.2 - схема блока микропрограммного управлени ; на фиг. 3 - . схема блока регистров пересчета; на фиг. 4 - схема блока задани  тестовых наборов;, на фиг.За-г - алгоритм работы устройства; на фиг.6 - тест поиска дефектов; на фиг.7 - пример схемы диагностируемого дискретного блока и классов дефектов.
Устройство дл  .диагностировани  дискретных блоков (фиг.1) содержит блок 1 индикации, блок 2 микропрограммного управлени , первый коммутатор 3, диагностируемый блок 4, эталонный блок 5, блок 6 поразр дного сравнени , блок 7 счётчиков ошибок, блок 8 регистров пересчета, счетчик 9 классов дефектов, второй коммутатор 10, блок 11 задани  тестовых на-- боров.
Блок 2 микропрограммного управлени  (фиг.2) содержит переключатель (кнопку Пуск) 12, кнопку Продолжение 13, генератор 14 тактовых импульсов, элементы ИЛИ 15-17, элемент ИЛИ-НЕ 18, группу 19 элементов ИЛИ-НЕ, триггер 20, элемент И 21, счетчик 22, элементы 23-28 задержки , регистр 29, коммутатор 30, посто нную пам ть (ПЗУ) 31, дешифратор 32.
Блок В регистров пересчета (фиг. содержит регистры 33 и 34, элементы 35-37 задержки, элемент ШШ 38, счечик 39-, дешифратор 40.
Блок 11 задани  тестовых наборов (фиг.4) содержит вторую кнопку Установка 41, первую кнопку Пуск 4 переключатель 43 режима, переключатели 44-46, группу узлов переключателей 47-49, группы 50 и 51 переключателей , элемент ИЛИ-НЕ 52, трехста бильные элементы НЕ 53 и 54, дешифратор 55, регистры 56 и 57, счетчик
0
5
0
5
0
5
0
5
0
5
58, элементы 59-62 задержки, элементы ИЛИ 63-65, генератор 66 тактовых импульсов, элемент И 67, делители 68 и 69 частоты группы, коммутатор 70, триггер 71, кнопку 72.
Блок 1 индикации предназначен дл  индикации номера класса дефектов, поступающего из счетчика 9 классов дефектов.
Блок 2 организует работу всех блоков устройства. С выходов блока 2 выдаетс  на вход первого коммутатора 3 тестова  информаци , на вход блока
6поразр дного сравнени  - команда разрешени  сравнени  ответных реакций диагностируемого блока 4 и эталонного блока 5, на вход блока 8 регистров пересчета - код коэффициентов пересчета, тактовые импульсы и команда разрешени  записи кода коэффициентов пересчета, на вход коммутатора 10 - команда разрешени  индикации содержимого счетчика 9 в блоке 1 индикации.
Первый коммутатор 3 предназначен дл  подключени  к входам диагностируемого блока и эталонного блока 5 выходов блока 2 или блока 11.
Блок 6 п оразр дного сравнени  обеспечивает сравнение реакций, получаемых с выходов диагностируемого блока 4, и ожидаемых ответных реакций , поступающих с выходов эталонного блока . С выходов блока 6 сигналы сравнени  или несравнени  поступают ka блок 7 счетчиков ошибок.
Блок 7 счетчиков ошибок предназначен дл  подсчета сигналов несравнени  отдельно дл  каждого выхода диагностируемого блока 4. Информаци  о результатах прохождени  теста с блока 7 поступает дл  анализа в блок 2.
Блок 8 регистров пересчета предназначен дл  хранени  кодов коэффициентов пересчета и записи их в блок
7и в счетчик 9.
Счетчик 9 классов дефектов предназначен дл  формировани  номера идентифицируемого класса дефектов. Этот номер поступает в блок 2 и на коммутатор 10.
Второй коммутатор IQ предназначен дл  подключени  по команде разрешени  с блока 2 выходов счетчика 9 к входам блока 1 индикации.
Устройство дл  диагностировани  дискретных блоков работает (фиг.1 и 5) следуюш 1м образом.
10
15
20
В блок 2 управлени  имеетс  ПЗУ, которое содержит тестовую информащвю дл  диагностируемого блока 4: число тестовых (входных) наборов в идентификаторе , число идентификаторов в тесте поиска дефектов (ТПД), тест поиска дефектов. Затем переключателем 12 задаетс  автоматический режим работы устррйства. После этого с помощью блока 8 в блок 7 счетчиков ошибок заноситс  коэффициент пересчета, равный числу наборов в идентификаторе , а в счетчик 9 записываетс  коэффициент , равный числу идентификаторов в ТПД. Затем из блока 2 на входы диагностируемого блока 4 и эталонного блока 5 начинают поступать тестовые наборы из ТПД. Выходные реакции диагностируемого блока 4 и блока 5 сравниваютс  в каждом такте в блоке 6. В процессе диагностировани  предполагаетс , что выходные реакции эталонного блока 5 всегда правильные, а выходные реакции диагностируемого блока 25 4 принимают значени , определ емые видом дефекта в диагностируемом блоке 4.
Б случае несовпадени  выходных реакций по каким-либо выходам сигнал несравнени  заноситс  в счетчик блока 7, соответствующий этому выходу. При подаче каждого идентификатора ТПД возможны два случа : число сигналов несравнени  меньше установленного в блоке 7 коэффициента пересчета, и число сигналов несравнени  равно коэффициенту пересчета в блоке 7. В первом случае блок 2 обеспечивает автоматический переход к следующему идентификатору ТПД. Во втором случае блок 2 останавливает работу устройства и обеспечивает установку комутатора 10 в положение, при котором содержимое счетчика 9 индицируетс  в блоке 1.
По номеру класса дефектов опреде етс  и устран етс  дефект. Если в иагностируемом блоке 4 присутст вует больше одного дефекта, то поиск ефектов производитс  в несколько этапов.,На каждом этапе ТПД подаетс  на входы диагностируемого блока 4 и эталонного блока 5 до тех пор, пока не встретитс  идентификатор, на всех входных наборах которого получены сигналы несравнени . Соответствующий данному идентификатору дефект устран етс , и подаетс  новое значе
30
40
45
50
55
10
15
20
. 25
5205166
ние ТПД. На следующем этапе устрлн - етс  другой дефект. Процедура поиск  заканичиваетс  после прохождени  всего ТПД до конца. В этом случае содержимое счетчика 9 уменьшаетс  до нул  и блок 2 останавливает работу устройства.
В ручном режиме посредством блока 11 задани  тестовых наборов обеспечиваетс  более полный анализ дефектов диагностируемого блока 4 с помощью контрольно-измерительной аппаратуры, например можно оценить фронты и задержки сигналов. В блоке 11 организуетс  повторение (зацикливание) одного или нескольких наборов идентификатора по усмотрению оператора. Дл  этого с помощью переключателей блока 11 устанавливаютс  наборы идентификаторов и происходит их повторение с заданной частотой.
Блок 2 работает (фиг. 2 и 5) следующим образом. Процесс диагностировани  начинаетс  нажатием кнопки , единица с выхода которой через элемент ИЛИ 16 устанавливает в нулевое состо ние триггер 20, нулевой сигнал с пр мого выхода которого поступает на вход-элемента И 21 и запрещает прохождение через него тактовых импульсов от генератора 14, по истечении времени, необходимого дл  установки триггера 20 и определ емо- го элементом 23, через этот элемент обнул етс  счетчик 22 адреса, содержимое Которого поступает на дешифратор 32, управл ющий сигнал с выхода которого устанавливает коммутатор 30 в положение, при котором выходы регистра 29 подключены к входам блока 8. При этом по истечении времени, необходимого дл  обнулени  счетчика 22 адреса и определ емого элементом 27, через элементы 23 и 27 и элемент ИЛИ 17 запрос поступает на пам ть 31 и обеспечивает считывание по нулевому адресу из пам ти 31 кодов коэффициентов пересчета и их запись в регистр 29, с выхода которого коды коэффициентов пересчета поступают через коммутатор 30 на входы блока 8. По истечении времени, необходимого дл  считывани  из пам ти 31 кодов коэффициентов пересчета и определ емого элементом 25, через элементы задержки 23, 27 и 25 запрос.поступает как сигнал РЗЗП - разрешение записи в блок 8. Сигнал РЗЗП возвращаетс  ич
30
40
45
50
55
715205
блока 8 как сигнал ПГТИ - пуск генератора тактовых импульсов, который через элемент ИЛИ 15 устанавливает в единичное состо ние триггер 20, еди 5
ница с пр мого выхода которого посту пает на вход элемента И 21 и разрешает прохождение через него тактовых импульсов от генератора 14 тактовых импульсов.
Первый тактовый импульс проходит через элемент И 21 и поступает; на вход счетчика 22 и переводит .его в первое состо ние, которое поступает на дешифратор 32, управл ющий сигнал
с выхода которого устанавливает коммутатор 30 в положение, при котором выходы регистра 29 подключены к входам первого коммутатора 3, по истечении времени, необходимого дл  установки счетчика 22 и определ емого элементом 24 задержки - через этот элемент и элемент ИЛИ 17 на пам ть 31 и обеспечивает считывание из пам ти 31 тестового набора и запись его в регистр 29, с выхода которого тестовый н.абор поступает на входы первого коммутатора 3, по истечении времени, необходимого дл  выработки диагностируемым блоком 4 ответной реакции на данный тестовый набор и определ емого элементом 26 задержки - через элементы 24 и 26 задержки как сигнал РЗС - разрешение сравнени  На вход блока 6, через элементы 24, 26 и 28 задержки - на вход блока 8 дл  обеспечени  работы этого блока. В следукицем такте работа блока 2 повтор етс .
Если содержимое хот  бы одного счетчика из блока 7 становитс  равным нулю, что означает идентификацию класса дефектов в диагностируемом блоке 4, то на вьпсоде группы 19 элементов ИЛИ-НЕ по вл етс  единица, котора  проходит через элемент ИЛИ 16 и поступает: на нулевой вход триггера 20 и останавливает работу блока 2 как сигнал ИНД - разрешение индикации - на вход коммутатора 10 и обеспечивает индикацию номера идентифи- цируемого класса дефектов в блоке 1 индикации.
Если содержимое счетчика 9 становитс  равным нулю, что означает прохождение до конца всего ТПД, то на выЬсоде элемента Ш1И-НЕ 18 по вл етс  единица, котора  проходит через эле- мент ИЛИ 16 и обеспечивает прекраще
5
10
15
20
30
25
50
55 ,
45
168
ние работы блока 2; индикацию нулевого содержимого счетчика 9, что означает отсутствие в диагностируемом блоке 4 дефектов, идентифицируемых на ТПД.
Работа блока 2 может быть продолжена путем нажати  кнопки Продолжение 13, на выходе которой по вл етс  единица, выполн юща  действи , описанные дл  сигнала ПГТИ.
Блок 8 работает (фиг. 3 и 5) следующим образом. От блока 2 одновременно поступают КП - коэффициенты пересчета и РЗЗП - разрешение записи . Сигнал РЗЗП п.оступает: на входы регистров 34 и 33 и обеспечивает запись в них коэффициентов пересчета КП1 и КП2; по истечении времени, необходимого дл  записи коэффициентов пересчета в регистры 34 и 33 и определ емого элементом 37 задержки - на вход счетчика 9 классов дефектов Как сигнал РЗЗП2 - разрешение записи в счетчик 9 КП2 и на вход элемента ИЛИ 38, на выходе которого по вл етс  сигнал РЗЗП1,который поступает на вход блока 7 и обеспечивает запись в них коэффициента пересчета КП1, а через элемент 36 задержки на вход счетчика 39 и разрешает запись в него из регистра 33 коэффициента пересчета КП1; по истечении времени, необходимого дл  записи коэффициентов пересчета в счетчик 9 и в блок 7 и определ емого , элементом 35 задержки, - на вход блока 2 как сигнал ПГТИ - пуск генератора тактовьк импульсов. Затем от блока 2 на счетчик 39 начинают поступать ТИ - тактовые импуль сы, по каждому из которых происходит уменьшение содержимого счетчика 39 на единицу.
Если содержимое счетчика 38 становитс  равным нулю, что означает прохождение одного идентификатора из ТПД, то на выходе дешифратора 40 по вл етс  управл ющий сигнал, который поступает: на счетчик 9 и уменьшает содержимое этого счетчика на единицу , на вход элемента ИЛИ 38, на выходе которого по вл етс  сигнал РЗЗП1, который обеспечивает перезапись коэффициента пересчета КП1 из регистра 33 в счетчик 39 и в блок 7. Элемент 36 задержки обеспечивает надежную установку счетчика 39 в исходное состо ние . Затем работа блока 8 повтор етс  на следующем идентификаторе ТПД.
10
15
20
25
Блок 11 работает (фиг.4 и 5) в автоматическом и ручном режимах следующим образом:
1.Автоматический режим. Переключатель 12 переводитс  в положение, при котором на его выходе по вл етс  нулевой сигнал. Этот сигнал поступа- кт к коммутатору 3 и обеспечивает подключение группы выходов блока 2 к группам входов диагностируемого блока 4 и эталонного блока 5 и отключение блока 11.
2.Ручной режим. Переключатель 12 переводитс  в положение, при котором на его выходе по вл етс  единичный сигнал. Этот сигнал поступает к коммутатору 3 и обеспечивает подключение группы выходов блока 11 к группам входов диагностируемого блока 4 и эталонного блока 5 и отключение блока 2. На переключател х 44-46 групп переключателей 47-49 набираетс  необходима  дл  анализа последовательность тестовых наборов. На группе переключателей 50 задаетс  число тестовых наборов в последовательности. Дальнейшую работу блока 11 рассмотрим дл  двух разновидностей режима: циклической и одиночной.
2.1. Ручной циклический режим. Переключатель 43 режима 2 переводитс  в положение, при котором выход элемента 60 задержки подключаетс  к входу элемента 61 задержки, а выход кнопки ПусА 42 оказываетс  подключенным к входу элемента ИЛИ 64. На группе переключателей 51 задаетс  код выбранной частоты следовани  тактовых импульсов . Работа блока 11 начинаетс  нажатием кнопки Пуск 42, единич- ный сигнал с выхода которой поступает через переключатель 43, элемент ИЛИ 64 на нулевой вход триггера 71 и обеспечивает его установку в нулевое состо ние. Нулевой сигнал с пр мого выхода триггера 71 поступает на вход элемента И 67 и запрещает про- хождение через него тактовых импульсов от генератора 66 тактовых импульсов . Затем по истечении времени, не- 50 обходимого дл  установки триггера 71 и определ емого элементом 62 задержки , на выходе элемента 62 задержки - по вл етс  единица, котора  поступает на входы регистров 56 и 57 и разрешает запись в регистр 56 коэф фициента пересчета и в регистр 57 кода выбранной частоты, который пос30
35
40
45
55
10
15
0
5
0
0
5
0
5
5
тупает на коммутатор 70 и обеспечивает подключение выбранного входа коммутатора 70 к входу элемента ИЛИ 65. Затем по истечении времени, необходимого дл  записи информации в регистры 56 и 57 и опредл емого элементом 60 задержки, на выходе элемента 60 задержки по вл етс  единица, котора  через элемент ИЛИ 63 поступает, на вход счетчика 58 и разрешает запись в него коэффициента пересчета из регистра 56. На выходе дешифратора 55 по вл етс  единица, котора  поступает на управл ющий вход: трех- стабильного элемента НЕ 53, на выходе которого по вл етс  единица, трехстабильного элемента НЕ 54, на выходе которого по вл етс  ноль.
Единичный и нулевой сигналы с выходов трехстабильных элементов НЕ 53 и 54 поступают на входы переключи- телей 44-46, с выходов которых сформированный тестовый набор поступает на коммутатор 3, Затем по истечении времени, необходимого дл  записи коэффициента пересчета в счетчик 58 . и определ емого элементом 61 задержи- ки, на выходе Элемента 61 задержки по вл етс  единица, котора  поступает на единичный вход триггера 71 и устанавливает его в единичное состо ние . Единица с пр мого выхода триггера 71 поступает на вход элемента И 6 и разрешает прохождение через него тактовых импульсов от генератора 66. Первый тактовый импульс проходит через элемент И 67, коммутатор 70, элемент ИЛИ 65 и поступает на вход счетчика 58, содержимое которого уменьшаетс  на единицу. На выходе дешифратора 55 по вл етс  единица, котора  поступает на группу 48 узлов переключателей и обеспечивает считывание и подачу на коммутатор 3 тестового набора . Затем работа блока 11 повтор етс  на следующем такте.
Если счетчик 58 обнулилс , то на выходе дешифратора 55 по вл етс  единица , котора  через элемент 59 задержки , элемент ИЛИ 63 поступает на счетчик 58 и разрешает запись в иего коэффициента пересчета из регистра 56. Затем работа блока 11 повтор етс  на следукнцем такте.
2.2. Ручной одиночный режим. Переключатель 43 режима 2 переводитс  в положение, при -котором выход элемента 60 задержки отключаетс  от вхо- .
да элемента 61 задержки, а выход кноки Пуск 42 оказываетс  подключенным к входу элемента ИЛИ 63: Работа блока 11 начинаетс  нажатием кнопки Установка 41, единица с выхода которой обеспечивает запись коэффициента пересчета в регистр 56 и счетчик 58 так же, как это описано в п.2.1 дл  кнопки Пуск 42. Триггер 71 остаетс  в нулевом состо нии, и тактовые импульсы через элемент И 67 не проход т..Затем нажимаетс  кнопка Пуск 42, единица с выхода которой поступает через переключатель 43, элемент ИЛИ 65 на счетчик 58, содержимое которого уменьшаетс  на единицу. Затем работа блока 11 повтор етс  при следующем нажатии кнопки Пуск 42.
-
В устройстве используетс  тест поиска дефектов (фиг.6), -который строитс  из идентификаторов Ы, , й(,,, ,..,о/у,. Идентификатор дл  клас са дефектов - это така  совокупность входных наборов, что на одном из выходов неисправного дискретного блока по крайней мере, один выходной символ отличен от выходного символа дискретного блока с дефектом, не экви- валентнь1м первому дефекту. Между идентификаторами и классами дефектов существует взаимооднозначное соот- ветствие, которое обусловлено процедурой построени  идентификаторов. Дефект найден, если все наборы идентификатора исказились.
По сним сущность теста поиска дефектов (ТПД) и идентификаторов дл  классов дефектов на примере схемы, изображенной на фиг.7а. Классы дефектов этой схемы представлены фиг. 76 из которой видно, что число классов дефектов равно 6, следовательно, ТПД должен содержать 6 идентификаторов, которые имеют вид 1в -авс, 1«-авб, 2о-авс, Зд-авс, 4,-авс, 5|-авс. Идентификаторы , а следовательно, наборы теста должны подаватьс  на диагностируемый блок в определенном пор дке Так, дл  схемы примера фиг.7а идентификаторы должны находитьс  в последовательности 1о, 1i, Зо, 2о, 4, 5), что эквивалентно подаче на вход диагностируемого блока наборов: 1) авс, 2) авс, 3) авс, 4) авс, 5) авс, 6) авс. Цифрами обозначены представители классов дефектов, так
п10
15
20
25
, 6 , . 30
35
40
45
50
55
1о - обозначает дефект типа Константа О на шине 1.
В общем случае идентификатор класса дефектов состоит из нескольких
входных наборов, и все идентификаторы дл  упрощени  устройства должны содержать одинаковое число входных наборов. Если после построени  теста идентификаторы имеют различное число входных наборов, то выбирают иденти- , фикатор с максимальным числом наборов , а число наборов каждого идентификатора путем дублировани  довод т до числа наборов максимального идентификатора . Это обсто тельство позвол ет по номеру идентификатора однозначно определить класс эквивалентных дефектов.
Таким образом, использование счетчика 9 и блока 8 позвол ет по номеру идентификатора, на котором произошла остановка и который с помощью коммутатора 10 индицируетс  в блоке 1 индикации , однозначно определить класс эквивалентных дефектов.

Claims (4)

1. Устройство дл  диагностировани  дискретных блоков, содержащее блок индик-ации, блок микропрограммного управлени , первый.коммутатор, эталонный блок, блок поразр дного сравнени , лок счетчиков ошибок и блок задани  тестовых наборов, переключатель , причем группа информационных выходов эталонного блока соединена с первой группой информационных входов блока поразр дного сравнени , втора  группа информационных входов которого  вл етс  входом устройства дл  подключени  к выходу диагностируемого блока, группа вькодов несравнени  блока Поразр дного сравнени  подключена к группе вычитающих входов блока счетчиков ошибок, группа информационных выходов которог го соединена с первой группой входов кода операции блока микропрограммного управлени , перва  группа выходов микроопераций которого подключена к первой группе информационных входов первого коммутатора, втора  группа информационных входов которого соединена с группой информационных вькодов блока задани  тестовых наборов, выход переключател  подключен к управл ющему входу первого коммутатора, группа
3
информационных выходов которого содинена с группой информационных вхдов эталонного блока и  вл етс  выдом устройства дл  подключени  к вду диагностируемого блока, отличающеес  тем, что, с целью увеличени  быстродействи  и повышени  достоверности результатов диагностировани , устройство содержит блок регистров пересчета, счетчик классов дефектов и второй коммутатор , причем вход разрешени  сравнени  блока поразр дного сравнени  содинен с выходом разрешени  сравнени  блока микропрограммного управлени , выход разрешени  индикации которого, подключен к управл ющему входу второго коммутатора, группа выходов которого соединена с группой информационных входов блока индикации ,, группа информационных входов второго коммутатора подключена к группе информационных выходов счетчика классов дефектов и второй группе входов кода операции блока микропрограммного управлени , вход запуска которого соединен с выходом запуска блока регистров пересчета, первый выход разрешени  записи которого подключен к входу разрешени  записи блока счетчиков ошибок, группа информационных входов которого соединена с первой группой информационных выходов блока регистров пересчёта , выход переполнени  которог подключен к вычитающему входу счетчика классов дефектов, вход разрешени  записи блока счетчиков ошибок .соединен с вторым выходом разрешени записи блока регистров пересчета, втора  группа информационнь1х выходо которого подключена к группе информционных входов блока счетчиков ошиб
14
o
5
0
5
0
5
0
.нератор тактовых импульсов, три зле- мента ИЛИ, элемент ИЛИ-НЕ, группу элементов ИЛИ-НЕ, триггер, элемент И, счетчик, шесть элементов задержки, дешифратор, регистр, коммутатор и посто нную пам ть, причем вход запуска блока соединен с первым входом первого элемента ИЛИ, выход которого соединен с единичным входом триггера, пр мой выход которого соединен с первым входом элемента И, второй вход которого соединен с выходом генератора тактовых импульсов, перва  группа входов кода одерации блока соединена с входами элементов ИЛИ-НЕ группы , группа выходов которого соединена с группой входов второго элемента ИЛИ, первый вход которого соединен с выходом элемента ИЛИ-НЕ, группа .входов которого соединена с второй группой входов кода операции блока, вЪ1- ход кнопки Продолжение соединен с вторым входом первого элемента- ИЛИ, выход разрешени  индикации блока соединен с нулевым входом триггера и выходом второго элемента ИЛИ, второй вход которого соединен с вьрсодом кноп ки Пуск и входом первого элемента задержки, выход которого соединен с входом второго элемента задержки и входом сброса счетчика, суммирующий ; вход которого соединен с выходом элемента И и входом третьего элемента задержки, выход которого соединен с выходом разрешени  сравнени  блока через четвертый элемент задержки и с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом второго элемента задержки и выходом разрешени  записи блока через п тый элемент задержки, выход четвертого элемента задержки соединен через шестой элемент задержки с
выход управлени  синхронизацией блока „. выходом управлени  синхронизацией
микропрограммного управлени  соединен с входом синхронизации блока регистров пересчета, вход разрешени  записи которого подключен к выходу разрешени  записи блока микропрограммного управлени , втора  группа выходов микроопераций которого соединена с группой информационных входов блока регистров пересчета.
2. Устройство по п. 1, отличающеес  тем, что блок микропрограммного управлени  содержит кнопку Пуск, кнопку Продолжение, ге50
55
блока, перва  группа выходов микро операций блока соединена с первой группой выходов коммутатора, втора  группа выходов которого соедин на с второй группой выходов микроо раций блока, выход третьего элемен ИЛИ соединен с входом считывани  п то нной пам ти, группа информацион ных выходов которой через регистр соединена с группой информационных входов коммутатора, управл н ций вх которого соединен с выходом дешифратора , группа входов которого сое динена с группой выходов счетчика
0
5
блока, перва  группа выходов микроопераций блока соединена с первой группой выходов коммутатора, втора  группа выходов которого соединена с второй группой выходов микроопераций блока, выход третьего элемента ИЛИ соединен с входом считывани  посто нной пам ти, группа информационных выходов которой через регистр соединена с группой информационных входов коммутатора, управл н ций вход которого соединен с выходом дешифратора , группа входов которого соединена с группой выходов счетчика
и с группой адресных входов посто нной пам ти.
3. Устройство по п. 1, о т л и - чающее С   тем, что блок регистров пересчета содержит два регистра , три элемента задержки, дешифратор , элемент ИЛИ и счетчик, причем выход запуска блока соединен с выходом первого элемента задержки, вход которого соединен с вторым выходом разрешени  записи блока, выходом второго э; емента задержки и первым входом элемента ИЛИ, выход которого соединен с первым выходом разрешени  записи блока и через третий элемент задержки - с входом разрешени  записи счетчика., группа информационных входов которого соеди- йена с первой группой информационных выходов блока и группой информационных выходов первого регистра, группа информационных входов которого соединена с группой информационных входов блока, второй вход элемента ИЛИ соединен с выходом дешифратора и выходом переполнени  блока, группа входов д ешифратора соединена с группой информационных выходов счетчика,вычи- такмций вход которого соединен с входом синхронизации блока, вход второго элемента задержки соединен с входом синхронизации первого регистра, входом разрешени  записи блока и входом синхронизации второго регистра, группа информационных входов которого соединена с группой информационных входов блока, груйпа информационных выходов второго регистра соединена с второй группой информационных выходов блока.
4. Устройство по п; 1, о т ли- чающеес  тем, что блок задани  тестовых наборов содержит группу узлов переключателейJ дешифратор,две группы переключателей, два регистра счетчик, две кнопки, переключатель режима, четыре элемента задержки, три элемента ИЛИ, триггер, генератор тактовых импульсов, элемент И, груп пу делителей частоты и коммутатор, причем выходы узлов переключателей группы образуют группу информационных выходов блока, а их входы соединены с группой выходов дешифратора, входы которого соединены.с выходами счетчика, информационный вход и вход записи которого соединены соответственно с выходом первого регистра и
выходом первого элемента ИЛИ, входы , которо го соединены соответственно с выходами первого и второго элементов задержки, вход первого элемента задержки соединен с соотв.етствующим выходом дешифратора, информационный вход первого регистра соединен с выходами переключателей первой группы , а вход записи и вход второго
.. элемента задержки соединены с выходом третьего элемента згадержки и входом записи второго регистра, информационный вход которого, соединен с выходами переключателей второй груп5 ры, а выход соедин.ен с управл ющим входом коммутатора, группа информационных входов которого соединена с выходами делителей частоты группы и элемента И, выход элемента И соедиQ ней с входом первого делител  частоты группы, выход каждого делител  частоты группы соединен с входом последующего , выход коммутатора соединен с первым входом третьего элемента ИЛИ, второй вход которого соеди - нен с первым выходом переключател  режима, а йыход соединен с вычитающим входом счетчика, выходы первой кнопки и второго элемента задержки
п соединены с первым и вторым входами переключател  режима} второй выход которого соединен через четвертый элемент задержки с установочным входом триггера, выход которого и выход
е генератора такто.вых импульсов соединены с входами элемента И, третий выход переключател  режима и выход второй кнопки через третий элемент ИЛИ соединены с входом сброса триггера и входом третьего элемента за-.
5
0
держки,
imff.l.
/ imff.t
I W/Г,
Qiui.Sa
J
хтнод/ш/юслеаоватедь юстипгестобылнаботх ae mva/TJejtxjrfft-iSjg- те числа mecmoSttjffffУстанодканодо 6ы5рзн- ной частоты но грдппе переключателей 51
П
УстаноЬкйбноль триггера Ппоси1налускнол- ки„Пуск 11
3ti
Л.
Записькодобыдранноб частоты б регистр 51 по сигналу с злемент 61 задержки
J
Запись коэффициент пересчета врегис/лр5& по сигналу с элемента Б2 задержка
J6
Зопись кизшфициенша ое- ресчетоизрешстаоббб счетчик 5S т сигналу с эленентбОзддерти
)h
Нажатие кнопки
пуск чг
33
/cffjfff dmfwA mput- tepaJlmcutHOflyc
/ЙУЙЩ /Ш«7Й«7 V/
Нет
УС1пано авеоониЦ( гуотИтсвгмме; вазлеме/таегзс ки зат/ск teHet S6 то/еовыг i/i
Фиг.55
«
Уменьшение содер ими- W счетчика 5В на едина- цц т сигналу 2 Выхода зтменпшклнб5
flit e/nvufcSdoSffm с 
Нет
ftSi
ЩрмтбшшеЩрмно- готесттагонатронй очереонои группе пеое гглючателеи сигналу с выхода оешиф ратора 55
Нет
Ьно({ныиреж Г 17
фиг. 5 6
Ла
5
1
Зо/п/сь т сигнт с дешифратора S5 коурфи- ииента пересчета из at- гшпра5ббсче/пуик
оьшштт единицы из cve/nvt/we блока 7cve/n- WKa6awudOK,CQQfn8efn- стеующих быходомбтков ttUSHa / Of7tOpbtXQ/nбстные рвакции ffe
Нет
Устнош 6 ноль fTjpufu- {юго.останобка генера- пюра фактобыхинпудь- сов индикаци  содерт- сче/nvuKa 9 классое ефе/(/поеввло/(е гин- ,ии(ю сигнал;/инй
Задиние ре)(имо 1 работы 8 блоке пручной установи
15.
Умешшеник содержимого считчика 39 на единицу
/few
птзиписьпошнй у Рззлгиозфтцие/тае/х- тттизркиалраш SAOKinemwoSoiauSojf
75
J.
llHmiasHue HOL....., садешкщогосчетчит /(жсобдещел/т вт сигналу - tcij
г
1
пераолись по сигналу рззтсбыходамемт- та 3S задержки коур шиииенталерес ет- ui КП1 из ptzucmpa 3Z6c4emtfUK39
(
Истанобкабноль mm- гераго, останова fe/ ратра ifi/noKmoitui/it- т/лкоб, (моикаци  сО Siipmftoto cwmvtfxag Kfqccoi дефекте Bojioxei тикациипашновдин 
Фиг. 5 г
С
Конец
д
3.
о)
Фиг. 6
1,2,3,
б)
Фие,7
SU864089540A 1986-07-14 1986-07-14 Устройство дл диагностировани дискретных блоков SU1520516A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864089540A SU1520516A1 (ru) 1986-07-14 1986-07-14 Устройство дл диагностировани дискретных блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864089540A SU1520516A1 (ru) 1986-07-14 1986-07-14 Устройство дл диагностировани дискретных блоков

Publications (1)

Publication Number Publication Date
SU1520516A1 true SU1520516A1 (ru) 1989-11-07

Family

ID=21246007

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864089540A SU1520516A1 (ru) 1986-07-14 1986-07-14 Устройство дл диагностировани дискретных блоков

Country Status (1)

Country Link
SU (1) SU1520516A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 911541, кл. G 06 F 15/46, 1981. Авторское свидетельство СССР № 627479, кл. G 06 F 11/00, G 0.6 F 15/46, 1978. *

Similar Documents

Publication Publication Date Title
JPS5852259B2 (ja) コシヨウシンダンホウホウ オヨビ ソウチ
US4937843A (en) Digital data block synchronizer
SU1520516A1 (ru) Устройство дл диагностировани дискретных блоков
JPS5836365B2 (ja) インタ−フエ−スソウチ
US4021646A (en) Up/down counter with a tracking 5/6 input circuit
US3177472A (en) Data conversion system
SU1539782A2 (ru) Устройство дл тестового контрол цифровых блоков
SU1109756A1 (ru) Устройство дл контрол и диагностики дискретных объектов
SU1140121A1 (ru) Микропрограммное устройство управлени с контролем
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1182540A1 (ru) Устройство дл контрол цифровых блоков
SU1381506A1 (ru) Микропрограммное устройство управлени
SU1381503A1 (ru) Микропрограммное устройство управлени
SU1397916A1 (ru) Устройство дл регистрации неустойчивых сбоев
SU1633463A1 (ru) Устройство дл контрол оперативной конвейерной пам ти
SU1629910A1 (ru) Микропрограммное устройство управлени
SU1501064A1 (ru) Устройство дл контрол последовательностей импульсов
SU1552136A1 (ru) Цифровой компаратор
SU1252787A1 (ru) Устройство дл контрол дискретной аппаратуры
SU1571552A1 (ru) Устройство дл контрол программных автоматов
SU1339567A1 (ru) Устройство контрол цифровых блоков
SU1564629A2 (ru) Устройство дл контрол логических блоков
SU1100766A1 (ru) Устройство дл индикации отказов в резервированных системах
SU1691991A1 (ru) Резервированна вычислительна система
SU690648A1 (ru) Система автоматической программной проверки аппаратуры св зи