SU1472907A1 - Сигнатурный анализатор - Google Patents

Сигнатурный анализатор Download PDF

Info

Publication number
SU1472907A1
SU1472907A1 SU864188926A SU4188926A SU1472907A1 SU 1472907 A1 SU1472907 A1 SU 1472907A1 SU 864188926 A SU864188926 A SU 864188926A SU 4188926 A SU4188926 A SU 4188926A SU 1472907 A1 SU1472907 A1 SU 1472907A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
register
inputs
analyzer
outputs
Prior art date
Application number
SU864188926A
Other languages
English (en)
Inventor
Сергей Николаевич Никулин
Original Assignee
Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С. filed Critical Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority to SU864188926A priority Critical patent/SU1472907A1/ru
Application granted granted Critical
Publication of SU1472907A1 publication Critical patent/SU1472907A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

Изобретение относитс  к цифровой вычислительной технике и может быть использовано дл  контрол  и диагностировани  цифровой аппаратуры.Целью изобретени   вл етс  сокращение времени обнаружени  многократных искажений выходных сигналов объекта контрол  в нескольких тактах работы. Сигнатурный анализатор содержит два регистра 1, 2, сдвиговый регистр 3, группу регистров 4, группу элементов И 5 и две группы сумматоров по модулю два 6, 7,8. Первый регистр предназначен дл  выбора совокупности контролируемых выходов объекта контрол . Элементы пам ти группы регистров обеспечивают управл емый временной сдвиг последовательностей выходных сигналов на количество тактов, задаваемое вторым регистром и второй группой сумматоров по модулю два. Сумматоры по модулю два первой группы производ т суммирование выходных сигналов в каждом такте с учетом временного сдвига. При этом многократное искажение выходных сигналов в нескольких тактах работы объекта контрол  приводит к искажению нескольких разр дов суммарной последовательности, что, в конечном счете, обусловливает сокращение времени обнаружени  таких искажений. 1 ил.

Description

j
Изобретение относитс  к цифровой вычислительной технике и может быть использовано дл  контрол  и диагностировани  цифровой аппаратуры.
Целью изобретени   вл етс  сокращение времени обнаружени  многократных искажений входных сигналов - в нескольких тактах работы.
На чертеже приведена функциональна  схема предлагаемого анализатора.
Сигнатурный анализатор содержит первый и второй регистры и 2, сдвиговый регистр 3, группу регистров 44 , ...,4, группу элементов И 5., , ... ,5№, .первую группу сумматоров 6, по модулю два, вторую группу сумматоров 8..., 8 по модулю два, группу 9 информационных входов, синхровход 10, группу П информационных выходов.
Сдвиговый регистр 3 производит запись и сдвиг сигналов по фронту , импульса, поступающего на его синхровход с синхровхода 10 анализатора . Регистры 4 группы производ т запись сигналов, поступающих на их информационные входы при наличии высокого уровн  сигнала на. их синхро- входах, т.е.  вл ютс  триггерными системами, управл емыми по уровню тактовых импульсов.
Сигнатурный анализатор работает следующим образом.
После подачи питани  регистры 2, 3 и 4 устанавливаютс  в нулевое состо ние , в регистр 1 записываетс  двоичный код, соответствующий совокупности анализируемых выходов объекта контрол . Сигналы с выходов разр дов регистра 1 , установленных в единичное состо ние, поступают на 5 вторые входы элементов И 5, разреша  прохождение сигналов с объекта контрол  по соответствующим информаци- онным входам 9 на сумматоры 6 и 7. В регистр 2 записываетс  двоич10 ный код, задающий число тактов задержки входной информации в регистрах 4. Нулевой код соответствует задержке 1 « 0 тактов, поскольку сигналы О, поданные на вторые вхоJ5 ды сумматоров 8 группы, настраивают сумматоры 8 на пропускание синхроимпульсов на синхровходы регистров 4 без инверсии. При этом во врем  подачи синхроимпульса на синхровхо0 ды регистров 4 информационные сигналы , поступающие с выходов сумматоров 7 первой группы на информационные входы первого регистра 4 группы, поочередно записываютс  во все ре5 гистры 4 группы. Таким образом, сигналы , поступающие на информационные входы 9 анализатора в одном из тактов работы, суммируютс  по модулю два в сумматорах 6 и 7 без времен0 ного сдвига. Такой режим работы задает самую низкую обнаруживающую способность сигнатурного анализатора и позвол ет обнаружить любые искажени  по одному из выходов объек5 та контрол .
Дл  задани  задержки сигналов в регистрах 4 на один такт (1 « 1),
31
необходимо в последний разр д регистра 2 записать I, а в остальные его разр ды - О. Тогда последний сумматор 8 второй группы инвертирует синхроимпульсы и подает их на еин- хровход последнего регистра 4. При этом запись информации в него происходит после окончани  очередного синхроимпульса, т.е. регистры 4 задерживают сигналы, поступающие с выходов сумматора 7, на один такт. - Этот режим соответствует обнаружению любых многократных искажений, возникающих либо в одной из выходных последовательностей объекта контрол , либо в одном из тактов работы объекта контрол .
Задержка сигналов с выходов сумматоров 7 на 1 тактов позвол ет об- наружить любые многократные искажени  в 1 тактах работы объекта контрол . Дл  задани  задержки входной информации на 1 тактов необходимо : разбить множество из k регист- ров 4 на 1 подгрупп так, чтобы в каждой подгруппе было не менее двух регистров (при этом 1 не должно превышать k/2) -, разр ды регистра 2, св занные через соответствующие сумматоры 8 с синхровходами последних регистров 4 в выбранных подгруппах, установить в единичное состо ние, а остальные разр ды регистра 2 установить в нулевое состо ние.
После задани  режима работы сигнатурного анализатора путем записи двоичных сигналов в регистры 1 и 2 на группу 9 входов сигнатурного анализатора подаютс  сигналы с вы- ходов контролируемого объекта xt(t), х (t) ,. . .ij xM(t) , а на вход 1 0 подаютс  импульсы, синхронизирующие работу объекта контрол  и сигнатурного анализатора . Длительность синхроимпуль- сов должна превышать суммарное врем  переключени  регистров 4, т.е.
V Л/ л Т
к v Э- t сц
е k - число регистров 4;
- врем  записи информации в один из регистров 4 при наличии на его синхровходе высокого уровн  управл ющего сигнала;
Т - период следовани  выходных сигналов объекта контрол . Сигнал х t) через первый элемент 5 поступает на первый сумматор 6 по
модулю два, где осуществл етс  его сложение по модулю два с сигналом, поступающим с выхода первого разр да регистра 3:
y(t) ) +
z,(x)
В случае задани  задержки сигналов в регистрах 4 на,один такт, сигнал z t) записываетс  в последний регистр 4 в конце предыдущего такта t-1 и равен сумме по модулю два сигнала xi(t-l) с второго информационного входа и сигнала z2(t-i), поступающего с 2-го разр да последнего регистра 4,т.е. z t) « x2(t-l) + + zi(t-l). Сигнал z2(t-l), в свою
очередь, образован сигнала x(t-2) иг3(С-2), т.е. z2(t-l) x3(t-2) .+ + z3(t-2) и т.д.
Выразив значение сигналов на выходах последнего регистра 4 через значени  сигналов, поступающих на информационные входы 9, получим
y(t) - х ,(t) + xm(t-m+l)
+ x,(t-l) +
Таким образом, последовательность сигналов y(t)  вл етс  суммой по модулю два последовательностей выходных сигналов объекта контрол , сдвинутых один относительно другого на один такт.
В общем случае задани  задержки сигналов в регистрах 4 на 1 тактов,1 где , сигнал zt(t) записываетс  в регистр 4,  вл ющийс  последним регистром 1-й подгруппы, на такте t-11 из последнего регистра 4 (1-1 )-1 подгруппы (поскольку дл  организации информации на 1 тактов группа регистров 4 должна быть разбита на 1 подгрупп, причем запись сигналов в последние регистры подгрупп выполн етс  после окончани  текущего синхроимпульса, а в остальные регистры каждой подгруппы запись сигналов производитс  в течение действи  текущего синхроимпульса ) .
Таким образом, сигнал z 7(t) равен сумме по модулю два сигнала x(t-l) с второго информационного входа группы 9 и сигнала z (t-1) , поступающего с второго разр да последнего регистра 4, т.е.
zt(t) xt(t-l) + za(t-2).
Сигнал z3(t-l) образован
x3(t-21) кг 5(t-21) и т.д.
y(t) - х ,(t) + x2(t-l)
+ xmCt-l(m-l)J.
Последовательность сигналов y(t)  вл етс  суммой по модулю два последовательностей выходных сигналов объекта контрол , сдвинутых один относительно другого на 1 тактов.При этом любые искажени  сигналов в пачке из 1 тактов выходных последовательностей контролируемого объекта за : счет введенной операции сдвига привод т к искажению последовательности y(t) по крайней мере в одном такте.
Сумматор 6 по модулю два первой группы, св занный с регистром 3, об- разует формирователь сигнатур и производит деление многочлена, соответствующего последовательности y(t), на образующий полином P(t), соответствующий разр дности регистра 3, подключенного к выходам первого сумматора 6 по модулю два первой группы. Д1осле окончани  последовательности y(t) регистр 3 устанавливаетс  в состо ние, соответствующее сигнатуре - остатку от делени  y(t) на P(t). Полученна  сигнатура сравниваетс  с эталонной. Искажени  в некоторых разр дах y(t) привод т к тому, что полученна  сигнатура отличаетс  от эталонной, что свидетельствует о неисправности контролируемого объекта . В случае совпадени  полученной и эталонной сигнатур делаетс  вывод об отсутствии искажений заданного типа в выходных последовательност х объекта контрол .
Таким образом, предлагаемый сигнатурный анализатор позвол ет за один цикл проверки контролируемого объекта определить его отказ, заключающийс  в искажении выходных сигналов в нескольких следующих друг за другом тактах работы, что обуславливает сокращение времени обнаружени  таких искажений.
Задержку 1 выходных последовательностей объекта контрол  выбирают с учетом характерной кратности искажений контролируемого конкретного объекта и могут измен ть в .ходе про- верки дл  классификации возникших
в объекте,отказов.

Claims (1)

  1. Формула изобретени 
    Сигнатурный анализатор, содержащий два регистра, группу элементов
    1472907&
    сигналами И, сдвиговый регистр и первую груп- , т.е. пу сумматоров по модулю два, причем + ... первые входы элементов И группы об- , с разуют группу информационных входов
    анализатора, выходы элементов И груп25
    пы, кроме последнего, подключены к первым входам соответствующих сумматоров по модулю два первой группы,
    10 вторые входы элементов И группы
    соединены с соответствующими разр дными выходами первого регистра, группа информационных входов которого образует первую группу входов наст15 ройки анализатора выход первого сумматора по модулю два первой группы подключен к информационному входу сдвигового регистра, группа входов первого сумматора по модулю два пер20 вой группы соединена с группой выходов сдвигового регистра в соответствии с ненулевыми коэффициентами образующего полинома, синхровход сдвигового регистра  вл етс  синхро- входом анализатора, группа выходов сдвигового регистра  вл етс  группой информационных выходов анализатора, отличающийс  тем, что, с целью сокращени  времени обнаруже30 нид многократных искажений входных сигналов в нескольких тактах работы, анализатор содержит вторую группу сумматоров по модулю два и группу регистров, причем выход последнего
    35 элемента И группы соединен с информационным входом старшего разр да первого регистра группы, выход j-ro сумматора по модулю два первой группы (j 2} m, где m - число ин40 формационных входов анализатора) соединен с (j-l)-M входом первого регистра группы, выходы каждого регистра группы, начина  с первого, соединены соответственно с инфор45 мационными входами последующего регистра группы, выходы последнего регистра группы подключены к вторым входам соответствующих сумматоров по модулю два первой группы, входы уп50 равлени  записью регистров группы подключены к выходам соответствующих сумматоров по модулю два второй группы, первые входы которых объединены и соединены с синхровходом ана55 лизатора, а вторые входы соединены с соответствующими разр дными выходами второго регистра,группа информационных входов которого  вл етс  второй группой входов настройки анализатора.
    5
    пы, кроме последнего, подключены к первым входам соответствующих сумматоров по модулю два первой группы,
    вторые входы элементов И группы
    соединены с соответствующими разр дными выходами первого регистра, группа информационных входов которого образует первую группу входов наст5 ройки анализатора выход первого сумматора по модулю два первой группы подключен к информационному входу сдвигового регистра, группа входов первого сумматора по модулю два пер0 вой группы соединена с группой выходов сдвигового регистра в соответствии с ненулевыми коэффициентами образующего полинома, синхровход сдвигового регистра  вл етс  синхро- входом анализатора, группа выходов сдвигового регистра  вл етс  группой информационных выходов анализатора, отличающийс  тем, что, с целью сокращени  времени обнаруже0 нид многократных искажений входных сигналов в нескольких тактах работы, анализатор содержит вторую группу сумматоров по модулю два и группу регистров, причем выход последнего
    5 элемента И группы соединен с информационным входом старшего разр да первого регистра группы, выход j-ro сумматора по модулю два первой группы (j 2} m, где m - число ин0 формационных входов анализатора) соединен с (j-l)-M входом первого регистра группы, выходы каждого регистра группы, начина  с первого, соединены соответственно с инфор5 мационными входами последующего регистра группы, выходы последнего регистра группы подключены к вторым входам соответствующих сумматоров по модулю два первой группы, входы уп0 равлени  записью регистров группы подключены к выходам соответствующих сумматоров по модулю два второй группы, первые входы которых объединены и соединены с синхровходом ана5 лизатора, а вторые входы соединены с соответствующими разр дными выходами второго регистра,группа информационных входов которого  вл етс  второй группой входов настройки анализатора.
SU864188926A 1986-02-02 1986-02-02 Сигнатурный анализатор SU1472907A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864188926A SU1472907A1 (ru) 1986-02-02 1986-02-02 Сигнатурный анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864188926A SU1472907A1 (ru) 1986-02-02 1986-02-02 Сигнатурный анализатор

Publications (1)

Publication Number Publication Date
SU1472907A1 true SU1472907A1 (ru) 1989-04-15

Family

ID=21283453

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864188926A SU1472907A1 (ru) 1986-02-02 1986-02-02 Сигнатурный анализатор

Country Status (1)

Country Link
SU (1) SU1472907A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
15.04.89. Бюл. № 14 С.Н. Никулин 681 .3(088.8) Авторское свидетельство СССР 1048475, кл. G 06 F 11/00, 1980. Авторское свидетельство СССР 1256031, кл. G 06 F 11/00. 1984. *

Similar Documents

Publication Publication Date Title
JPS62235680A (ja) デイジタル信号処理装置
SU1472907A1 (ru) Сигнатурный анализатор
US5867050A (en) Timing generator circuit
SU1272482A1 (ru) Устройство дл формировани псевдослучайных чисел
CA1074920A (en) Detection of errors in digital signals
SU1256031A1 (ru) Сигнатурный анализатор
JP3104604B2 (ja) タイミング発生回路
SU1529230A1 (ru) Устройство дл сбора информации от многоразр дных дискретных датчиков
JPS63245032A (ja) 高速フレ−ム同期方式
SU1624455A1 (ru) Сигнатурный анализатор
SU1603386A1 (ru) Устройство дл контрол цифровых блоков
SU1580370A1 (ru) Устройство дл контрол последовательности синхроимпульсов
SU1280618A1 (ru) Генератор случайных чисел
SU1566353A1 (ru) Устройство дл контрол многовыходных цифровых узлов
SU1480103A1 (ru) Многоканальный генератор псевдослучайных чисел
SU1112362A1 (ru) Устройство дл сортировки чисел
SU1037246A1 (ru) Устройство дл сортировки чисел
SU1635256A1 (ru) Селектор импульсов по частоте следовани
SU1236481A1 (ru) Устройство дл последовательного выделени единиц из двоичного кода
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков
SU1580438A1 (ru) Устройство дл контрол ошибок аппаратуры многоканальной магнитной записи
SU1363209A1 (ru) Устройство приоритета
SU843273A1 (ru) Устройство цикловой синхронизации
SU792256A1 (ru) Устройство дл контрол логических блоков
JP2646306B2 (ja) 多チャンネル無相関雑音発生装置