SU1443153A1 - Устройство дл выделени и вычитани импульсов из последовательности импульсов - Google Patents

Устройство дл выделени и вычитани импульсов из последовательности импульсов Download PDF

Info

Publication number
SU1443153A1
SU1443153A1 SU874259314A SU4259314A SU1443153A1 SU 1443153 A1 SU1443153 A1 SU 1443153A1 SU 874259314 A SU874259314 A SU 874259314A SU 4259314 A SU4259314 A SU 4259314A SU 1443153 A1 SU1443153 A1 SU 1443153A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
bus
pulses
Prior art date
Application number
SU874259314A
Other languages
English (en)
Inventor
Валентин Аронович Капник
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU874259314A priority Critical patent/SU1443153A1/ru
Application granted granted Critical
Publication of SU1443153A1 publication Critical patent/SU1443153A1/ru

Links

Abstract

Устройство относитс  к импульсной технике и может быть использовано в устройствах автоматики и телемеханики дл  выделени  и вычитани  импульсов и пачек импульсов из последовательности импульсов. Целью изобретени   вл етс  расширение функциональных возможностей за счет выделени  и вычитани  пачки импульсов. Устройство содержит элементы И-НЕ 1, 5, триггер 2, элемент 3 сравнени  кодов, счетчик 8 импульсов, шину 7 Сброс, шину 10 тактовых импульсов, первую входную шину 15 кода, элемент НЕ 11, выходные шины 18, 19. Введение элементов И-НЕ 4, 17, триггера 9, дешифратора 12, мультиплексора 13 и элемента 14 срав-. нени  кодов, второй входной шины 16 . CfffOC хода, выходной шины 6 обеспечивает работу устройства в двух режимах, В первом режиме обеспечиваетс  выделение и вычитание любого импульса, код которого заранее задан, а во втором режиме - пачки импульсов, причем начало и конец пачки задаютс  соответствующими кодами номера импульса. Если на входных шинах 15 и 16 кода импульса установлены равные коды номера импульса, то на выходной шине 19 формируетс  гй пульсна  последовательность без одного импульса, код номера которого был задай, и на выходной шине 6 выдел етс  импульс,определ ющий местоположение отсутствующего импульса. Если на входных шинах 15 и 16 заданы разные коды номеров импульсов, определ ющих начало и конец пачки, то с выходной шины 19 снимаетс  импульсна  последовательность , в которой отсутствует заданна  пачка импульсов, а на выходных шинах 6 и 18 формируютс  импульсы, определ ющие местоположение отсутствующих импульсов. 3 ил. с $ (Л 4ik 4 ОО СП со

Description

Изобретение относитс  к импульсной технике и может быть использовано в цифровой вычислительной технике, в устройствах автоматики и телемеха- НИКИ дл  вьщелени  и вычитани  импульсов и пачек импульсов из последовательности импульсов,
Цель изобретени  - расширение функциональных возможностей устройст- ва за счет выделени  и вычитани  пачки импульсов из последовательности импульсов,
На фиг.1 приведена функциональна  схема устройства дл  вьщелени  и вычи танин импульсов из последовательности импульсов; на.фиг.2 и 3 - временные диаграммы, по сн ющие работу устройства .
Устройство содержит первый элемент И-НЕ 1, входы которого подключены соответственно к пр мому выходу первого триггера 2 и выходу первого элемента 3 сравнени  кодов, соединенного с вторым пр мым входом третьего элемен- та И-НЕ 4, а выход подключен к второму входу элемента И-НЕ 5, третьей выходной шине 6 и В гвходу первого триггера 2, S- и С-входы которого под- Kj 4eHbi соответственно к шине Сброс 7, соединенной с установочными входами счетчика 8 импульсов и второго триггера 9 и шиной 10 тактовых импульсов , подключенной к входу элемента |1Е 11, выход которого соединен с пер- вым входом второго элемента И-НЕ 5, первым пр мым входом третьего элемента И-НЕ 4, тактовым входом счетчика 8 импульсов и управл юпщм входом дешифратора 12, информационные входы и выходы которого подключены соответственно к выходам счетчика 8 импульсов , соединенных с первой группой входов первого элемента 3 сравнени  кодов, и информационным входам мультиплексора 13, инверсный управл ющий вход которого подключен к ин- версному входу третьего элемента И-НЕ 4 ri выходу второго элемента 14 сравнени  кодов, перва  и втора  группа входов которого подключена соответственно к первой входной шине 15 кода импульса, соединенной с второй группой входов первого элемента 3 сравнени  кодов, и второй входной шине 16 кода импульса, соединенной с управл ющими входами мультиплексора 13, инверсный выход которого подключен к первому входу четвертого элемента
И-НЕ 17, второй вход и выход которого соответственно соединены с выходом третьего элемента И-НЕ 4 и С- входом второго триггера 9, инверсный выход которого подключен к второй выходной шине 18 и третьему входу второго элемента И-НЕ 5, выход которого подключен к первой выходной шине 19.
На I- и К-входы второго триггера 9 подан единичный логический уровень
Устройство дл  выделени  и вычитани  импульсов из импульсной последовательности имеет два режима работы . В первом режиме обеспечиваетс  выделение и вычитание любого импул - са, код которого заранее задан, а во втором режиме - пачки импульсов, причем начало и конец пачки задаютс  соответствующими кодами номера импульса.
Устройство работает следующим образом .
Пусть из последовательности импульсов , поступающих на шину 10 тактовых импульсов, требуетс  вычесть, например, третий импульс. Дл  этого на первую и вторую входные шины 15 и 16 кода импульса подаютс  двоичные коды номера импульса N,(0011). После включени  питани  устройства на шину Сброс 7 подаетс  единичный логический сигнал, устанавливающий по S-ВХОДУ первый триггер 2 в единичное состо ние, а счетчик 8 импульсов и второй триггер 9 - в исходное нулевое состо ние, в результате чего на выходе первого элемента 3 сравнени  кодов устанавливаетс  нулевой логический уровень, поступающий на первый вход первого элемента И-НЕ 1, на выходе которого образуетс  единичный логический уровень, поступающий на D-ВХОД первого триггера 2, третью выходную шину 6 и второй вход второго элемента И-НЕ 5. Одновременно с этим на выходе второго элемента i 4 сравнени  кодов ; формируетс , единичный логический уровень (так как N . N), который, поступа  на инверсньш управл ющий вход мультиплексора 13 и инверсный вход третьего элемента И-НЕ 4, блокирует их работу, поэтому на их выходах устанавливаетс  единичный логический уровень , а на выходе четвертого элемента И-НЕ 17 - нулевой логический уровень . Это Приводит к тому, что в за-
данном режиме второй триггер 9 не может изменить свое исходное состо ние т.е. на его инверсном выходе, соединенном с второй выходной шиной 18 и третьим входом второго элемента И-НЕ 5, поддерживаетс  единичный логический уровень, который совместно с логическим уровнем на его втором входе устанавливает разрешение на прохожде ние тактовых импульсов на первую выходную шину 19.
Отсчет импульсной последовательности , поступающей на шину 10 тактовых импульсов (фиг.2а), ведетс  с нулевого импульса, поэтому на первую выходную шину 19 проход т тактовые импульсы, начина  с нулевого (фиг.2ж). Состо ние первого триггера 2 не измен етс  (фиг.2г) в тече- ние действи  первых двух тактовых импульсов , так как на D-входе установлен единичный логический уровень (фиг.2ж) с выхода первого элемента И-НЕ 1, а состо ние выходов счетчика 8 импульсов измен етс  по заднему фронту каждого тактового импульса. Состо ние выходов дешифратора 12 не оказьгоает вли ние на работу устройства , так как они подключены к ин- формационным входам мультиплексора 13 заблокированного ранее по инверсному управл ющему входу.
По заднему фронту второго тактового импульса на выходах счетчика 8 им- пульсов, подключенных к первой группе входов первого элемента 3 сравнени  кодов, устанавливаетс  код, зна- -чение которого совпадает со значением 1сода, установленного на второй группе входов первого элемента 3 сравнени  кодов, поэтому на его выходе образуетс  единичный логический уровень (фиг.2д), который совместно с единичным логическим уровнем на вто- ром входе первого элемента И-НЕ 1 формирует на его выходе нулевой логический уровень (фиг.2е), запрещающий прохождение третьего тактового импульса на первую выходную шину 19. Третий тактовый импульс своим задним фронтом переписывает нулевой логический уровень с D-входа первого триггера 2 на его пр мой выход, поэтому на выходе первого элемента И- НЕ 1 снова устанавливаетс  единичный логический уровень, разрешающий прохождение , на первую выходную щину 19 последующих тактовых импульсов.
53
Одновременна с этим на выходе счетчика 8 импульсов устанавливаетс  код, значение которого больше значени  кода, установленного на второй группе входов первого элемента 3 сранени  кодов, в результате на его выходе образуетс  нулевой логический уровень (фиг.2д),подтверждающий состо ние выхода первого элемента И-НЕ 1, установленного с пр мого выхода первого триггера 2. С приходом четвертого тактового импульса по его заднему фронту на пр мой выход первого триггера 2 переписываетс  единичный логический уровень (фиг.2г), устройство возвращаетс  в свое исходное состо ние и после окончани  очередно последовательности готово к приему следующей импульсной последовательности .
Таким образом, если на входных шинах 15 и 16 кода импульса установлены равные коды номера импульса, то на первой выходной шине 19 формируетс  импульсна  последовательность без одного импульса, код номера которого бып задан, и на третьей выходной шине 6 выдел етс  импульс, определ ющий местоположение отсутствующего
импульса.
Предлагаемое устройство выдел ет
местоположение и вычитает из последовательности импульсов любой импульс, код которого задан на входных шинах кода импульса.
Если на первую входную шину 15 кода импульса подать двоичный код, например N 1 (0001), а на вторую входную шину 16 кода импульса - двоичный код, например (ООП), то из последовательности импульсов, вычитаетс  пачка импульсов, начало и конец которой заданы соответствую- пщми кодами.
Сигналом Сброс с шины 7 первый триггер 2 устанавливаетс  в единичное состо ние, а счетчик 8 импульсов и второй триггер 9 - в нулевое сос то ние, в результате на выходах первого 3 и второго 14 элементов сравнени  кодов образуетс  нулевой логический уровень (фиг.Зд из), поэтому на выходе первого элемента И-НЕ 1 (фиг.Зе) устанавливаетс  единичный логический уровень, поступающий на D-вход первого триггера 2, третью выходную шину 6 и второй вход второго элемента И-НЕ 5, а мультиплексор
5U
13 и третий элемент И-НЕ k разблокированы по соответствующим входам Второй триггер 9 находитс  в нулевом состо нии, поэтому на его инверсном выходе установлен единичный логический уровень (фиг.Зн), поступающий на третий вход второго элемента И-НЕ 5, Наличие единичных логических уровней на втором и третьем входах этого элемента разрешает прохождение тактовьпг: импульсов, начина  с нулевого, на первую выходную шину 19 устройства,
С приходом нулевого импульса состо ние первого триггера 2 не измен ет с , так как на его D-входе установлен единичный логический уровень, а состо ние счетчика 8 импульсов становитс  равным состо нию на второй группе входов первого элемента 3 срав нени  кодов, в результате на его выходе устанавливаетс  единичный логический уровень (фиГоЗд), который совместно с единичным логическим уровнем на втором входе первого элемента И- НЕ формирует на его выходе нулевой логический уровень и запрещающий прохождение следующего (первого) тактового импульса на первую выходную шину 19 (),, По заднему фронту первого тактового импульса нулевой логический уровень переписываетс  с D-входа первого триггера его пр мой выход и устанавливает на выходе перво го элемента И-НЕ 1 единичный логический уровень (фиг.Зе).
Одновременно с этим первый тактовый импульс проходит на выход третьего элемента И-НЕ 4 (фиг,3л)s так как на его инверсном входе установ™ лен нулевой логический уровень с выхода второго элемента 14 сравнени  кодов, а на втором пр мом входе - единичный логический уровень, поступающий с выхода первого элемента 3 срав нени  кодов. Этот тактовый импульс далее проходит на выход четвертого элемента И-НЕ 17 (фиг,3м), так как на его первом входе установлен единичный логический уровень мульти- плексора 13, подключенного по-управл ющим входам к третьему выходу дешифратора , на котором установлен нулевой логический уровень, В результате по заднему фронту первого такте™ вого импульса срабатывает второй триггер 9 (фиг.2н) и на его инверсном выходе формируетс  нулевой ло
,j 0 5 О
0 з g
5
гический уровень, запрещающий прохождение тактовых импульсов на первую выходную шину 19,
По окончании первого тактового импульса на выходах первого счетчика 8 импульсов устанавливаетс  код, значение которого больше, чем значение кода, установленного на второй группе входов первого элемента 3 сравнени  кодов, поэтому на его выходе образуетс  нулевой логический уровень (фиг,3д), подтверждающий единичный логический уровень на выходе первого элемента И-НЕ 1 и D-входе первого триггера 2. С приходом второго тактового импульса по его заднему фронту ка пр мом выходе первого триггера 2 восстанавливаетс  единичньй логический уровень (фиг,3г) Второй и третий тактовые импульсы не проход т на первую выходную шину 19 (фиг.Зж), так как на третьем входе второго элемента И-НЕ 5 установлен нулевой ло- ги хеский уровень с инверсного выхода второго триггера 9.
При поступлении тактовых импульсов на выходах дешифратора 12 формируютс  импульсы, поступающие на соответ- ств тощие информационные входы мультиплексора 13, причем на е го инверсный выход проходит только один импульс, соответствующий коду, установленному на второй входной шине 16 кода .импульса (). С приходом третьего тактового импульса на соответствующем выходе дешифратора 12 формируетс  импульс (фиг оЗи), который, пройд  через мультиплексор 13 и четвертый элемент И-НЕ 17 (фиг.Зк и м), переключает второй триггер 9 в исходное состо ние (фиг.Зн) и на его инверсном выходе вновь устанавливаетс  единичный логический уровень, которьй совместно с аналогичным уровнем на втором входе второго элемента И-НЕ 5 вновь разрешает прбхокдение тактовых импульсов, начина  с четвертого, на первзпо выходную шину J9 (фиг.Зж). По окончании очередной импульсной пос- ледозательностн устройство готово к приему следующей.
Таким образом, если на входнь х шинах 15 и 16 кода импульса заданы разные коды номеров импульсов, определ ющей начало и конеп пачки, то с первой выходной шины 19 снимаетс  импульсна  последовательность, в кото7U
рой отсутствует заданна  пачка импульсов , а на третьей 6 и второй 18 выходных шинах формируютс  импульсы, определ ющие местоположение отсутствующих импульсов.
Предлагаемое устройство выдел ет местоположение и вычитает из последовательности импульсов любую пачку импульсов, начало и конец которой за дан на первой и второй входных шинах кода импульса,
В зависимости от значений кодов, подаваемых на входные шины кода импульса , устройство осуществл ет тот или иной режим работы, при этом с первой выходной шины 19 снимаетс  импульсна  последовательность без п-го импульса или без пачки импульсов, а на второй 18 и третьей 6 выходных шинах формируютс  сигналы, определ ющие местоположение отсутствующих импульсов,

Claims (1)

  1. Формула изобретени 
    Устройство дл  выделени  и вычитани  импульсов из последовательност импульсов, содержащее шину тактовых импульсов, три выходные шины, первую вх одную шину кода импульса, элемент НЕ, первый и второй элементы И-НЕ, первый элемент сравнени  кодов, счетчик импульсов и первый триггер, S- вход которого соединен с шиной Сбро и установочным входом счетчика им- пульсов, выходы которого соединены с первой группой входов первого элемента сравнени  кодов, втора  группа входов которого подключена к первой входной шине кода импульса, а выход соединен с D-входом первого триггера , подключенного к третьей выходной шине и второму входу второго элемента И-НЕ, первый вход которого через
    538
    элемент НЕ соединен с шиной тактовых импульсов и С-входом первого триггера , а выход - с первой выходной шиной , отличающеес  тем, что, с целью расширени  функциональных возможностей за счет выделени  и вычитани  пачки импульсов из последовательности импульсов, в него дополнительно введены третий и четвертый элементы И-НЕ, второй триггер, дешиф- ратор, мультиплексор и второй элемент сравнени  кодов, перва  группа входов которого подключена к первой входной шине кода импульса, втора  группа входов  вл етс  второй входной шиной кода импульса и подключена к соответствующим управл ющим входам мультиплексора, а выход соединен с инверсным входом третьего элемента И-НЕ и инверсным управл ющим входом мультиплексора, инверсный выход и информационные входы которого подключены соответственно к первому входу четвертого элемента И-НЕ и соответствующим выходам дешифратора, информационные входы которого соединены с соответствующими входами первой группы входов первого элемента сравнени , а управл ющий вход подключен к тактовому входу счетчика импульсов, первому пр мому и первому входам соответственно третьего и второго элементов И-НЕ, второй пр мой и третий входы которых соединены соответственно с выходом первого элемента сравнени  кодов, второй выходной шиной и инверсным выходом второго триггера, R- и С-входы котброго подключены соответственно к установочному входу счетчика импульсов и выходу четвертого элемента И-НЕ,второй вход которого соединен с выходом третьего элемента И-НЕ.
SU874259314A 1987-06-10 1987-06-10 Устройство дл выделени и вычитани импульсов из последовательности импульсов SU1443153A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874259314A SU1443153A1 (ru) 1987-06-10 1987-06-10 Устройство дл выделени и вычитани импульсов из последовательности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874259314A SU1443153A1 (ru) 1987-06-10 1987-06-10 Устройство дл выделени и вычитани импульсов из последовательности импульсов

Publications (1)

Publication Number Publication Date
SU1443153A1 true SU1443153A1 (ru) 1988-12-07

Family

ID=21309807

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874259314A SU1443153A1 (ru) 1987-06-10 1987-06-10 Устройство дл выделени и вычитани импульсов из последовательности импульсов

Country Status (1)

Country Link
SU (1) SU1443153A1 (ru)

Similar Documents

Publication Publication Date Title
SU1443153A1 (ru) Устройство дл выделени и вычитани импульсов из последовательности импульсов
SU544121A1 (ru) Устройство контрол импульсных последовательностей
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU1509957A1 (ru) Устройство дл селекции признаков изображени объектов
RU1811003C (ru) Устройство дл разделени импульсов
SU1718368A1 (ru) Формирователь импульсов
SU1005285A2 (ru) Устройство дл умножени частоты следовани периодических импульсов
SU1347162A1 (ru) Генератор импульсной последовательности
SU1439747A1 (ru) Устройство дл свертки кода числа по модулю
SU995314A1 (ru) Двухканальный аналого-цифровой преобразователь
SU966913A1 (ru) Устройство контрол
SU957425A1 (ru) Устройство дл контрол последовательности импульсов
SU1291985A1 (ru) Устройство дл контрол распределител импульсов
SU641657A1 (ru) Делитель частоты следовани импульсов
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU957436A1 (ru) Счетное устройство
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU1111174A1 (ru) Устройство дл выделени экстремумов
SU1121675A1 (ru) Устройство дл контрол последовательности периодических сигналов
SU1706027A1 (ru) Селектор импульсов по длительности
SU1378051A1 (ru) Устройство восстановлени информации
SU1150737A2 (ru) Генератор последовательности импульсов
SU1115225A1 (ru) Преобразователь код-временной интервал
SU1709308A1 (ru) Устройство дл делени чисел
SU433643A1 (ru)