SU1439672A1 - Устройство дл отображени графической информации на экране телевизионного индикатора - Google Patents

Устройство дл отображени графической информации на экране телевизионного индикатора Download PDF

Info

Publication number
SU1439672A1
SU1439672A1 SU874191191A SU4191191A SU1439672A1 SU 1439672 A1 SU1439672 A1 SU 1439672A1 SU 874191191 A SU874191191 A SU 874191191A SU 4191191 A SU4191191 A SU 4191191A SU 1439672 A1 SU1439672 A1 SU 1439672A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
control
block
address
Prior art date
Application number
SU874191191A
Other languages
English (en)
Inventor
Акоп Семенович Вайрадян
Олег Николаевич Цапко
Виктор Борисович Шувалов
Original Assignee
Московский Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Инженерно-Физический Институт filed Critical Московский Инженерно-Физический Институт
Priority to SU874191191A priority Critical patent/SU1439672A1/ru
Application granted granted Critical
Publication of SU1439672A1 publication Critical patent/SU1439672A1/ru

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

Изобретение относитс -к области вычислительной техники и автоматики и может быть использовано дл  вьшода графической информации на ЭВМ, Целью изобретени   вл етс  повышение достоверности отображени  информации. Дл  этого в устройство, содержащее телевизионный индикатор 1, блок 2 синхронизации , формирователь 3 видеосигнала, распределитель 4 импульсов, -блок 5 пам ти, дешифратор 6, коммутатор 7 адреса, блок 8 преобразовани  координат , введены три регистра 9 - П, блок 12 сравнени , комммутатор 13 данных и блок 14 управлени  контролем, Повышение достоверности отображени  информации обеспечиваетс  путем оперативного и непрерьшного контрол  и диагностики исправности  чеек блока у 5 пам ти и выдачи адресов неисправных разр дов в ЭВМ, 1 з,п, ф-лы, 7 ил. (Л

Description

IS 1819
U
4
СО
со
M1
Изобретение относитс  к вычисли- тельной технике и автоматизации и может быть использовано дл  вывода графической информации на .ЭВМ.
Целью изобретени   вл етс  повышение достоверности отображени  информации.
На фиг,1 представлена.блок-схема предлагаемого устройства; на фиг.2 - блок-схема блока управлени  контролем; на фиг.З - функциональна  схема блока синхронизации; на фиг.4 - функциональна  схема блока сравнени ; на фиг.З - функциональна  схема распределител  импульсов; на фиг.6 - . временные диаграммы цикла контрол ; на фиг.7 - временные диаграммы работы распределител  импульсов.
Устройство содержит телевизионный индикатор 1, блок 2 синхронизации, формирователь 3 видеосигнала, распределитель 4 импульсов, блок 5 пам ти, дешифратор 6, коммутатор 7 адреса, блок 8 преобразовани  координат, первый 9, второй 10 и третий 11 ре- гистры, блок 12 сравнени , коммутатор 13 данных, блок 14 управлени  контролем, выход 15 сигнала окончани  записи устройства, выход 16 .сигнала режима контрол  устройства. Вход 17 координат, вход 18 кода символа , вход 19 управлени  записью, выход 20 сигнала неисправности устройства , выход 21 сигнала искаженного слова и пам ти устройства, выход 22 кода номера искаженного бита данных устройства.
Блок 14 управлени  контролем содержит счетчик 23 циклов, первый 24 и второй 25 счетчики адреса, дешифратор 26, посто ннзто пам ть 27, регистр 28, первый 29, второй 30, третий 31 и четвертый 32 элементы И, первый 33 и второ 34 формирователи импульсов, первый 35 и второй 36 элементы ИЛИ.
Блок 2 синхронизации содержит генератор 37 импульсов,.счетчик 38 точек, счетчик 39 строк, блок 40 дешифраторов, первый 41, второй 42, третий 43 и четвертый 44 триггеры, аналоговый сумматор 45.
Елок 12 сравнени  содержит группу 46 элементов 47 сложени  по модулю два и элемент ИЛИ 48.
Распределитель 4 импульсов содержит сдвиговый регистр 49, дешифратор
5
0
5
0
5
0
5
0
5
50, первый и второй 52 элементы И, первый триггер 53, третий 54 и четвертый 55 элементы И, первую 56 и вторую группу элементов И 57, п тый элемент И 58, первый 59 и второй 60 одновибраторы, шестой элемент И 61, второй триггер 62, третий одновибра- тор 63, третий триггер 64,
Устройство работает следующим образом .
На видимом ходе кадра предлагаемое устройство работает полностью в соответствии с известным.
Блок 2 синхронизации работает следующим образом.
Генератор 37 импульсов вырабатывает импульсы высокой частоты, соответствующие требуемой дискретизации растра экрана по горизонтали, которые поступают на вход счетчика 38 . точек. Коэффициент пересчета последнего соответствует телевизионному .стандарту длительности строчной раз-, вертки. Сигнал с выхода старшего разр да счетчика 38 точек поступает на вход счетчика 39 строк, который осуществл ет пересчет строк изображе- : ни  в кадре и имеет период пересчета, соответствующий длительности кадровой развертки (20 мс). Сигналы с вы- . ходов счетчика 38 точек и счетчика 39 поступают на входы блока 40 дешифраторов , который формирует управл ющие сигналы дл  триггеров 41 - 44. Триггер 41 формирует строчные синхро- 1а4пульсы, триггер 42 - сигналы . строчной защитной полосы, триггер 43 вырабатывает кадровые синхроимпульсы , шестой триггер формирует сигналы кадровой защитной полосы (КЗП). Полученные таким образом компоненты телевизионной синхросмеси складываютс  в аналоговом сумматоре 45 и поступают на вход телевизионного индикатора J. Тактовые импульсы с выхода генератора 37 импульсов поступают на входы сдвигового регистра 49, дешифратора 50 и элемента И 61. Выходы младших разр дов счетчика 38 точек поступают на входы дешифратора 50, первой 56 и. второй 57 групп элементов И. Выходы старших разр дов счетчика 38 точек и выходы счетчика 39 строк образуют адреса считывани  слов из блока 5 пам ти и поступают на входы коммутатора 7 адреса. Сигналы КЗП с выхода триггера 44 подаютс  на входы
коммутатора 7 адреса, коммутатора 13 данных, формировйтелп 33 и элемента 32.
На фиг.7с показаны сигналы на выходе генератора 37 импульсов. Коммутатор 13 подключает к всем информационным входам блока 5 пам ти выход распределител  4 импульсов, а коммутатор 7 адреса - адреса считывани  записи с выходов блока 2 синхрониз,ации и блока 8 преобразовани  координат. Запись информации из ЭВМ и считывание ее на экран индикатора 1 на видимом ходе кадра производитс  под управлением распределител  А импульсов, которьй на видимом ходе кадра разрешает доступ на ЭВМ к блоку 5 пам ти, а в течение КЗП запрещает доступ на ЭВМ дл  проведени  внутреннего контрол  со- держи юго блока 5 пам ти.
Распределитель 4 импульсов работает следующим образом.
В режиме считывани  информации из блока 5 пам ти он формирует временную ди рамму цикла считывани  и управл ет работой формировател  3. Сигналы временной диаграммы (фиг. 6 д
ближайп ий цикл обращени  к блоку 5 пам ти (фиг. 7а) и сбрасывает триггер 62. Сигнал выделени  цикла разрешает прохождение информации (фиг. 7е)с входа 18 через элемент И 52 и далее через коммутатор 13 на информационные входы блока 5 пам ти (фиг, 7х), а также строба записи
(фиг. 7ij) через элемент И 51 на вход дешифратора 6 (фиг. 7и), осуществл   цикл записи в блок 5 пам ти. По окончании дикла записи импульс конца обмена поступает на выход 15 с ЭВМ с
выхода элемента И 58. Одновибратор 63 формирует импульс запуска дл  блока 8 преобразовани  координат, а Одновибратор 59 - паузу, необходимую дл  прохо эдени  соответствующего
количества тактовых импульсов в блок 8 преобразовани  координат дл  реализации функционально-растрового преобразовани .
По окончании видимого хода кадра
сигнал КЗП, вырабатываемый блоком 2 синхронизации, поступает на первый управл ющий вход коммутатора 7 адреса и подключает к входу блока 5 пам ти выходы счетчика 25 адреса блока
цикла считывани  формируютс  на вы- 30 14 управлени  контролем (фиг. 6). ходах разр дов сдвигового регистра Кроме того, сигнал КЗП запрещает 49, который в течение цикла считывани  выдвигает поразр дно логическую
обращение к устройству со стороны ЭВМ по выходу 16 и блокирует работ распределител  4 импульсов путем установки в О триггера 64. Сигна КЗП показан на фиг. 6а, Кроме того сигнал КЗП положительной пол рност поступает на первый вход элемента 31 и вход формировател  33. формир 40 ватель 33 по переднему фронту КЗП формирует строб записи контрольног кода с выхода посто нной пам ти 27 регистр 11 (фиг. 6г).
1, а в конце цикла считывани  сбра
сьшаетс  в нулевое состо ние сигналом с первого выхода дешифратора 50 (фиг. 7), который вырабатьгоает временную последовательность импульсов на прот жении цикла считывани . Этим же сигналом окончани  цикла перебрасываетс  триггер 53, которьш определ ет на какой регистр и мультиплексор формировател  3 поступают вырабатываемые дешифратором 50 сигналы записи с выходов элементов И 54 и 55 и сигналы управлени  мультиплексорами с выходов первой 56 и второй 57 групп элементов И.
I
На видимом ходе кадра временна  диаграмма записи точек в блок 5 пам ти приведена на фиг.7.
По сигналу требовани  записи, поступающему на вход 19 (фиг. 7), триггер 62 устанавливаетс  в состо ние логической 1 (фиг. 7г). При этом разблокированный триггер 64 под управлением сигнала с третьего выхода дешифратора 50 (фиг. 7) вьздел ет
14 управлени  контролем (фиг. 6). Кроме того, сигнал КЗП запрещает
обращение к устройству со стороны ЭВМ по выходу 16 и блокирует работу распределител  4 импульсов путем установки в О триггера 64. Сигнал КЗП показан на фиг. 6а, Кроме того, сигнал КЗП положительной пол рности поступает на первый вход элемента И 31 и вход формировател  33. формиро- ватель 33 по переднему фронту КЗП формирует строб записи контрольного кода с выхода посто нной пам ти 27 в регистр 11 (фиг. 6г).
На второй вход поступают импульсы конца цикла (фиг. 7Ь) временной диаграммы (фиг. 6а) блока 5 пам ти первого выхода дешифратора 50, кото-, рые пересчитываютс  счетчиком 23 циклов . Контроль содерткимого блока 5 пам ти осуществл етс  путем записи и считывани  контрольных кодов, хран щихс  в посто нной пам ти 27, и сравнени  записанного и считанного кода в блоке 12 сравнени . При несовпадении кодов с выхода 20 вьдает- с  в ЭВМ импульс индикации неисправности , с выхода 2 - адрес неиспран- ности слова, а с выхода 22 - позиционный код номера неисправности бита „ В общем случае контроль одного слова включает несколько операций проверки с различными контрольньми кодами, хран щимис  в посто нной пам ти 27, Число проверок слова определ етс  коэффициентом пересчета счетчика 24, выходы которого  вл ютс  адресами контрольных кодов посто нной пам ти 27. При реализации одной проверки выполн ютс  след тощие четыре цикла, пересчитываемые счетчиком 23 циклов.
; В первом цикле по адресу Ац, задаваемому счетчиком 25 адреса, счи- тыаетс  из блока 5 пам ти информаци  в первый регистр 9 (фиг, бе). Запись/ информации в первый регистр 9.производитс  импульсом строба записи, вырабатываемым вторьп выходом дешифратора 50 (фиг, 6ж) и проход щим в перг- вом цикле (фиг. бе) через элеме нт 29. Во втором цикле в  чейку блока 5 .
20 АК,., По окончании сигнала КЗП коммутатор 7 адреса переключаетс  на работу с выходами блока 2 синхронизации и блока 8 преобразовани  координат , а коммутатор 13 - на работу
пам ти с адресом Ак записьшаетс  пер- 25 выходом распределител  4 импульсов.
вый контрольный код, хран щийс  в третьем регистре 1 1 . При этом комму-, татор 13 переключаетс  сигналом с второго выхода дешифратора 26 (фиг,, так, что к информаг(ионным входам блока 5 пам ти подключаютс  выходы третьего регистра 11. При этом этот же сигнал, проход  через элемент ИЛИ, разрешает работу дешифратора 6 и запись информации в блок 5 пам ти.
Считывание контрольной информации из  чейки с адресом производитс  в третьем цикле (фиг. 6и), когда сигнал на третьем выходе дешифратора 26 разрешает работу второго элемента 30, через который проходит строб записи (фиг, 6к)- во йторой регистр 10. После записи контрольного кода во.второй регистр 10 на выходах блока 12 сравнени  по вл етс  сигнал, индицирующий результат проверки (фиг. 6м),
Восстановление информации в  чейке с адресом АК-; производитс  в четвертом цикле, когда сигнал (фиг. 6л) с четвертого в ыхода дешифратора 26 переключает коммутатор 13 так, что к входам блока 5 пам ти подключаютс  выходы первого регистра 9. Одновременно через элемент ИЛИ дешифратору 6 выдаетс  сигнал на запись (фиг.бн).
В этом же четвертом такте сигнал : с выхода элемента ИЛИ 48 блока 12 сравнени  стробируетс  в элементе И
который .также разблокируетс . В следующем интервале КЗП контроль содержимого блока 5 пам ти продолжаетс  с прерванного места.
30 Поразр дное сравнение контрольных кодов, записанных во втором 10 и третьем 11 регистрах осуществл етс  группой 46-элементов 47 сложени  по модулю два, выходы которых объедин 35 ютс  элементом ИЛИ 48.
Таким образом, предлагаемое устройство обеспечивает повышение достоверности отображени  информации путем оперативного.и непрерывного
40 контрол  и диагностики исправности  чеек блока 5 пам ти и выдачи адресов и неисправных разр дов в ЭВМ.

Claims (2)

1. Устройство дл  отображени  графической информации на экране телевизионного индикатора, содержащее блок синхронизации, первый выход которого подключен к синхровходу телевизионного индикатора, видеовход которого подключен к выходу формиро- .вател  видеосигнала, управлащие входы которого подключены к входам груп- gc пы распределител  импульсов, первый выход которого  вл етс  выходом сиг- кала окончани  записи устройства, . второй и третий выходы распределител  импульсов подключены к управл ю
31 ив случае по влени  неисправности адрес с вькода счетчика 25 адреса записываетс  в четвертый регистр и поступает с выхода 21 в ЭВМ, и строб индикации неисправности с выхода элемента И 21 с выхода 20 также поступает в ЭВМ.
Указанные четьфе цикла составл ют
одну проверку и пересчитьшаютс 
счетчиком 23 цикла, имеющим коэффициент пересчета, равный четырем. После этого в счетчик 24 прибавл етс  единица и начинаетс  новый цикл
проверки по указанной вьше процедуре. После оконч&ни  всех проверок по адресу АК-; в счетчик 25 адреса прибавл етс  единица и процедура начинаетс  сначала дл   чейки с адресом
АК,., По окончании сигнала КЗП коммутатор 7 адреса переключаетс  на работу с выходами блока 2 синхронизации и блока 8 преобразовани  координат , а коммутатор 13 - на работу
выходом распределител  4 импульсов.
который .также разблокируетс . В следующем интервале КЗП контроль содержимого блока 5 пам ти продолжаетс  с прерванного места.
Поразр дное сравнение контрольных кодов, записанных во втором 10 и третьем 11 регистрах осуществл етс  группой 46-элементов 47 сложени  по модулю два, выходы которых объедин ютс  элементом ИЛИ 48.
Таким образом, предлагаемое устройство обеспечивает повышение достоверности отображени  информации путем оперативного.и непрерывного
контрол  и диагностики исправности  чеек блока 5 пам ти и выдачи адресов и неисправных разр дов в ЭВМ.
Формула изобретени 
1. Устройство дл  отображени  графической информации на экране телевизионного индикатора, содержащее блок синхронизации, первый выход которого подключен к синхровходу телевизионного индикатора, видеовход которого подключен к выходу формиро- вател  видеосигнала, управлащие входы которого подключены к входам груп- пы распределител  импульсов, первый выход которого  вл етс  выходом сиг- кала окончани  записи устройства, . второй и третий выходы распределител  импульсов подключены к управл ю7
щим входам соответственно блока пам ти и дешифратора, четвертый выход распределител  подключен к тактирующему входу коммутатора адреса, первый и второй- синхронизирующие входы распределител  импульсов подключены к второму и третьему выходам блока синхронизации, четвертый выход которого  вл етс  выходом сигнала режима контрол  устройства и подключен к управл ющим входам распределител  импульсов и коммутатора адреса, п тый выход блока синхронизации подключен к первому инфорйационному входу коммутатора адреса, выход которого подключен к адресному входу блока пам ти, выход которого подключен к информационному входу формировател  видеосигнала, входы управлени  записью блока пам ти подключены к входам дешифратора, первый информационный вход которого подключен к первому выходу блока преобразовани  координат, второй выход которого подключен к второму информационному входу коммутатора адреса, информационный вход блока преобразовани  координат  вл етс  входом коо.рдинат устройства, управл ющий вход блока преобразовани  координат подключен к п тому выходу распределител  импульсов , информационный вход которого  вл етс  входом кода символа устрой- ства, второй управл ющий в-ход распределител  импульсов  вл етс  входом сигнала управлени  записью устрой- . ства, отличающеес  тем, что, с целью повышени  достоверности тображени  информации, устройство одержит первый, второй и третий ре- истры, блок сравнени , коммутатор- анных и блок управлени  контролем, ервый выход которого  вл етс  выодом сигнала неисправности устройства , второй выход блока управлени  контролем  вл етс  выхоом сигнала адреса искаженного слова ам ти устройства, третий, четвертый
и п тый Выходы блока управлени  конт- 50 ственно первого и второго элементов
ролем подключены к управл ющим входам первого, второго и третьего регистров , шестой выход блока управлени  контролем подключен к третьему информационному входу коммутатора адреса, седьмой выход блока управлени  контролем подключен к второму информационному входу дешифратора, установочный вход блока, управлени  ,
J9672. 8
контролем подкл очен к четвертому ньг- ходу блока синхронизации, соединенному с первым управл ющим входом коммутатора данных, второй управл ю- иий вход которого подключен к восьмому выходу блока управлени  контролем , дев тый выход которого подключен к информационному входу тре10 тьего регистра, выход которого подключен к первым информационным входам коммутатора данных и блока сравнени , первый выход которого  вл етс  выходом кода номера искаженного бита дан15 ных устройства, второй выход блока сравнени  подключен к управл ющему входу блока управлени  контролем, стробирующий вход которого подключен к шестому выходу распределител  им20 пульсов, седьмой выход которого подключен к второ гу информационному входу коммутатора данных, выход которого подключен к информационноиу входу блока пам ти, третий информа25 ционный вход коммутатора данных подключен к выходу первого регистра, информационный вход которого подключен к выходу блока пам ти, подключенному -к информационному входу вто30 рого регистра , выход которого подключен к второму информационному входу блока сравнени ,
2. Устройство по П.1, отличающеес  тем, что блок
35 управлени  ..контролем йодержит счет- «ик циклов, первый и второй счетчики адреса, дешифратор, посто нную пам ть , регистр, первый,второй, третий и четвертый рлементы И, первый
40 и второй формирователи импульсов, первый и второй элементы 1ШИ, первый и второй входы первого элемента ИЛИ подключены соответственно к первому и второму выходам дешифратора,
45 которые  вл ютс  восьмым вь ходом блока, выход первого элемента ИЛИ  вл етс  седьмым выходом блока, третий и четвертый выходы дешифратора подключены к первым входам соответИ , выходы которых  вл ютс  соответственно третьим и четвертым выходами блока, вторые входы первого и второго элементов И составл ют строби- 55 рующий выход блока, соединненый с первым входом третьего элемента И, второй вход которого  вл етс  управл ющим входом блока, выход третьего элемента И  вл етс  первым выходом
блока, соединенным с управл ющим выходом регистра, третий вход третьего элемента И подключен к второму выходу дешифратора, выход которого подключен к первому выходу счетчика циклов , счетный вход которого подключен к выходу четвертого элемента И, первый вход которого подключен к стро- бирующему входу блока, второй вход четвертого элемента И  вл етс  уста- Новочоным входом блока, соединенным с входом первого формировател  импульсов , выход которого подключен к первому входу второго элемента ИЛИ, выход которого  вл етс  п тым выходом блока, второй вход второго элеMSO .§1 KfA.SO. S6.57
KSK,T WtJ
мента ИЛИ подключен к выходу второго формировател  импульсов, вход которого подключен к второму выходу счетчика циклов, третий выход которого подключен к счетному входу первого счетчика адресов, первый выход которого подключен к адресному входу посто нной пам ти, выход которой  вл етс  дев тым выходом блока, второй выход первого счетчика адреса подключен к счетному входу второго сечтика адреса, выход которого  вл етс  шестым выходом блока, соединенным с информационным входом регистра, выход которого  вл етс  вторым выходом блока.
KSM K6A.4.1S.1
От 5л.11
К5л,5 KSAJ3 .6 К5Л.ШМ KfA.S
КШ
гг
ФигЛ
Фие,5
&.
(
О
SU874191191A 1987-02-06 1987-02-06 Устройство дл отображени графической информации на экране телевизионного индикатора SU1439672A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874191191A SU1439672A1 (ru) 1987-02-06 1987-02-06 Устройство дл отображени графической информации на экране телевизионного индикатора

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874191191A SU1439672A1 (ru) 1987-02-06 1987-02-06 Устройство дл отображени графической информации на экране телевизионного индикатора

Publications (1)

Publication Number Publication Date
SU1439672A1 true SU1439672A1 (ru) 1988-11-23

Family

ID=21284294

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874191191A SU1439672A1 (ru) 1987-02-06 1987-02-06 Устройство дл отображени графической информации на экране телевизионного индикатора

Country Status (1)

Country Link
SU (1) SU1439672A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Техника средств св зи. Сер. ВТСС, вып. . 1983, с.37. Авторское свидетельство СССР № 930355, кл. G 09 G 1/08, 1979. *

Similar Documents

Publication Publication Date Title
US5226153A (en) Bus monitor with time stamp means for independently capturing and correlating events
SU1439672A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора
US4500928A (en) Storage apparatus for video data
SU1434423A1 (ru) Устройство дл отображени информации
SU1142825A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU1499331A1 (ru) Устройство дл отображени символьной информации на экране видеоконтрольного блока
SU1437907A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1478246A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU1716563A1 (ru) Устройство дл отображени информации на сегментном газоразр дном матричном индикаторе
SU1363219A1 (ru) Устройство дл отладки программно-аппаратных блоков
SU1013956A2 (ru) Устройство дл контрол логических схем
SU1605208A1 (ru) Устройство дл формировани контрольных тестов
SU1291989A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с магнитофоном
SU1322320A1 (ru) Устройство дл обработки видеоинформации
SU1619284A1 (ru) Устройство дл сопр жени ЦВМ с внешним устройством
SU1667150A1 (ru) Устройство дл индикации
SU1439673A1 (ru) Устройство дл отображени знакографической информации
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
SU1501135A1 (ru) Устройство дл отображени информации
SU1437852A1 (ru) Устройство дл отображени информации
SU1260934A1 (ru) Устройство дл ввода информации
SU1462408A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1443024A1 (ru) Устройство дл отображени информации
SU809345A1 (ru) Устройство дл управлени блокомпАМ Ти
SU1348839A1 (ru) Устройство дл отладки программно-аппаратных блоков