SU1403366A1 - Pulse recurrence rate divider with adjustable pulse duration - Google Patents

Pulse recurrence rate divider with adjustable pulse duration Download PDF

Info

Publication number
SU1403366A1
SU1403366A1 SU864146720A SU4146720A SU1403366A1 SU 1403366 A1 SU1403366 A1 SU 1403366A1 SU 864146720 A SU864146720 A SU 864146720A SU 4146720 A SU4146720 A SU 4146720A SU 1403366 A1 SU1403366 A1 SU 1403366A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
bus
pulse
trigger
Prior art date
Application number
SU864146720A
Other languages
Russian (ru)
Inventor
Ярослав Владимирович Коханый
Владимир Иванович Плиш
Любомир Васильевич Головинский
Леонид Маркович Сергейчук
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU864146720A priority Critical patent/SU1403366A1/en
Application granted granted Critical
Publication of SU1403366A1 publication Critical patent/SU1403366A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к области импульсной техники. Делитель частоты следовани  импульсов с регулируемой длительностью импульсов содержит счетчик 1 импульсов, элементы 3, 4, 13 сравнени  кодов, кодовые шины 5, 6, триггеры 7, 12, входную и выходные шины 2 и 8, 9 соответственно, элемент И 10, элемент ИЛИ 11, шину 14 контрол . Делитель частоты имеет расширенные функциональные возможности за счет обеспечени  контрол  некорректного обращени . 1 ип.The invention relates to the field of pulsed technology. A pulse width following frequency divider with adjustable pulse duration contains a pulse counter 1, elements 3, 4, 13 comparison of codes, code buses 5, 6, triggers 7, 12, input and output buses 2 and 8, 9, respectively, element AND 10, element OR 11, the bus 14 control. The frequency divider has enhanced functionality by providing control for incorrect handling. 1 pe.

Description

(L

СWITH

00 00 О)00 00 O)

фf

Изобретение относитс  к импульсной технике и -может быть использовано в Устройствах автоматики и вычислитель- к|ой техники дл  получени  импульсной г|оследовательности с регулируемой Частотой и длительностью выходных им- Пульсов.The invention relates to a pulse technique and can be used in Automation Devices and Computer to obtain a pulse g sequence with an adjustable Frequency and duration of output pulses.

Цель изобретени  - расширение функциональных возможностей путем обес- речени  контрол  некорректного обра- п|1ени .The purpose of the invention is the extension of functionality by allowing for the control of incorrect processing of | 1eni.

: На чертеже приведена электрическа ( Структурна -схема устройства. I Делитель частоты следовани  им- иульсов с регулируемой длительностью импульсов содержит счетчик 1 импульсов , входную шину 2, первый и вто- )ой элементы 3 и 4 сравнени  кодов, ггервую л вторую кодовые шины 5 и 6, фервый триггер 7, первую и вторую иыходныё шины 8 и 9, элемент И 10, клемент ИЛИ 11, второй триггер 12 и третий элемент 13 сравнени  кодов, фыходы счетчика 1 импульсов соедине- ijiM с первыми группами входов первого k второго элементов 3 и 4 сравнени  феодов, вторые группы входов которнх , соединены соответственно с первой и :зторой кодовыми 1шнами 5 и 6, первый Триггер 7, вход запуска которого сое |;инен с выходом первого элемента 3 равнени  кодов, вход сброса - с вы- второго элемента 4 сравнени  содов и входом сброса счетчика 1 им- Ьульсов, а инверсный и пр мой выходы |соединены с управл ющими входами со- ртветственно первого и второго элеме froB 3 и 4 сравнени  кодов, а также Соответственно с первой и второй выходными шинами 8 и 9, перва -и втора  группы входов третьего элемента 13 сравнени  кодов соединены соответственно с первой и второй кодовыми шинами 5 и 6, а выход Больше - с одним из входов элемента ИЛИ 11, другие входы которого соединены с выходами счетчика 1 импульсов, выход элемента ИЛИ 11 соединен с входом запуска второго триггера 12, информацион- ный и тактовый входы которого соединены соответственно с общей и входно шиной 2, а пр мой и инверсный вьрсо- ды - соответственно с шиной контрол : The drawing shows the electrical (Structurn -circuit of the device. I A pulse-frequency divider with an adjustable pulse duration contains a pulse counter 1, an input bus 2, the first and second) code comparison elements 3 and 4, the second and second code tires 5 and 6, the first trigger 7, the first and second output buses 8 and 9, the element AND 10, the clement OR 11, the second trigger 12 and the third element 13 of the code comparison, the outputs of the counter 1 pulse ijiM with the first groups of inputs of the first k of the second element 3 and 4 comparisons of feuds, the second groups of entries are php, are connected respectively with the first and: the second code 1, 5 and 6, the first trigger 7, the start input of which is so;; inn with the output of the first code equalization element 3, the reset input — from the soda reference comparison element 4 and the reset input of the counter 1 pulses, and the inverse and direct outputs | are connected to the control inputs, respectively, of the first and second element froB 3 and 4 of the comparison codes, and also Respectively with the first and second output buses 8 and 9, the first and second groups of inputs of the third element 13 comparison codes are connected respectively with the first and the second code bus 5 and 6, and the output More - with one of the inputs of the element OR 11, the other inputs of which are connected to the outputs of the pulse counter 1, the output of the element OR 11 is connected to the start input of the second trigger 12, the information and clock inputs of which are connected respectively with common and input bus 2, and direct and inverse forces, respectively, with bus control

Делитель частоты следовани  импульсов с регулируемой длительностью импульсов работает следутощим образом.Pulse frequency divider with adjustable pulse duration works as follows.

В исходном состо нии счетчик I сброшен, установлен в нулевое состо ние на выходах элементов 3 и 4 - высокие уровни, на шине 2 - низкий уровень , триггеры 7 и 12 сброшены, наIn the initial state, the counter I is reset, set to the zero state at the outputs of elements 3 and 4 - high levels, on bus 2 - low level, triggers 7 and 12 are reset,

д d

5five

00

5five

00

0 0

00

шинах 5 и 6 установлены коды, соответствующие величинам длительности и периода выходных импульсов, причем величина кода на шине 6 превьш1ает величину кода на шине 5, на выходе Больше элемента 13 - высокий уровень , на шине 14 - низкий уровень.buses 5 and 6 set codes corresponding to the duration and period of the output pulses, with the code value on bus 6 exceeding the code value on bus 5, the output of the More element 13 is high, on bus 14 is low.

Тактовые импульсы, поступающие на шину 2, проход т через элемент 10 и вызывают срабатывание счетчика 1, ко- торьй выполн ет их подсчет. При совпадении кодов на выходе счетчика 1 и на шине 5 элемент 3 вырабатьюает низкий уровень, по которому триггер 7 устанавливаетс  в единичное состо ние . Смена состо ний на выходе триг-- гера 7 приводит к блокировке элемента 3, на выходе которого устанавли- ваетс  высокий уровень, Одновременно разрешаетс  работа элемента 4.The clock pulses arriving at bus 2 pass through element 10 and trigger counter 1, which counts them. When the codes at the output of the counter 1 and on the bus 5 coincide, the element 3 generates a low level, by which the trigger 7 is set to one state. The change of states at the output of trigger 7 leads to the blocking of element 3, at the output of which a high level is established. At the same time, the operation of element 4 is permitted.

В момент совпадени  величины кода на выходе счетчика 1 с кодом на шине б срабатывает элемент 4, на выходе которого формируетс  низкий уровень, по которому счетчик 1 и Триггер 7 устанавливаютс  в исходное 5 состо ние. После установки триггера 7 в исходное состо ние низкий уровень на шине 9 блокирует элемент 4, на его выходе устанавливаетс  высокий уровень, разрешающий работу счетчика 1 .- At the moment of coincidence of the code value at the output of counter 1 with the code on the bus b, element 4 is triggered, at the output of which a low level is formed, according to which counter 1 and trigger 7 are reset to the initial 5 state. After the trigger 7 has been reset, a low level on the bus 9 blocks element 4, a high level is set at its output, allowing the operation of the counter 1 .-

Таким образом,.на шинах 8 и 9 формируютс  импульсы, период и длительность которых определ ютс  значени ми двоичных кодов на шинах 5 и 6 соответственно .Thus, on buses 8 and 9, pulses are formed, the period and duration of which are determined by the binary code values on tires 5 and 6, respectively.

При установке на шине 5 значени  двоичного кода, превьштающего или равного значению кода на шине 6, на выходе Больше элемента J3 формируетс  низкий уровень, который в момент обнулени  счетчика-1 формирует на выходе элемента 11 низкий уровень, который устанавливает триггер 12 в единичное состо ние. При этом на шинеWhen a binary code is set on bus 5 to be equal to or equal to the code on bus 6, a low level is formed at the output of the More element J3, which at the time of counter-1 reset generates a low level at the output of element 11, which sets trigger 12 to one . At the same time on the bus

14 и первым входом элемента И 10,вто-55 14 формируетс  высокий уровень, сигрой вход и выход которого соединены соответственно с входной шиной 2 и счетным входом счетчика 1 импульсов.14 and the first input element AND 10, WTO-55 14 a high level is formed, with a signal input and output of which are connected respectively to the input bus 2 and the counting input of the pulse counter 1.

нализирующий о некорректности входного кода на шинах 5 и 6, а низкий уровень с инверсного .выхода триггераinflating on the incorrectness of the input code on tires 5 and 6, and a low level from the inverse of the trigger output

12 блокирует подачу тактовых импульсов на счетный вход счетчика 1 .12 blocks the supply of clock pulses to the counting input of counter 1.

Claims (1)

Формула изобретени Invention Formula Делитель частоты следовани  импульсов с регулируемой длительностью импульсов, содержащий счетчик импульсов выходы которого соединены с пер- д ционный вход которого соединен с общей шиной, вход запуска - с выходом элемента ИЛИ, соответствующие входы которого соединены с выходом Больше третьего элемента сравнени  ковыми группами входов первогои второго элементов сравнени  кодов, вторые группы входов которых соединены соответственно с первой и второй кодовыми шинами и соответственно с первой и второй группами входов третьего элемента сравнени  кодов, первьй триггер, инверсньй и пр мой выходы которого соединены соответственно с первой и второй выходными шинами, элемент И, элемент ИЛИ и входную шину , отличающийс  тем, что, с целью расширени  функциональных возможностей, в него введены второй триггер и шина контрол , котора  соединена с пр мым выходом второго триггера, инверсный выход которого соединен с первым входом элемента И, выход которого соединен со счетным входом счетчика импульсов, второй вход - с входной шиной и тактовым входом второго триггера, информащей шиной, вход запуска - с выходом элемента ИЛИ, соответствующие входы которого соединены с выходом Больше третьего элемента сравнени  кодов и выходами счетчика импульсов, вход сброса которого соединен с выходом -второго элемента сравнени  кодов и входом сброса первого триггера, вход запуска которого соединен с выходом первого элемента сравнени  кодов , инверсный и пр мой выходы - с управл ющими входами соответственно первого и второго элементов сравнени  кодов.Pulse-following frequency divider with adjustable pulse duration, containing a pulse counter whose outputs are connected to a front input of which is connected to a common bus, the start input - to the output of an OR element, the corresponding inputs of which are connected to an output of More than the third element by comparison groups of inputs of the first and second code comparison elements, the second groups of inputs of which are connected respectively to the first and second code buses and respectively to the first and second groups of inputs of the third element This code comparison, the first trigger, the inverse and direct outputs of which are connected respectively to the first and second output buses, the AND element, the OR element and the input bus, characterized in that, in order to expand the functionality, a second trigger and a control bus are introduced into it which is connected to the forward output of the second trigger, the inverse output of which is connected to the first input of the element I, the output of which is connected to the counting input of the pulse counter, the second input to the input bus and the clock input of the second trigger, information bus, the start input - with the output of the OR element, the corresponding inputs of which are connected to the output of More than the third comparison code element and the outputs of the pulse counter, the reset input of which is connected to the output of the second code comparison element and the reset input of the first trigger, the start input of which is connected to the output of the first code comparison element, inverse and direct outputs - with control inputs of the first and second code comparison elements, respectively.
SU864146720A 1986-11-12 1986-11-12 Pulse recurrence rate divider with adjustable pulse duration SU1403366A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864146720A SU1403366A1 (en) 1986-11-12 1986-11-12 Pulse recurrence rate divider with adjustable pulse duration

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864146720A SU1403366A1 (en) 1986-11-12 1986-11-12 Pulse recurrence rate divider with adjustable pulse duration

Publications (1)

Publication Number Publication Date
SU1403366A1 true SU1403366A1 (en) 1988-06-15

Family

ID=21267359

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864146720A SU1403366A1 (en) 1986-11-12 1986-11-12 Pulse recurrence rate divider with adjustable pulse duration

Country Status (1)

Country Link
SU (1) SU1403366A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1091351,кл. Н 03 К 23/66,06.01.83. Авторское свидетельство СССР 1226662,кл. П 03 К 23/66,15.10.84. *

Similar Documents

Publication Publication Date Title
SU1403366A1 (en) Pulse recurrence rate divider with adjustable pulse duration
SU717756A1 (en) Extremum number determining device
SU921094A1 (en) Decimal counter
SU1150624A1 (en) Information input device
SU1480120A1 (en) Pulse repetition rate divider with controllable pulse duration
SU1193658A1 (en) Device for comparing binary numbers
SU1444941A1 (en) Divider of pulse recurrence rate with variable pulse duration
SU1115238A1 (en) Adjustable pulse repetition frequency divider
SU391744A1 (en) COUNTER
SU444314A1 (en) Multipoint pulse frequency comparator
SU1008894A1 (en) Pulse shaper
SU751740A1 (en) Overload protection apparatus for mine belt conveyer
SU409385A1 (en)
SU1698967A1 (en) Pulse shaper
SU1599858A1 (en) Device for cyclic interrogation of initiative signals
SU1522383A1 (en) Digital pulse generator
SU1298910A1 (en) Frequency divider with variable countdown
SU1499490A1 (en) Pulse repetition rate divider with variable pulse duration
SU1091351A1 (en) Pulse frequency divider having adjustable pulse duration
SU720727A1 (en) Device for monitoring operability of binary counter
SU1529429A1 (en) Device for protection of contacts from rattling
SU678672A1 (en) Retunable frequency divider
SU1450091A1 (en) Apparatus for clock synchronization and extraction of pulse train
SU1322291A1 (en) Device for checking "1-out-ofn" code
SU1040608A1 (en) Pulse frequency divider