SU1397913A1 - Устройство дл обработки запросов - Google Patents

Устройство дл обработки запросов Download PDF

Info

Publication number
SU1397913A1
SU1397913A1 SU864148874A SU4148874A SU1397913A1 SU 1397913 A1 SU1397913 A1 SU 1397913A1 SU 864148874 A SU864148874 A SU 864148874A SU 4148874 A SU4148874 A SU 4148874A SU 1397913 A1 SU1397913 A1 SU 1397913A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
register
elements
inputs
request
Prior art date
Application number
SU864148874A
Other languages
English (en)
Inventor
Владимир Георгиевич Терехов
Анатолий Моисеевич Заяц
Виктор Николаевич Горшков
Original Assignee
Пушкинское высшее училище радиоэлектроники противовоздушной обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пушкинское высшее училище радиоэлектроники противовоздушной обороны filed Critical Пушкинское высшее училище радиоэлектроники противовоздушной обороны
Priority to SU864148874A priority Critical patent/SU1397913A1/ru
Application granted granted Critical
Publication of SU1397913A1 publication Critical patent/SU1397913A1/ru

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при построении различных устройств автоматики и информационно-измерительной техники. Цель изобретени  - повышение надежности за счет уменьшени  веро тности возникно вени  ложных сигналов на выходах -/U Vустройства . Устройство содержит регистры 10. 11, три группы элементов И 2, 3, 6, группу элементов ИЛИ 4. Устройство дл  обработки запросов осуществл ет запоминание поступивших сигналов запроса в разр дах регистра 11. Информаци , имеюща  наибольший приоритет, через элемент И 3 первой группы передаетс  в соответствующий разр д регистра 10 и хранитс  там до поступлени  сигнала опроса, по которому она через элемент И 2 второй группы принимаетс  на обслуживание,. Запрос высшего приоритета из посту- пивших с помощью элементов И третьей группы осуществл ет запрет обслуживани  за вок низшего приоритета путе обнулени  соответствующих разр дов регистра 10 через элементы ИЛИ 4 группы. Вьщанный на обслуживание сигнал запроса осуществл ет сброс соответствующих разр дов регистров 10, 11 в состо ние О, тем самым обеспечива  прием очередного запроса. 1 ил, 10 I, Ф СО со 00

Description

Изобретение относитс  к вычислительной техйике, в частности к устройствам дл  управлени  очередностью обслуживани  запросов, и может быть использовано при построении различных устройств автоматики и информационно-измерительной техники.
Цель изобретени  - повьппение надежности за счет уменьшени  веро т- ности возникновени  ложных сигналов на выходах устройства.
На чертеже представлена блок-схема устройства.
Устройство дл  обработки запросо содержит триггеры 1 регистра, группы 2 и 3 элементов И, группу 4 элементов ИЛИ, триггеры 5 регистра, групп 6 элементов И, запросные входы 7 устройства, выходы 8 устройства, вход 9 опроса устройства, регистры 10 и 11.
Устройство работает следующим образом.
В исходном состо нии триггеры 1 и 5 регистров 10 и Т1 наход тс  в нулевом состо нии. Приоритетность сигналов запроса определ етс  номер запросного входа, причем чем больше номер входа, на который поступает сигнал запроса, тем ниже приоритетность этого сигнала на обслуживание
Сигналы запросов по запросным входам 7 устройства поступают на единичные входы триггеров 1 регистра 11, устанавлива  соответствующие его разр ды в единичное состо ние.
Пусть поступил запрос на вход 7j который устанавливает триггер Ц в единичное состо ние. Если на запросные входы с меньшими номерами сигналы не поступают, то соответствующие триггеры 1, , 1 наход тс  в нулевом состо нии. Под воздействием единичных сигналов с инверсных выходов этих триггеров на входы элемента И 2 группы на его выходе формируетс  единичный сигнал. Этот сигнал разрешает прохождение запроса с пр мого выхода триггера 1 через элемент И 3 группы на единичный вход триггера 5, под воздействием которого последний устанавливаетс  в единичное состо ние, а также осуществл етс  сброс в нулевое состо - ние триггеров 5 регистра 10 с номе- рами 5 и 5 5 через элементв ИЛИ 4 и 4 4 группы.
5
0
5
О
0 5
5
5
В триггере 5 сигнал запроса хранитс  либо до по влени  сигн-ала опроса на входе 9, либо до поступлени  очередного запроса с приоритетом выше приоритета рассматриваемого запроса.
В первом случае по разрешающему сигналу опроса с выхода триггера З сигнал запроса через элемент И 6j группы выдаетс  на выход 8д дл  обслуживани , а также поступает на вход сброса триггера Ig и через элемент ШШ 4j группы на вход сброса триггера 5j. Триггеры 1 и 5з устанавливаютс  в нулевое состо ние.
Во втором случае пусть поступил очередной запрос более высокого приоритета по входу 7, который устанавливает триггер 1 в единичное состо ние . Единичный сигнал с пр мого хода триггера 1j через элемент И 3 группы поступает на единичный вход триггера 5, устанавлива  его в единичное состо ние, а также через элемент ИЛИ 42 группы подаетс  на вход сброса триггера 5зг сбрасыва  его в нулевое состо ние. Таким образом, только триггер 5 устанавливаетс  в единичное состо ние, обеспечива  при поступлении сигнала опроса на вход 9 передачу на обслуживание запроса более высокого приоритета.
После опроса триггеры 1 и 5, устанавливаютс  в нулевое состо ние, а триггер Sj вновь устанавливаетс  в единичное состо ние сигналом с пр мого выхода триггера 1j через элемент И 3i группы.
В случае поступлени  запроса с меньшим приоритетом, например, на вход 7 он записываетс  только в триггер Ц. При этом наличие запроса высшего приоритета запрещает передачу содержимого триггера Ц в триггер 5 через элемент И 3j группы, так как на входе последнего при(рут- ствует нулевой сигнал с элемента И 25группы. Передача запроса в триггер 5 выполн етс  только после того , как запрос высшего приоритета по сигналу -опроса на входе 9 прин т на обслуживание.
Запрос наивысшего приоритета,пос- тупаюш 1й на вход 7 . после записи в триггер 1 безусловно передаетс  в триггер с обнулением всех остальных триггеров регистра 10.

Claims (1)

  1. Формула изобретени 
    Устройство дл  обработки запросов содержащее первый регистр, две групп элементов И, причем пр мой и инверсный выходы i-ro (L 2, ... п-1, п - число запросов) разр да первого регистра соединены с первыми входами (i - 1)-х элементов И соответственно первой и второй групп, инверсный выход первого разр да первого регистра соединен с вторыми входами первых элементов И первой и второй групп,
    выход i-ro (i 1n) элемента
    И второй группы соединен с вторыми входами (i. + 1)-х эле ентов И первой
    и второй групп, пр мой Ц-ГО
    разр да первого регистра соединен с первым входом (п - 1)-го элемента И первой группы, второй вход которого соединен с выходом (п - 2)-го элемента И второй группы, единичные входы разр дов первого регистра  вл ютс  запросными входами устройства, о т - л и ч а ю щ е е с   тем, что, с целью повьшени  надежности за счет уменьшени  веро тности возникновени  ложных сигналов на выходах устройства , оно содержит второй регистр, группу элементов ИЛИ и третью группу
    13
    элементов И, причем единичный выход первого разр да первого регистра соединен с единичным входом первого разр да второго регистра, пр мые выходы второго регистра соединены с первыми входами элементов И третьей группы, вторые входы которых соединены с входом опроса устройства, выходы которого соединены с выходами элементов И третьей группы и с входами сброса одноименных разр дов первого регистра, вход сброса первого разр да второго регистра соединен с первым выходом устройства, выход i-го (i 1, ..., п-1) элемента И первой группы соединен с единичными входами (i + 1)-го разр да второго регистра, единичный выход первого разр да первого регистра соединен с первыми входами всех элементов ИЛИ группы, выходы которых соединены с входами сброса разр дов второго ре- гистра, начина  с второго разр да, i-й выход (i 2, ..., п) устройства соединен с вторым входом .(i - 1)-го элемента ИЛИ группы, выход i-ro (i 1, ..., n - 2) элемента И первой группы соединен с соответствующими входами всех последующих элементов ИЛИ группы.
SU864148874A 1986-11-19 1986-11-19 Устройство дл обработки запросов SU1397913A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864148874A SU1397913A1 (ru) 1986-11-19 1986-11-19 Устройство дл обработки запросов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864148874A SU1397913A1 (ru) 1986-11-19 1986-11-19 Устройство дл обработки запросов

Publications (1)

Publication Number Publication Date
SU1397913A1 true SU1397913A1 (ru) 1988-05-23

Family

ID=21268173

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864148874A SU1397913A1 (ru) 1986-11-19 1986-11-19 Устройство дл обработки запросов

Country Status (1)

Country Link
SU (1) SU1397913A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 744573, кл. G 06 F 9/46, 1980. Самофалов К.Г., Корнейчук В.И., Тарасенко В.П. Электронные цифровые вычислительные машины. - Киев; Головное изд-во, 1976, с. 394,рис.327. *

Similar Documents

Publication Publication Date Title
SU1397913A1 (ru) Устройство дл обработки запросов
SU1282131A1 (ru) Многоканальное устройство дл обработки запросов
SU1118993A1 (ru) Устройство дл сопр жени
SU1285473A1 (ru) Устройство дл распределени заданий процессорам
SU1388863A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU964642A1 (ru) Приоритетное устройство
SU1472904A1 (ru) Устройство циклического приоритета
SU1005189A1 (ru) Устройство дл считывани информации из ассоциативной пам ти
SU1322285A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1764054A1 (ru) Устройство циклического приоритета
SU1633404A1 (ru) Устройство приоритета
SU1716516A1 (ru) Устройство циклического приоритета
SU1111165A1 (ru) Устройство дл распределени заданий процессорам
SU1361722A1 (ru) Преобразователь кодов
SU902016A1 (ru) Устройство приоритета
SU1140122A1 (ru) Многоканальное устройство дл обслуживани запросов в вычислительной системе
SU1264178A2 (ru) Устройство дл организации очереди
RU1809441C (ru) Многоканальное устройство приоритета
SU1168942A1 (ru) Устройство дл приоритетного поключени источников информации
SU1103232A1 (ru) Многоканальное устройство приоритета
SU1156057A1 (ru) Преобразователь @ -значного двоичного кода в @ -значный
SU1062789A1 (ru) Ассоциативное запоминающее устройство
SU805313A1 (ru) Устройство приоритета
SU1709293A2 (ru) Устройство дл ввода информации
SU425177A1 (ru)