SU425177A1 - - Google Patents
Info
- Publication number
- SU425177A1 SU425177A1 SU1810112A SU1810112A SU425177A1 SU 425177 A1 SU425177 A1 SU 425177A1 SU 1810112 A SU1810112 A SU 1810112A SU 1810112 A SU1810112 A SU 1810112A SU 425177 A1 SU425177 A1 SU 425177A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- register
- triggers
- trigger
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Description
1
Изобретение может быть использовано в вычислительных машинах, работающих в режиме прерывани .
В известных устройствах приоритета, содержаишх регистр индикации запросов, вспомогательпый регистр и логические элементы «И и «ИЛИ, необходимо примен ть многовходовые элементы «И или дополнительные логические элементы «ИЛИ, что затрудн ет создание многоканальных схем приоритета.
Цель изобретени - упрощение устройства и расширение его функциональных возможностей .
Предлагаемое устройство приоритета позвол ет ограничитьс применением логических элементов «И, «ИЛИ на два входа и строить схемы приоритета дл любого числа каналов .
Это достигаетс тем, что «единичный выход триггера каждого разр да регистра индикации запросов через соответствующий элемент «И соединен с «единичным входом соответствующего триггера вспомогательного регистра, «единичный выход которого соединен с первым входом элемента «ИЛИ данного разр да, другой вход которого соединен с выходом элемента «ИЛИ предыдущего разр да , а выход-с «нулевым входом триггера вспомогательного регистра данного разр да и
со вторым входом элемента «ИЛИ последующего разр да.
Иа чертеже представлена схема предлагаемого устройства приоритета на четыре входа.
По «единичным входам 1-4 триггеров регистра индикации запросов поступают сигналы запросов, по входам 5-8 - сигналы «уст. О после исполнени каждого запроса. На вход 9 подаетс сигнал начальной установки регистров в «нулевое состо ние. Триггеры 10-13 составл ют регистр индикации запросов , на вход 14 поступают тактовые сигналы. Иа схеме показаны также логические элементы «И 15-18, логические элементы «ИЛИ 19-22. Выход 23 используетс при построении устройства приоритета на большее число каналов. Триггеры 24-27 составл ют вспомогательный регистр. На вход 28 поступает сигнал опроса. Показаны также логические элементы «И 29-32. На выходах 33-36 формируетс сигнал прерывани .
Рассмотрим работу устройства приоритета при одновременном поступлении запросов по каналам, подключенным ко входам 2 и 4. При этом триггеры 11 и 13 регистра индикации запросов устанавливаютс в «единичное состо ние . По тактовому сигналу через логические элементы «И 16 и 18 в «единичное состо ние установ тс триггеры 25 и 27 вспомогательного регистра, но сигнал с «единичного выхода
триггера 25 через элементы «ИЛИ 20-22 и т. д. сбросит в «нуль триггер 27 и подтвердит «нулевое состо ние всех остальных триггеров вспомогательного регистра.
Таким образом, в «единичном состо нии находитс только триггер 25, соответствующий каналу, по которому пришел запрос с наивысшим приоритетом. По сигналу опроса, который подаетс после окопчани переходных процессов в схеме, па выходе элемента «И 30 формируетс сигиал прерывани . Иосле того, как запрос по второму каналу обслужен, триггеры И и 25 устанавливаютс в «нуль сигналом по шине 6.
Предмет изобретени
Устройство приоритета, содержашее регистр индикации запросов и вспомогательный регистр , выполненные на триггерах, а также логические элементы «П и «ИЛИ, отличающеес тем, что, с целью упрощени устройства и расширени его функциональных возможностей , «единичный выход триггера каждого разр да регистра индикации запросов через соответствующий элемент «И соединен с «единичным входом соответствующего триггера вспомогательного регистра, «единичный выход которого соединен с первым входом элемента «ИЛИ данного разр да, другой вход которого соединен с выходом элемента «ИЛИ предыдущего разр да, а выход - с «нулевым входом триггера вспомогательного регистра данного разр да и со входом элемента «ИЛИ последующего разр да.
JA|
J3
351
35
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1810112A SU425177A1 (ru) | 1972-07-11 | 1972-07-11 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1810112A SU425177A1 (ru) | 1972-07-11 | 1972-07-11 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU425177A1 true SU425177A1 (ru) | 1974-04-25 |
Family
ID=20521763
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1810112A SU425177A1 (ru) | 1972-07-11 | 1972-07-11 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU425177A1 (ru) |
-
1972
- 1972-07-11 SU SU1810112A patent/SU425177A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU425177A1 (ru) | ||
SU653747A2 (ru) | Двоичный счетчик | |
SU1185599A1 (ru) | "cчetчиk" | |
SU744987A1 (ru) | Распределитель импульсов | |
SU1201855A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU482899A1 (ru) | Делитель на 5 | |
SU851786A1 (ru) | Многостабильный триггер | |
SU456269A1 (ru) | Датчик тактов | |
SU517160A1 (ru) | Распределитель импульсов | |
SU437128A1 (ru) | Сдвигающий регистр | |
SU373885A1 (ru) | Счетчик импульсов на потенциальных элементах | |
SU1566350A1 (ru) | Устройство приоритета | |
SU402154A1 (ru) | Ан ссср | |
SU738177A1 (ru) | Счетчик на кольцевом регистре | |
SU491131A1 (ru) | Триггерный регистр с использованием сигналов несоответстви | |
SU680172A1 (ru) | Распределитель импульсов | |
SU375789A1 (ru) | Коммутирующее устройство | |
SU869058A1 (ru) | Кольцевой счетчик | |
SU1043636A1 (ru) | Устройство дл округлени числа | |
SU1076950A1 (ru) | Регистр сдвига | |
SU495785A1 (ru) | Кольцевой распределитель | |
SU416885A1 (ru) | ||
SU1174919A1 (ru) | Устройство дл сравнени чисел | |
SU818022A1 (ru) | Делитель частоты следовани импуль-COB HA 15 | |
SU1037427A1 (ru) | Многостабильный триггер |