SU1394410A1 - Цифровой фазовращатель - Google Patents

Цифровой фазовращатель Download PDF

Info

Publication number
SU1394410A1
SU1394410A1 SU864088300A SU4088300A SU1394410A1 SU 1394410 A1 SU1394410 A1 SU 1394410A1 SU 864088300 A SU864088300 A SU 864088300A SU 4088300 A SU4088300 A SU 4088300A SU 1394410 A1 SU1394410 A1 SU 1394410A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
flip
phase
inputs
Prior art date
Application number
SU864088300A
Other languages
English (en)
Inventor
Андрей Георгиевич Колышкин
Сергей Николаевич Малюков
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU864088300A priority Critical patent/SU1394410A1/ru
Application granted granted Critical
Publication of SU1394410A1 publication Critical patent/SU1394410A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в качестве исполнительного элемента систем автоматического регулировани  по частоте, фазе или временной задержке. Цифровой фазовращатель содержит счетчик 1 импульсов , блок 2 сравнени , фазозадакщий блок 3, буферный регистр 4, элементы И-НЕ 5, 9 и 11 и D-триггеры 7 и 8. Введение генератора 6 одиночных импульсов, счетчика 10 импульсов и образование новых функциональных св зей повышают надежность работы фазовращател . 4 ил.

Description

шина
опорного
cutHQjia
fs,
т.
CSpoc
. /
Изобретение относитс  к импульсной технике и может быть использовано в качестве исполнительного элемента систем автоматического регули- ровани  по частоте, фазе или временной задержке.
Цель изобретени  - повышение надежности работы устройства.
На фиг.1 приведена функциональна  схема цифрового фазовращател ; на фиг, 2 - схема генератора одиночных импульсов; на фиг. 3 - схема счетчика импульсов; на фиг. 4 - диаграммы, по сн ющие работу устройства.
Устройство содержит счетчик 1 им- .пульсов, счетный вход которого подключен к шине опорного сигнала, а выходы подключены к первым входам блка 2 сравнени , вторые входы которог соединены с выходами фазозадающего блока 3, входы которого соединены с выходами буферного регистра 4, информационный вход которого подключен к шине передачи информации Инф., а тактовьй вход соединен с выходом -элемента И-НЕ 5, первый вход которого подключен к шине синхросигнала Синхросигнал , а второй его вход подключен к шине сигнала Запрос и к второму входу генератора 6 одиночных импульсов, первый выход которого соединен с шиной опорного сигнала и с тактовыми входами D-триггеров 7 и 8, информационные входы которого соединены с пр мым и сопр женным выходами блока 2 сравнени  соответственно , выход D-триггера 7 подключен к шине выходного сигнала, а выход . D-триггера 8 соединен с первым входом элемента И-НЕ 9 и с первым входом счетчика 10 импульсов, второй вход которого соединен с вторым входом элемента И-НЕ 11 и с вторым выходом генератора 6, первый выход которо го соединен с R-входом D-триггера В, а выход счетчика 10 соединен с первым входом элемента И-НЕ 11, выход которого соединен с вторым входом элемента И-НЕ 8, выход которого соеди нен с входом запись фазозадающего блока 3 .
Генератор 6 одиночньк импульсов (фиг.2) содержит D-триггеры 12 и 13, тактовые входы которых подключены к первому входу генератора, к второму входу которого подключен информацион- ньй вход D-триггера 13, пр мой выход которого соединен с информационным
,
Q 15
20 5 зО Q 5
входом D-триггера. 12, инверсный выход D-триггера 13 подключен к первому входу генератора и к второму входу элемента И 14, первый вход которого соединен с выходом D-триггера 12, а элемента И 14 подключен к вто- рому выходу генератора.
Счетчик 10 импульсов (фиг.З) содержит элемент И 15, второй вход которого подключен к первому входу счетчика , а выход соединен с тактовым входом В-триггера 16, инверсный выход которого соединен с первым входом элемента И 17 и с информационным входом D-триггера 16, R-вход которого Соединен с вторым входом элемента И 1 7 и выходом элемента И-НЕ 18, первый вход которой подключен к второму входу счетчика, а второй вход элемента И-НЕ 18 соединен с пр мым выходом D-триггера 19, инверсный выход D-триггера 19 подключен к выходу счетчика, первому входу элемента И 15 и к D-входу D-триггера 19, тактог,ый вход которого подключен к выходу элемента И 17.
Устройство работает следующим образом .
На счетный вход счетчика 1 импульсов поступают входные импульсы с частотой повторени  f. При этом происходит периодическое изменение кода, записанного в счетчике импульсов 1 с периодом Т K/fg, где К - коэффициент пересчета счетчика 1 импульсов . Код А; (фиг.4б) с выходом разр дов счетчика 1 импульсов поступает на первые входы блока 2 сравнени , на вторые входы которого посту- .пает код В; (фиг.4б) с выходов фазо- задающего блока 3 . На выходах Р (фиг.4в) и Р блока 2 сравнени  синхронно с моментами совпадени  входных кодов формируютс  импульсы с часf
тотой повторени  F сдвинутые один относительно другого на половину периода частоты f.,,. Однако,
,tiOlf,
кроме полезных импульсов, на выходах Р и Р блока 2 сравнени  присутствуют паразитные импульсы, наличие которых обусловлено вли нием конечщ 1х задержек и времени срабатьтани  регшь- ных элементов устройства. Дл  фильтрации паразитных импульсов сигналы с: выходов блока 2 сравнени  подаютс  на информационные входы двзос D-триггеров 7 и 8 соответственно, на тактовые входы которых поступает сигнал опорной частоты f
О
На вьтсодах d и d (фиг.4г,д) D-триггеров 7 и 8 формируютс  импульсы , соответствующие только полезным составл ющим сигналов совпадени  Р и Р и сдвинутые один относительно другого на половину периода частоты f о. . и начальной фазой, определ еDot t
МОЙ моментом совпадени  кодов в блоке 2 сравнени . Изменение кода В: на выходах фазозадающего блока 3 в соответствии с поступающими на его входы сигналами управлени  Uunp (фиг.4а) с выходов буферного регистра 4 вызывает изменение фазы импуль
сов, следующих с частотой выходах D-триггеров 7 и 8 ным дискретом
360° К
utf
При поступлении сигнала Запрос (фиг.4д) на вход элемента И-НЕ 5 рарешаетс  прохождение сигнала Синхросигнал через этот элемент на тактовьй вход буферного регистра 4, что обеспечивает запись в него информации , поступающей на его информационный вход по шине Инф. К моменту окончани  сигнала Запрос в буферном регистре 4 будет записан код управлени  фазой ипа (фиг.4а). Кроме того, сигнал Запрос поступит на второй вход генератора 6, на первый вход которого поступает опорный сигнал частоты f. Синхронно с частотой fj, сигнал Запрос по вл етс  на первом выходе генератора 6 и с него псТстзшает на R-вход D-триг- гера 8, обеспечива  блокировку его работы и соответственно работу счетчика 10 (фиг.4д), а также перепись информации (фиг.4к) из буферного регистра А в фазозадающий блок 3 на момент записи информации в буферный регистр 4. По окончании сигнала Запрос синхронно с частотой f на втором выходе генератора 6 формируетс  одиночный импульс, которьм постпает на второй вход счетчика 10 и устанавливает его выход в исходное состо ние. Этот же импульс пройдет на вход Запись фазозадающего блока 3 через элементы И-НЕ 11 и 9, если на первьш вход элемента И-НЕ 11 поступает разрешающий потенциал с выхода счетчика 10, которьш по вл ет
ь
ь з и у с  в случае записи в фазозадающий блок 3 запрещенного управл ющего кода и,.- , относ щегос  к исключенным состо ни м счетчика 1 импульсов. ,
Следовательно, если в буферный регистр 4, по каким-либо причинам записан запрещенньй код управлени  фазой, по следующему сигналу За10 прос в буферный регистр 4 записываетс  рабочий код управлени  фазой и сформированный сигнал Сброс с второго выхода генератора 6 через элементы И-НЕ 11 и 9 поступит на вход
15 Запись фазозадающего блока 3 и обеспечивает смену фазозадающего кода в нем, что приводит к разблокировке выхода устройства.
Генератор 6 работает следующим
20 образом.
На первый вход генератора подаетс  опорный сигнал частоты f , который поступит на тактовые входы D-триггеров 12 и 13. С вторрго входа
25 генератора 6 сигнал Запрос поступает на информационньш вход D-триг- гера 13. Синхронно с частотой f сигнал Запрос по вл етс  на выходах D-триггера 13, с инверсного вы30 хода которого сигнал поступает на. первый выход генератора (фиг.4е), а с пр мого выхода D-триггера 13 сигнал поступает на D-триггер 12. С задержкой на один такт частоты .
25 fg сигнал Запрос по вл етс  на пр мом выходе D-триггера 12. Задержанный и незадержанный сигналы с выхода D-триггеров 12 и 13 поступают на соответствующие входы элемента И 14,
40 на выходе которого формируетс  синхронно с частотой f импульс, который поступает на второй выход генератора 6.
Следовательно, в каждом цикле об45 ращени  к устройству по сигналу Запрос генератор формирует одиночный , импульс, длительность которого равна периоду следовани  частоты.
Счетчик 10 работает следующим
5Q образом.
Предположим, что инверсный выход D-триггера 19, который  вл етс  и выходом счетчика находитс  в состо нии логического нул . Этот потенциал поступит на первьй вход элемента И 15 и згпретит прохождение через него импулБсов d, поступающих с пер- вого входа счетчика на второй вход элемента И 15.
55
513
При обращении к устройству по сигналу Запрос (фиг.4д) сформируетс  сигнал Сброс (фит .4,ж), который поступит на второй вход счетчика и с него через элемент И-НЕ 18 на R-вход D-триггера 16, устанавлива  его инверсный выход в состо ние логической единицы, котора  подаетс  на первый вход элемента И 17, на второй вход которого через элемент И 18 поступает сигнал Сброс. Проход  через элемент И 17, сигнал Сброс своим задним фронтом переводит инверсный выход D-триггера 19 в состо ние логи ческой единицы, разреша  прохождение импульсов совпадени  d через элемент И 15 на тактовый вход D-триггера 16, в котором подсчитываютс  импульсы совпадени  d. По второму импульсу D-триггер 16 положительным фронтом выходного сигнала переводит инверсный выход D-триггера 19 в состо ние логического нул , запрещает дальнейший счет ймпульсоВ)d.

Claims (1)

  1. Формула изобр.е тени  Цифровой фазовращатель, содержащий первьй счетчик импульсов, блок сравнени , фазозадакщий блок, бу- ферный регистр, два D-триггера и три элемента И-НЕ, причем счетный вход первого счетчика импульсов и синхро- входы D-триггеров соединены с входной шиной опорного сигнала, а инфор- мационные вкода первого и второго D-триггеров подключены к основному
    106
    и сопр женному выходам блока сравнени , перва  и втора  группы входов которого соединены соответственно с выходами первого счетчика импульсов и фазоза- дающего блока,информационные входы которого соединены с выходами буферного регистра, информационный вход которого соединен с входной информационной щиной,тактовый вход буферного регистра подключен к выходу первого элемента И-НЕ, входы которого соединены с входными шинами Синхросигнал и Запрос, вход Запись фазо- задак цего блока подключен к выходу второго элемента И-НЕ, второй вход которого соединен с выходом третьего элемента И-НЕ, отличающийс  тем, что, с целью по- вьщ1ени  надежности, в него введены гене.ратор одиночных импульсов и второй счетчик импульсов, вход счета которого соединен с первым входом втрого элемента И-НЕ и инверсньм выходом второго р-триггера синхровход которого подключен к тактовому входу генератора одиночных импульсов, информационный вход которого соединен с входной шиной Запрос, а его второй выход подключен к второму входу третьего элемента И-НЕ и к входу сброса второго счетчика импульсов, выход которого соединен с первым входом третьего элемента И-НЕ, причем первый выход .генератора одиночных импульсов подключен ко входу сброса второго D-триггера.
    fo Запрос
    Сброс
    иг.2
    ф5
    /6
    J9
    О-
    Сброс fej
SU864088300A 1986-07-14 1986-07-14 Цифровой фазовращатель SU1394410A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864088300A SU1394410A1 (ru) 1986-07-14 1986-07-14 Цифровой фазовращатель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864088300A SU1394410A1 (ru) 1986-07-14 1986-07-14 Цифровой фазовращатель

Publications (1)

Publication Number Publication Date
SU1394410A1 true SU1394410A1 (ru) 1988-05-07

Family

ID=21245526

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864088300A SU1394410A1 (ru) 1986-07-14 1986-07-14 Цифровой фазовращатель

Country Status (1)

Country Link
SU (1) SU1394410A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1213434, кл. G 01 R 25/04, 1986. *

Similar Documents

Publication Publication Date Title
SU1394410A1 (ru) Цифровой фазовращатель
US4242754A (en) Clock recovery system for data receiver
SU1213434A1 (ru) Цифровой фазовращатель
SU1164885A1 (ru) Преобразователь код-временной интервал
SU1640705A1 (ru) Устройство управлени передачей информации в многопроцессорной системе
SU1298887A1 (ru) Распределитель импульсов
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU1378029A1 (ru) Устройство дл формировани импульсов
SU1737745A1 (ru) Устройство кадровой синхронизации
SU1218503A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU1666970A1 (ru) Дискретное фазосдвигающее устройство
SU1758582A1 (ru) Дискретное фазосдвигающее устройство
SU1182625A1 (ru) Частотно-фазовый дискриминатор
SU1425750A1 (ru) Устройство приема информации с временным разделением каналов
SU1128376A1 (ru) Устройство дл синхронизации импульсов
RU1786675C (ru) Устройство дл цикловой синхронизации
SU1432751A1 (ru) Фазовый синхронизатор
SU1760631A1 (ru) Кольцевой счетчик
SU1406748A1 (ru) Дискретное фазосдвигающее устройство
SU1177879A1 (ru) Частотно-фазовый компаратор
SU1358063A1 (ru) Цифровой фазочастотный компаратор
SU1187145A1 (ru) Устройство фиксации переходов через нуль периодического сигнала
SU1531213A1 (ru) Кольцевой счетчик
SU1651285A1 (ru) Многоканальное устройство приоритета
SU1522207A1 (ru) Многоканальное устройство дл подключени источников информации к общей магистрали