SU1336010A1 - Многовходовый сигнатурный анализатор - Google Patents

Многовходовый сигнатурный анализатор Download PDF

Info

Publication number
SU1336010A1
SU1336010A1 SU864053868A SU4053868A SU1336010A1 SU 1336010 A1 SU1336010 A1 SU 1336010A1 SU 864053868 A SU864053868 A SU 864053868A SU 4053868 A SU4053868 A SU 4053868A SU 1336010 A1 SU1336010 A1 SU 1336010A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
input
triggers
analyzer
Prior art date
Application number
SU864053868A
Other languages
English (en)
Inventor
Александр Николаевич Тарасенко
Геннадий Михайлович Львов
Олег Николаевич Дяченко
Александр Иванович Уткин
Анатолий Анатольевич Коновалов
Наталья Леонидовна Антипова
Original Assignee
Донецкий политехнический институт
Предприятие П/Я А-1178
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Донецкий политехнический институт, Предприятие П/Я А-1178 filed Critical Донецкий политехнический институт
Priority to SU864053868A priority Critical patent/SU1336010A1/ru
Application granted granted Critical
Publication of SU1336010A1 publication Critical patent/SU1336010A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Изобретение относитс  к цифровой вычислительной технике и может быть использовано дл  контрол  и наладки систем передачи и обработки информации. Целью изобретени   вл етс  расширение функциональных возможностей анализатора за счет обеспечени  возможности анализа логических состо ний в системах с повторной передачей сбойных ситуаций. Анализатор содержит первую группу из п триггеров 1-1,... 1-п, первый сумматор 2 по модулю два, группу из (п-1) элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 3-1,...,3-(п-1), блок 4 индикации , группу информационных входов 5-1,..., 5-п синхровход 6, вторую группу из п триггеров 7-1,...,7-п, второй сумматор 8 по модулю два, элемент И 9, элемент 10 задержки, вход 11 сброса. Анализатор обеспечивает свертку входной информации с одновременной ее проверкой на нечетность. В случае четности входной информации (при сбойной ситуации) свертка приостанавливаетс  до получени  от системы повторной правильной информации. 1 ил. S (Л 5-1 ) со со Oi

Description

Изобретение относитс  к цифровой вычислительной технике и может быть использовано дл  контрол  и наладки систем передачи и обработки информации.
Цель изобретени  - расширение функциональных возможностей анализатора за счет обеспечени  возможности анализа логических состо ний в системах с повторной передачей сбойных ситуаций.
На чертеже представлена функциональна  схема анализатора.
Анализатор содержит первую группу из п триггеров 1-1,...,1-п, первый сумматор 2 по модулю два, группу из (п-1) элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 3-1,..,3-(п-1), блок 4 индикации, группу информационных входов 5-1,...,5-п, синхровход 6, вторую группу из п триггеров 7-1,...,7-п, второй сумматор 8 по модулю два, элемент И 9, элемент 10 задержки, вход 11 сброса.
Анализатор работает следующим образом .
Перед началом работы его входы 5-1,..., 5-п подключаютс  к выходным шинам контролируемой цифровой системы. Обычно количество входов анализатора, п соответствует количеству выходных шин контролируемой системы. Если по вл ютс  неиспользуемые входы анализатора, они под- ключаютс  к шине логического «О. Синхровход 6 подключаетс  к выходу источника тактовых импульсов провер емой системы . Многовходовый параллельный сигнатурный регистр представл ет собой регистр сдвига с линейной обратной св зью через первый сумматор 2 по модулю два на входы которого (кроме первого входа) поступают выходы триггеров, определ емые порождающим полиномом обратных св зей. Информаци , поступающа  на вход каждого триггера первой группы,  вл етс  результатом суммировани  по модулю два логических состо ний, поступающих с выходов триггеров 7-1,...,7-п второй группы, и логического состо ни  предыдущего триггера первой группы. Таким образом, при поступлении синхроимпульсов на синхровходы триггеров первой группы обеспечиваетс  сворачивание в сигнатуру логических состо ний, поступающих с выходов триггеров второй группы.
При поступлении сигнала на вход 11 сброса анализатора устанавливаютс  в нулевое состо ние триггеры 1-1,...,1-п первой группы и триггеры 7-1,...,7-п второй группы. Запуск анализатора осуществл етс  началом подачи синхроимпульсов на вход 6 анализатора . Они поступают с входа 6 на синхровходы триггеров 7-1,...,7-п второй группы и через элемент 10 задержки на второй вход элемента И 9. При поступлении синхроимпульса на триггерах 7-1,...,7-п второй группы фиксируютс  логические сигналы с входов 5-1,...5-п. Прин тый код исследуемой последовательности с выходов триггеров 7-1,
...,7-п второй группы анализируетс  на нечетность с помощью второго сумматора 8 по модулю два.
Если входной код оказываетс  четным,
что при контроле на нечетность соответствует одиночной случайной ошибке (сбой) в исследуемой последовательности, провер ема  цифрова  система передачи и обработки информации фиксирует сбойную ситуацию и обеспечивает повторную передачу соответ
0 ствующего кода. В этом случае через элемент И 9 запрещаетс  прохождение задержанного синхроимпульса на синхровходы триггеров 1-1,...,1-п первой группы. Таким образом, сбойна  информаци  с выходов
с триггеров 7-1,...,7-н группы не сворачиваетс  в сигнатуру на многовходовом сигнатурном регистре.
Если прин тый на триггеры 7-1,...,7-п второй группы код оказываетс  нечетным, единичный логический сигнал с выхода вто0 рого сумматора 8 по модулю два разрешает прохождение через элемент И 9 синхроимпульса , задержанного элементом 10 задержки на врем  записи информации в триггеры 7-1,...7п второй группы и срабатывани  второго сумматора 8 по модулю два.
По задержанному синхроимпульсу инфор маци  с выходов триггеров 7-1,...,7-п второй группы сворачиваетс  в сигнатуру на многовходовом сигнатурном регистре путем сложени  по модулю два на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ 3-1,...,3-(п-1) и первом сумматоре 2 по модулю два с логическим состо нием предыдущих разр дов триггеров первой группы. Сворачивание последовательности исследуемых входных наборов логических состо ний в сигнатуру на
многовходовом сигнатурном регистре будет происходить до тех пор, пока на входе 6 присутствует последовательность синхроимпульсов , после окончани  которой завершаетс  исследование входной последовательности логических состо ний.
0 По окончании цикла проверки на триггерах первой группы содержит некоторое число (сигнатура), отражающее в сжатой форме содержание выходной информации провер емой системы. Суждение о правильности работы провер емой системы передачи и об5 работки информации может быть вынесено оператором путем сравнени  высвеченного на блоке 4 индикации числа с контрольным числом, записанным в технической документации на провер емое изделие и получен0 ным ранее, например, при проверке заведомо исправного такого же устройства.

Claims (1)

  1. Формула изобретени  Многовходовый сигнатурный анализатор, содержащий первую группу из п триггеров, 5 где п - число информационных входов анализатора , первый сумматор по модулю два, группу из /г-1 элементов ИСКЛЮЧАЮЩЕЕ
    0
    или и блок индикации, причем входы первого сумматора по модулю два с второго по (п-1)-й подключены к единичным выходам соответствующих триггеров первой группы , в том числе и последнего триггера первой группы, в соответствии с видом образующего полинома, выход первого сумматора по модулю два соединен с информационным входом первого триггера первой группы, единичный выход каждого предыдущего триггера первой группы подключен к первому входу соответствующего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход каждого из которых соединен с информационным входом последующего триггера первой группы, входы блока индикации соединены с выходами триггеров первой группы, входы сброса которых объединены и подключены к входу сброса анализатора , отличающийс  тем, что, с целью расщи- рени  функциональных возможностей путем обеспечени  возможности анализа логических состо ний в системах с повторной передачей сбойных ситуаций, он содержит до0
    полнительно вторую группу из п триггеров, второй сумматор по модулю два, элемент И и элемент задержки, причем единичный выход первого триггера второй группы подключен к первым входам первого и второго сумматоров по модулю два, единичные выходы остальных триггеров второй группы подключены к вторым входам соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и к соответствующим входам второго сумматора по модулю два, выход которого соединен с первым входом элемента И, второй вход которого подключен к выходу элемента задержки, выход элемента И подключен к синхровходам триггеров первой группы, ин- 5 формационные входы триггеров второй группы образуют группу информационных входов анализатора, входы сброса триггеров второй группы объединены и подключены к входу сброса анализатора, синхровходы триггеров второй группы соединены с входом элемента задержки и подключены к синхровходу анализатора.
    0
SU864053868A 1986-04-09 1986-04-09 Многовходовый сигнатурный анализатор SU1336010A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864053868A SU1336010A1 (ru) 1986-04-09 1986-04-09 Многовходовый сигнатурный анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864053868A SU1336010A1 (ru) 1986-04-09 1986-04-09 Многовходовый сигнатурный анализатор

Publications (1)

Publication Number Publication Date
SU1336010A1 true SU1336010A1 (ru) 1987-09-07

Family

ID=21232671

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864053868A SU1336010A1 (ru) 1986-04-09 1986-04-09 Многовходовый сигнатурный анализатор

Country Status (1)

Country Link
SU (1) SU1336010A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1048475, кл. G 06 F 11/00, 1982. Авторское свидетельство СССР № 858210, кл. Н 03 К 21/34, 1979. *

Similar Documents

Publication Publication Date Title
US3573751A (en) Fault isolation system for modularized electronic equipment
US5488615A (en) Universal digital signature bit device
SU1336010A1 (ru) Многовходовый сигнатурный анализатор
US4538271A (en) Single parity bit generation circuit
SU902018A1 (ru) Устройство дл контрол логических блоков
JPH1164450A (ja) 半導体試験装置
SU1175022A1 (ru) Устройство дл контрол серий импульсов
SU1691842A1 (ru) Устройство тестового контрол
SU1019454A1 (ru) Устройство дл контрол многовыходных цифровых узлов
JPH0290744A (ja) 通信システム自己診断装置
SU1705876A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
RU1790783C (ru) Устройство дл контрол логических узлов
SU1705875A1 (ru) Устройство дл контрол оперативной пам ти
SU1695310A1 (ru) Устройство дл контрол цифровых узлов
SU1274007A1 (ru) Устройство дл контрол адресных цепей боков пам ти
SU1585798A1 (ru) Устройство дл обнаружени и исправлени ошибок
RU1830535C (ru) Резервированное устройство дл контрол и управлени
SU1411750A1 (ru) Устройство дл контрол цифровых блоков
SU370629A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ «УГОЛ — КОД»
SU1270761A1 (ru) Устройство дл обработки диагностических сигналов
SU1160417A1 (ru) Устройство дл контрол цифровых узлов
SU911532A1 (ru) Устройство дл контрол цифровых узлов
RU2020423C1 (ru) Многоканальный регистратор
SU1151971A1 (ru) Устройство дл задани тестов