SU1325707A1 - Преобразователь кода - Google Patents

Преобразователь кода Download PDF

Info

Publication number
SU1325707A1
SU1325707A1 SU864034014A SU4034014A SU1325707A1 SU 1325707 A1 SU1325707 A1 SU 1325707A1 SU 864034014 A SU864034014 A SU 864034014A SU 4034014 A SU4034014 A SU 4034014A SU 1325707 A1 SU1325707 A1 SU 1325707A1
Authority
SU
USSR - Soviet Union
Prior art keywords
converter
output
input
code
exclusive
Prior art date
Application number
SU864034014A
Other languages
English (en)
Inventor
Андрей Григорьевич Исаев
Игорь Владимирович Келтуяла
Original Assignee
Предприятие П/Я В-2962
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2962 filed Critical Предприятие П/Я В-2962
Priority to SU864034014A priority Critical patent/SU1325707A1/ru
Application granted granted Critical
Publication of SU1325707A1 publication Critical patent/SU1325707A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к вычислительной технике. Его использование в аппаратуре передачи данных позвол ет упростить преобразователь. В состав преобразовател  кода вход т элемент 1 задержки, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и триггер 4. Благодар  соответствующим соединени м преобразователь обеспечивает преобразование кода Манчестер-П в код без возврата к нулю и имеет более простое выполнение , нежели прототип. 2 ил. fPus.l СО ISD О1 ч о

Description

1
Изобретение относитс  к вычислительной технике и может быть использовано в аппаратуре передачи данных,
Цель изобретени  - упрощение преобразовател .
На фиг.1 приведена функциональна  схема преобразовател  кода на фиг.2 диаграммы, по сн ющие его работу.
Преобразователь кода содержит элемент 1-задержки, первый 2 и второй 3 элементы ИСКЛЮЧАЩЕЕ ИЛИ и триггер 4, На фиг.1 обозначены вход 5 первый 6 и второй 7 выходы преобразовател , Триггер 4 имеет импульсный С-вход. Элемент 1 задержки выбираетс  с задержками , лежащими в пределах по первому выходу от 1/2 тактового интервала минус задержка в элементе ИСКЛЮЧА- КНЦЕЕ ИЛИ 2 до тактового интервала минус задержка в элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 2, а по второму - от нул  до времени задержки по первому входу.
Преобразователь кода работает следующим образом.
На вход 5 преобразовател  поступают данные в коде Манчестер-П (фиг. 2а), содержащие логическую информацию (фиг.26). Элемент 1 задержки задерживает входные данные (фиг.2в). Результирующий сигнал с выхода элемента ИСКЛЮЧАЮПЩЕ ИЛИ 2 (фиг.2г) представл ет собой задержанные данные, если на выходе 6 преобразовател  низкий уровень, и инвертированные задержанные данные, если на выходе 6 преобразовател  высокий уровень. Этим сигна- налом тактируютс  входные данные в триггере 4.
257072
образом, на. пр мом выходе триггера 4 возникают без возврата к нулю данные в коде (БВН) с задержкой равной задержке сигнала в блоках 1, 2 и 4, минус половина тактового интервала (фиг.2д).
Элемент ИСЮТЮ тЮЩЕЕ ИЛИ 3 суммирует по модулю два сигналы на своих входах, и на его выходе возникают тактовые импульсы (фиг.2е).
Таким образом,-предлагаемый преобразователь кода осуществл ет преобразование кода,Манчестер-П в код БВН, g как и известный, но имеет более простое выполнение.

Claims (1)

  1. Формула изобретени 
    10
    0
    5
    0
    5
    Преобразователь кода, содержащий элемент задержки, первый выход которого соединен с первым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и триггер, D-вход которого объединен с входом элемента задержки и  вл етс  входом преобразовател , пр мой выход триггера  вл етс  первым выходом преобразовател , отличающийс  тем, что, с целью упрощени  преобразовател , второй вход и вькод первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключены соответственно к пр мому выходу и С-входу триггера, инверсный выход которого соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ РШИ, второй выход элемента задержки подключен к второму входу второго элемента ИС1ШЮЧАЮЩЕЕ ИЛИ, выход которого  вл етс  вторым выходом преобразовател .
    вниипи
    Заказ 3125756
    Произв.-полигр, irp-THB, Го Ужгород, ул. Проектна , 4
    иг.Ч
    Тираж 901 Подписное
SU864034014A 1986-03-07 1986-03-07 Преобразователь кода SU1325707A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864034014A SU1325707A1 (ru) 1986-03-07 1986-03-07 Преобразователь кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864034014A SU1325707A1 (ru) 1986-03-07 1986-03-07 Преобразователь кода

Publications (1)

Publication Number Publication Date
SU1325707A1 true SU1325707A1 (ru) 1987-07-23

Family

ID=21225266

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864034014A SU1325707A1 (ru) 1986-03-07 1986-03-07 Преобразователь кода

Country Status (1)

Country Link
SU (1) SU1325707A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Электроника, 1982, т.55, № 12, с.76-77. Электроника, 1982, т.55, № 13, с.74-75. Авторское свидетельство СССР № 1266007, кл. Н 03 М 5/12, 1984. *

Similar Documents

Publication Publication Date Title
SU1325707A1 (ru) Преобразователь кода
SU1372624A1 (ru) Преобразователь кода
KR880009483A (ko) 디지탈 페이즈 룩크트 루프용 입력회로
JPS5457947A (en) Digital binary-ternary converter circuit
SU708527A1 (ru) Преобразователь двоичной последовательности в дуобинарную
SU1675873A1 (ru) Генератор последовательностей кодов
RU2022332C1 (ru) Генератор дискретных ортогональных сигналов
SU1510092A1 (ru) Преобразователь кода Миллера
SU1587632A1 (ru) Устройство аналого-цифрового преобразовани
SU1478309A1 (ru) Устройство селекции и синхронизации импульсов
SU1256088A1 (ru) Устройство дл цифровой магнитной записи
SU1163478A1 (ru) Преобразователь двоичного кода в биимпульсный
RU1809537C (ru) Преобразователь частотно-модулированного кода
SU1651383A1 (ru) Преобразователь биимпульсного кода в бинарный
SU628485A1 (ru) Преобразователь последовательного кода в параллельной
SU598226A1 (ru) Устройство дл синхронизации контрольного и эталонного цифровых сигналов
SU1256199A2 (ru) Делитель частоты на три
RU1802420C (ru) Демодул тор сигналов относительной фазовой манипул ции
SU1474853A1 (ru) Устройство преобразовани параллельного кода в последовательный
SU657435A1 (ru) К-значный фазоимпульсатор сумматор
SU1302320A1 (ru) Регистр сдвига
SU951673A1 (ru) Преобразователь последовательности импульсов в одиночный импульс
SU1325454A1 (ru) Многоканальное устройство дл сдвига во времени совпадающих импульсов
SU1527715A1 (ru) Преобразователь кодов
SU1332536A1 (ru) Преобразователь кода