SU1163478A1 - Преобразователь двоичного кода в биимпульсный - Google Patents
Преобразователь двоичного кода в биимпульсный Download PDFInfo
- Publication number
- SU1163478A1 SU1163478A1 SU813354864A SU3354864A SU1163478A1 SU 1163478 A1 SU1163478 A1 SU 1163478A1 SU 813354864 A SU813354864 A SU 813354864A SU 3354864 A SU3354864 A SU 3354864A SU 1163478 A1 SU1163478 A1 SU 1163478A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- clock
- converter
- trigger
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В БИИМПУЛЬСНЫЙ, содержащий первый и второй триггеры и генератор тактЬвой частоты, выход которого подключен к входу инвертора и тактовому входу второго триггера, к информационному входу которого и первому входу первого элемента совпадени подключен инверсный выход первого триггера, информационный вход которого вл етс вхрдом преобразоветел , при этом инверсный выход второго триггера подключен к первому входу второго элемента совпадени , выход которого, а также выход первого элемента совпадени подключены к входам элемента ИЛИ, отличающийс тем, что, с целью повьшени помехоустойчивости, выход инвертора подключен к тактовому входу первого триггера и второму входу второго элемента совпадени , а к второму входу первого элемента S совпадени подключен -. выход гене-ратора тактовой частоты.
Description
Изобретение относитс к полупроводниковой импульсной технике и может быть использовано в системах св зи с импульсно-кодовой модул цией .
Цель изобретени - повышение помехоустойчивости .
На фиг. 1 представлена структурна электрическа схема преобразовател -двоичного кода в биимпульсньй; на фиг t 2 - временные диаграммы, по сн юпще его работу.
Преобразователь двоичного кода в биимпульсный содержит генератор 1 тактовой частоты, первый и второй триггеры 2 и 3, первьй и второй элементы 4 и 5совпадени , элемент ИЛИ 6 и инвертор 7.
Преобразователь двоичного кода в биимпульсньй работает следующим образом
Последовательность на входе преобразовател (фиг. 2а), подлежаща преобразованию в биимпульсньй код в момент действи паузы от генератора 1 тактовой частоты (фиг. 2в), записываетс в первьй триггер 2 В момент действи тактового импульса информаци с инверсного выхода-.первого тригЬера 2 (фиг. 2г) передаетс на информадионньй вход второго триггера 3. В зависимости от последовательности сигналов на входе преобразовател сигналы с инверсных выходов первого и второго триггеров 2 и 3 (фиг. 2г и д) открывают элементы 4 и 5 совпадений соответственно и
на выходы элементов 4 и 5 совпадений пропускаетс инверсньй(фиг.2ж) при единице на входе преобразовател и открытом втором элементе 5 совпадени ), и пр мой (фиг. 2е, при нуле на входе преобразовател и открытом первом элементе 4 совпадени ) сигналы от генератора 1 тактовой частоты (фиг. 2б), которые объедин ютс элементами ШШ 6 и вьздаютс .на выход преобразовател в биимпульсном коде (фиг. 2з).
Поскольку сигналы, открывающие элементы.4 и 5 совпадений сдвинуты один относительно другого на длительность тактового импульса, то пр мой и инверсньй сигналы (которые также можно считать сдвинутыми на длительность тактового импульса) с выхода генератора 1 тактовой частоты проход т на выход преобразовател искажений. За счет задержки инвертора 7 исключаетс возможность по влени нулевого импульса помехи на выходе элемента ИЛИ 6 при сложении сигналов от элементов 4 и 5 совпадени . Если задержка первого элемента 4 совпадени окажетс суммарной задержки инвертора 7 и второго элемента 5 совпадени , в качестве инвертора 7 используетс инвертирующа лини задержки.
Таким образом, предлагаемый преобразователь двоичного кода в биимпульсньй обеспечивает высокую помехоустойчивость .
е ж 3
Г
Claims (1)
- ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В БИИМПУЛЬСНЫЙ, содержащий первый и второй триггеры и генератор тактЬвой частоты, выход которого подключен к входу инвертора и тактовому входу второго триггера, к информационному входу которого и первому входу первого элемента совпаде- ния подключен инверсный выход первого триггера, информационный вход которого является вхрдом преобразоветеля, при этом инверсный выход второго триггера подключен к первому входу второго элемента совпадения, выход которого, а также выход первого элемента совпадения подключены к входам элемента ИЛИ, отличающийся тем, что, с целью повышения помехоустойчивости, выход инвертора подключен к тактовому входу первого триггера и второму входу второго элемента совпадения, а к второму входу первого элемента совпадения подключен выход генератора тактовой частоты.Фиг.1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813354864A SU1163478A1 (ru) | 1981-11-03 | 1981-11-03 | Преобразователь двоичного кода в биимпульсный |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813354864A SU1163478A1 (ru) | 1981-11-03 | 1981-11-03 | Преобразователь двоичного кода в биимпульсный |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1163478A1 true SU1163478A1 (ru) | 1985-06-23 |
Family
ID=20982833
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813354864A SU1163478A1 (ru) | 1981-11-03 | 1981-11-03 | Преобразователь двоичного кода в биимпульсный |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1163478A1 (ru) |
-
1981
- 1981-11-03 SU SU813354864A patent/SU1163478A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №,577689, кл. Н 04 L 3/02, 1977. Патент US № 3815122, кл. Н 01 L 3/00, 1974 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0270191A3 (en) | Divider circuit | |
SU1163478A1 (ru) | Преобразователь двоичного кода в биимпульсный | |
PL229621A1 (ru) | ||
GB1014358A (en) | Pulse converting system | |
SU400024A1 (ru) | Время-импульсный пониусный преобразователь | |
KR880009483A (ko) | 디지탈 페이즈 룩크트 루프용 입력회로 | |
SU708527A1 (ru) | Преобразователь двоичной последовательности в дуобинарную | |
SU1591188A1 (ru) | Преобразователь двоичного кода в биимпульсный | |
JP3144086B2 (ja) | 擾乱付加信号発生回路 | |
SU1325707A1 (ru) | Преобразователь кода | |
GB1060836A (en) | Improvements in or relating to electrical circuits | |
SU628485A1 (ru) | Преобразователь последовательного кода в параллельной | |
SU1372624A1 (ru) | Преобразователь кода | |
SU1266007A1 (ru) | Преобразователь кода | |
SU1008896A1 (ru) | Генератор импульсов колокольной формы | |
SU1495998A1 (ru) | Преобразователь кода | |
SU1501273A1 (ru) | Преобразователь биимпульсного кода в код "без возврата к нулю | |
SU559407A1 (ru) | Устройство дл приема оптических сигналов | |
SU1288928A1 (ru) | Устройство дл передачи фазоманипулированного сигнала | |
SU1152085A1 (ru) | Трехзначный элемент конъюнкции | |
SU1336219A1 (ru) | Преобразователь последовательности парных импульсов | |
SU869060A1 (ru) | Делитель частоты импульсов | |
SU502506A1 (ru) | Устройство дл приема биимпульсных сигналов | |
SU1127089A1 (ru) | Декодирующее устройство | |
SU1403364A1 (ru) | Делитель частоты на 10 |