SU1325454A1 - Многоканальное устройство дл сдвига во времени совпадающих импульсов - Google Patents

Многоканальное устройство дл сдвига во времени совпадающих импульсов Download PDF

Info

Publication number
SU1325454A1
SU1325454A1 SU864021618A SU4021618A SU1325454A1 SU 1325454 A1 SU1325454 A1 SU 1325454A1 SU 864021618 A SU864021618 A SU 864021618A SU 4021618 A SU4021618 A SU 4021618A SU 1325454 A1 SU1325454 A1 SU 1325454A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulses
input
flop
flip
output
Prior art date
Application number
SU864021618A
Other languages
English (en)
Inventor
Игорь Иванович Холкин
Original Assignee
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Институт filed Critical Рязанский Радиотехнический Институт
Priority to SU864021618A priority Critical patent/SU1325454A1/ru
Application granted granted Critical
Publication of SU1325454A1 publication Critical patent/SU1325454A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах прив зки внешних асинхронных импульсов к синхроимпульсам . Целью изобретени   вл етс  повышение надежности устройства. Дл  достижени  этой цели каждый блок 2 прив зки внешних импульсов к синхроимпульсам содержит D-триггер 4 и элемент И 5. Такое построение блока прив зки позвол ет снизить веро тность исчезновени  информационных или по влени  ложных импульсов. I ил. (Л со to сд 4 СП 4

Description

Изобретение относитс  к области вычислительной техники и может быть использовало в устройствах прив зки внешних асинхронных и.№1ульсов к синхроимпульсам ,
Целью изобретени   вл етс  повьппе- ние наделсности устройства за счет сни5кени  веро тности исчезновени  инфо.рмационных или по влени  ложных
1-П12ПуЛЬСОВ .
На чертеже приведена схема .устройства .
Устройство содержит многофазный генератор 1-импульсов, которьй может состо ть, например, из генератора импульсов частотой f, счетчика и дешифратора на п выходов (п - число каналов устройства),и блоки 2 прив зки входных импульсов к синхроимпульсам, каждый из которых состоит из Е5-триггера 3, D-триггера 4 с динамическим . управлением и элемента И 5. Если схема ра с счита.на на четыре канала то в устройстве имеютс  входы 6-9, выходы 10-13 и выходы 14-17 многофазного генератора.
Устройство работает следующим образом .
Входной импульс частотой f. , по
ступающий на первый входной канал устройства подаетс  на S-вход RS- триггера 3 и переводит его в состо ние I. 11мпульсом, поступающим, с выхода 14 генератора, 1 импульсов единичное состо ние RS-тркггера перепи сьтаетс  в D-триггер 4, при этом создаютс  импульсы на выходе 10 устройства . Одновременно импульс, возникающий на пр мом выходе D-триггера, поступает на R-вход КЗ-триггера 3 и
Составитель А. Дерюгин Редактор Н. Егорова Техред А.Кравчук Корректор Л.Пилипенкб
Заказ 3109/43 Тираж 672Подписное
ВНИЖИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна  4
O
5 0 5
0
5
переводит его в состо ние О. Импульс на выходе D-триггера 4 сохран етс  до прихода следующего штульса с выхода I4 генератора 1, который поступает на С-вход триггера 4 и нулевое состо ние триггера 3 переписываетс  в D-триггер 4. Работа остальных каналов Щ1;ентична работе первого канала.
Значение частоты f,, должно выбиратьс  из услови  fu 2п f. , где максимальна  из входных частот сигналов f.; ,n.
Длительность входных сигналов должна быть не более 1 /f. .

Claims (1)

  1. Формула изобретени 
    Многоканальное устройство дл  сдвига во времени совпадающих импульсов, содержащее многофазньй генератор и блоки прив зки входных импульсов к синхроимпульсам, каждый из которых содержит RS-триггер, S-вход которого  вл етс  соответствующим информационным входом устройства, о т л и ч а ю- щ е е с   тем, что, с целью повьппе- ни  надежности работы устройства, . каждый блок прив зки входных импульсов к синхроимпульсам содержит D- триггер, D-вход которого соединен с пр мьм выходом RS-триггера, и элемент И, первый вход которого соединен с С-входом D-триггера и с соответствующим выходом многофазного генератора , второй вход - с пр мым выходом D-триггера и с R-входом RS-триггера , а выход  вл етс  соответствующим выходом устройства.
SU864021618A 1986-02-13 1986-02-13 Многоканальное устройство дл сдвига во времени совпадающих импульсов SU1325454A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864021618A SU1325454A1 (ru) 1986-02-13 1986-02-13 Многоканальное устройство дл сдвига во времени совпадающих импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864021618A SU1325454A1 (ru) 1986-02-13 1986-02-13 Многоканальное устройство дл сдвига во времени совпадающих импульсов

Publications (1)

Publication Number Publication Date
SU1325454A1 true SU1325454A1 (ru) 1987-07-23

Family

ID=21221384

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864021618A SU1325454A1 (ru) 1986-02-13 1986-02-13 Многоканальное устройство дл сдвига во времени совпадающих импульсов

Country Status (1)

Country Link
SU (1) SU1325454A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 594506, кл. G 06 F 7/385, 1975. Авторское свидетельство СССР 304570, кл. G 06 F 3/00, 1968. *

Similar Documents

Publication Publication Date Title
GB1494155A (en) Signal processing circuit
EP0404127A3 (en) Signal generator
US4843263A (en) Clock timing controller for a plurality of LSI chips
KR100245077B1 (ko) 반도체 메모리 소자의 딜레이 루프 럭크 회로
SU1325454A1 (ru) Многоканальное устройство дл сдвига во времени совпадающих импульсов
GB1445773A (en) Device for developing neutralizing signals for an echo suppressor
KR19990029006A (ko) 확장 칩 선택 리셋 장치 및 방법
SU1506531A1 (ru) Устройство дл вычитани и выделени импульсов
SU1213494A1 (ru) Устройство дл приема кодовой информации
SU1124438A1 (ru) Устройство дл блочной синхронизации цифровой системы передачи
SU628485A1 (ru) Преобразователь последовательного кода в параллельной
SU1617655A1 (ru) Многократный фазовый модул тор
SU1511851A1 (ru) Устройство дл синхронизации импульсов
SU604152A1 (ru) Устройство дл анализа комбинаций двоичного кода
SU1193826A1 (ru) Преобразователь параллельного кода в последовательный
SU960820A2 (ru) Многоканальное устройство дл приоритетной селекции импульсов
SU839067A1 (ru) Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи
SU1624532A1 (ru) Д-триггер
SU1651374A1 (ru) Синхронный делитель частоты
SU1327091A1 (ru) Устройство дл сравнени чисел
SU684710A1 (ru) Фазоимпульсный преобразователь
SU632095A1 (ru) Делитель частоты импульсов с переменным коэффицентом делени
SU1085005A2 (ru) Устройство дл цикловой синхронизации
SU1080182A2 (ru) Устройство дл приема последовательных кодов
SU1185644A1 (ru) Устройство дл обнаружени ошибок