SU1327091A1 - Устройство дл сравнени чисел - Google Patents
Устройство дл сравнени чисел Download PDFInfo
- Publication number
- SU1327091A1 SU1327091A1 SU843824674A SU3824674A SU1327091A1 SU 1327091 A1 SU1327091 A1 SU 1327091A1 SU 843824674 A SU843824674 A SU 843824674A SU 3824674 A SU3824674 A SU 3824674A SU 1327091 A1 SU1327091 A1 SU 1327091A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- adder
- inputs
- group
- Prior art date
Links
Landscapes
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
Description
1
Изобретение относитс к автоматике и вгз1числительной технике и может быть использовано в специализированных вычислительных устройствах, устройствах контрол и обработки информации ,
Цель изобретени - расширение области применени за счет возможности получени трех результатов сравнени
На фиг.1 изображена структурна схема устройства; на фиг.2 - эпюры напр жений, по сн ющие работу пред- .лагаемого устройства.
Устройство дл сравнени чисел содержит сумматор 1, одновибратор 2, группу элементов 3 НЕ, D-триггер 4, элемент 5 НЕРАВНОЗНАЧНОСТЬ,. элемент 6 ВХОДЫ 7 первого сравниваемого числа, входы 8 второго сравниваемого числа, синхронизирующий вход 9-устройства, выходы 10-12 устройства .
Устройство работает следующим образом.
В момент времени t, (см.фиг.2) происходит смена информации (эпюры и ,1)2) на входах первого 7 и второго 8 чисел. На первую группу входов сумматора I поступает пр мой код первого числа. На втор-ую группу входов сумматора I поступает инверсный код второго числа с выходов элементов 3 НЕ, На вход однЪвибратора 2 с входа 9 поступает импульс (эпюра U) сопровождени входных чисел. По спаду этого импульса на выходе одновиб ( эпюра и,), длительность которого выбираетс больше длительности переходного процесса на выходе переноса сумматора 1 . Таким образом, в интерваое времени от t до t на вход переноса сумматора 1 поступает сигнал в виде l, а а в интервале времени от t до t, - сигнал в виде О.
Если код числа с входа 7 меньше по величине, чем код числа с входа 8, то на выходе переноса сумматора 1 в момент времени t (эпюра U) присутствует сигнал в виде О. Этот сигнал по спаду импульса с выхода од- новибратора 2 записываетс в D-триггер 4. В момент времени t на выходе переноса сумматора 1 также присутствует сигнал в виде О. Таким образом , на первом и втором входах элемента 5 НЕРАВНОЗНАЧНОСТЬ к моменту фиксации результата сравнени (эпю912
ра и - интервал времени от t до tj) присутствует сигнал в виде О. Следовательно, на выходе элемента 5 НЕРАВНОЗНАЧНОСТЬ будет сигнал в виде О, а на выходе элемента 6 ИЛИг НЕ - сигнал в виде 1, так как на его первом и втором входах присутствует сигнал в виде О.
Таким образом, на выходах 10 и 11- устройства (соответственно Больше и Равно) фиксируетс результат сравнени в виде О, а на выходе 2 устройства (Меньше) - в виде .
Если код числа с входа 7 больше по величине, чем код числа с входа 8, то то на выходе переноса сумматора 1 в момент времени t (эпюра U) присутствует сигнал в виде I. Этот сиг-пал по спаду импульса с выхода одно- вибратора 2 записываетс в D-триггер 4. В момент времени t (эпюра U) на выходе переноса сумматора 1 также присутствует сигнал в виде 1. ТаКИМ образом, на первом и втором входах элемента. 5 НЕРАВНОЗНАЧНОСТЬ к моменту фиксации результата сравнени присутствует сигнал в виде 1. Следовательно , на выходе элемента 5
НЕРАВНОЗНАЧНОСТЬ будет сигнал в виде О. На выходе элемента 6 ИЛЙ-НЕ будет также сигнал в виде О, так как на его первом входе присутствует сигнал в виде 1.
Таким образом, на выходе 10 устройства (Больше) фиксируетс результат i сравнени в виде I, а на выходах 11 и 12 устройства (соответственно Равно и Меньше) в виде О.
Если код числа с входа 7 равен по величине коду числа с входа 8, то на выходе переноса с гмматора 1 в момент времени t / (эпюра Uij) присутствует сигнал в виде . Этот сигнал по спаду импульса с выхода одно- вибратора 2 записываетс в D-триггер 4. В момент времени t-j (эпюра U)
на выходе переноса сумматора 1 присутствует сигнал в виде О. Таким образом, на первом и втором входах элемента 5 НЕРАВНОЗНАЧНОСТЬ к моменту фиксации результата сравнени
присутствуют соответственно сигналы 1 и О. Следовательно, на выходе элемента 5 НЕРАВНОЗНАЧНОСТЬ будет сигнал в виде 1. На выходе элеента 6 ИЛИ-НЕ будет сигнал в виде
3
О
, так как на его втором входе присутствует сигнал в виде 1.
Таким образом, на выходе 1I устройства (Равно) фиксируетс результат сравнени в виде 1, а на выходах 11 и 12 устройства (соответственно Больше и Меньше ) - в виде О.
Claims (1)
- Формула изобрет ениУстройство дл сравнени чисел, содержащее сумматор, группу элементов НЕ, причем входы первого сравниваемого числа устройства подключены к первой группе информационных входов сумматора, входы второго сравниваемого числа устройства через эле- менты НЕ группы соединены с второй группой информационных входов сумматора , отличающеес тем, что, с целью расширени области приt2 t3 Фиб.2Составитель А.Александров Редактор Е.Копча Техред Л.Сердюкова Корректор И.МускаЗаказ 3390/45 Тираж 672ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д.4/5Производственно-полиграфическое предпри тие, г.Ужгород, ул. Проектна , 41327091менени за счет возможности получени трех результатов сравнени , в него введены D- триггер, элемент НЕ-; РАВНОЗНАЧНОСТЬ, элемент ИЛИ-НЕ, од- новибратор, причем синхронизирующий вход устройства через одновибратор подключен к входу переноса младшего разр да сумматора и синхронизирующеQ му входу D-триггера, информационный вход которого подключен к первым входам элементов НЕРАВНОЗНАЧНОСТЬ и ИЛИ-НЕ и к выходу переноса старшего разр да сумматора, который в5 л етс выходом Больше устройства, пр мой выход D-триггера соединен с вторым входом элемента НЕРАВНОЗНАЧНОСТЬ , выход которого вл етс выходом Равно устройства и подключен кQ второму входу элемента ИЛИ-НЕ, выход которого вл етс выходом Меньше устройства.tsиt
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843824674A SU1327091A1 (ru) | 1984-06-21 | 1984-06-21 | Устройство дл сравнени чисел |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843824674A SU1327091A1 (ru) | 1984-06-21 | 1984-06-21 | Устройство дл сравнени чисел |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1327091A1 true SU1327091A1 (ru) | 1987-07-30 |
Family
ID=21151386
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843824674A SU1327091A1 (ru) | 1984-06-21 | 1984-06-21 | Устройство дл сравнени чисел |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1327091A1 (ru) |
-
1984
- 1984-06-21 SU SU843824674A patent/SU1327091A1/ru active
Non-Patent Citations (1)
Title |
---|
Будинский Я. Логические цепи в цифровой технике. М.: Св зь, 1977, с.143, рис.5.526. Авторское свидетельство СССР № 824193, кл. G 06 F 7/04, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1327091A1 (ru) | Устройство дл сравнени чисел | |
US4723258A (en) | Counter circuit | |
SU1325454A1 (ru) | Многоканальное устройство дл сдвига во времени совпадающих импульсов | |
SU1550501A1 (ru) | Генератор N-св зной марковской последовательности | |
US2994855A (en) | Pulse generator | |
SU1649531A1 (ru) | Устройство поиска числа | |
SU1541670A1 (ru) | Устройство управлени блоком пам ти | |
SU1226450A1 (ru) | Генератор нормально распределенных случайных чисел | |
SU1226485A1 (ru) | Устройство дл реализации дискретного преобразовани Фурье в радиотехнических системах | |
SU1295407A1 (ru) | Устройство дл сопр жени двух вычислительных машин | |
SU1226457A1 (ru) | Устройство дл обслуживани запросов с динамическим приоритетом | |
SU1269128A1 (ru) | Устройство дл случайного перебора перестановок | |
SU1256205A1 (ru) | Преобразователь перемещени в код | |
SU1314339A1 (ru) | Датчик случайных чисел,распределенных по треугольному закону | |
SU1416965A1 (ru) | Устройство дл ввода информации | |
SU1661762A1 (ru) | Устройство микропрограммного управлени | |
SU1361552A1 (ru) | Многоканальное устройство приоритета | |
SU1229963A1 (ru) | Преобразователь кодов | |
SU1539837A2 (ru) | Устройство дл контрол ошибок магнитной записи-воспроизведени цифровой информации | |
SU1337795A1 (ru) | СВЧ-детектор | |
SU1642526A1 (ru) | Устройство дл сдвига и преобразовани информации | |
SU1354414A1 (ru) | Делитель частоты на три | |
SU1278863A1 (ru) | Устройство дл сопр жени абонентов с ЦВМ | |
SU1246101A1 (ru) | Устройство дл синхронизации записи информации | |
US6141294A (en) | Data acquisition system including data transmission controller for octavely nested acoustic line arrays |