SU1310817A1 - Микропрограммное устройство управлени - Google Patents

Микропрограммное устройство управлени Download PDF

Info

Publication number
SU1310817A1
SU1310817A1 SU864013865A SU4013865A SU1310817A1 SU 1310817 A1 SU1310817 A1 SU 1310817A1 SU 864013865 A SU864013865 A SU 864013865A SU 4013865 A SU4013865 A SU 4013865A SU 1310817 A1 SU1310817 A1 SU 1310817A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
rom
frequency
Prior art date
Application number
SU864013865A
Other languages
English (en)
Inventor
Вячеслав Сергеевич Харченко
Григорий Николаевич Тимонькин
Валентин Павлович Улитенко
Сергей Николаевич Ткаченко
Петр Евгеньевич Марков
Борис Олегович Сперанский
Original Assignee
Предприятие П/Я Г-4651
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4651 filed Critical Предприятие П/Я Г-4651
Priority to SU864013865A priority Critical patent/SU1310817A1/ru
Application granted granted Critical
Publication of SU1310817A1 publication Critical patent/SU1310817A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в ЭВМ и вычислительных системах, а также в АСУ с микропрограммным управлением. Цель изобретени  - увеличение быстродействи  и распшрение области применени  путем обеспечени  возможности выполнени  ветвлений различных типов по частотным логическим услови м. Микропрограммное устройство управлени  содержит ПЗУ 1, регистры адреса 2, микрооперапий 3, частотных кодов 4,. мультиплексор 5, таймер 6, коммутатор 7, триггер 8, элементы ИПИ 9 и 10, элементы И 11-14, триггер 15 пуска , генератор 16 импульсов. 4 ил... фигЛ

Description

1 .13
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в ЭВМ и вычислительных системах, а также в АСУ технологическими процессами с микропрограммным управлением.
Цель изобретени  - увеличение быстродействи  устройства.
На фиг. 1 приведена функциональна  схема микропрограммного устройства управлени ; на фиг. 2 - функциональна  схема таймера; на фиг. 3 - фрагменты микропрограммы, реализуемые предлагаемым устройством; на фиг. 4 - временна  диаграмма работы устройства.
Устройство (фиг. 1) содержит блок пам ти микропрограмм (ПЗУ) 1 с пол ми микроопераций 1 , признака конца команды и разрешени  условного перехода на новую частоту (метка Ml) 1, признака безусловного перехода на новую частоту (метка М2) Ij, логических условий 1 ((., младшего разр да адреса Ij-, немодифицируемых разр дов адреса Ig, регистр 2 адреса, регистр 3 микроопераций, регистр 4 частотных кодов, мультиплексор 5, таймер 6, коммутатор 7, триггер 8, первый элемент ИЛИ 9, второй элемент ИЛИ 10 первьй элемент И 11, второй элемент И 12, третий элемент И 13,.четвертый элемент И 14, триггер 15 пуска, геНе ратор 16 тактовых импульсов, вход 17 пуска устройства, выход 18 конца команды регистра 3 микроопераций, вход 19 логических условий устройства, вход 20 кода команды устройства, выход 21 немодифицируемого старшего (первого) разр да адреса ПЗУ 1.
Таймер 6 (фиг. 2) содержит счет- 1чик 22, схему 23 сравнени .
На фиг. 3 символом f; обозначена 1частота, на которой работает устройство , при выполнении соответству ацих команд (микрокоманд). Обозначени , введенные на фиг. 4, соответствуют .обозначени м, введенным на фиг, 1.
Работа устройства начинаетс  после поступлени  на вход 17 сигнала Пуск. По нему устанавливаетс  в единичное состо ние триггер 15 пуска Так как регистр 4 частотных кодов находитс  в нулевом состо нии, то с ег выхода на второй информационный вход схемы 23 сравнени  поступает нулевой код, которому соответствует максимальна  частота работы устройства, равна  частоте работы генератора 16
72
тактовых импульсов. Счетчик 22 также в нулевом состо нии, поэтому на обо- . их информационных входах схемы 23 сравнени  присутствуют одинаковые
нулевые коды. По nepBONry импульсу с первого выхода 16, генератора 16 тактовых импульсов, поступающему на тактовый вход блока 6 и, следовательно, на управл ющий вход схемы 23 сравнени , последн   формирует первый тактовый импульс , . По заднему фронту этого же импульса с первого выхода 16 генератора 16 тактовых импульсов сформированный блоком 6 тактовый
импульс t) переводит в единичное состо ние триггер 8. По заднему фронту f в регистр 2 адреса заноситс  код команды с выхода коммутатора 7, определ ющий адрес первой микрокоманды . Импульс с второго выхода 16 генератора 16 тактовых импульсов поступает на второй вход первого элемента И 11, на первом входе которого присутствует единичньй сигнал с выхода триггера 8. Таким образом, на выходе первого элемента И 11 по вл етс  первый тактовый импульс 6 , по заднему фронту которого в регистр 3 микроопераций записываетс  с выхода 1 ПЗУ 1 код микроопераций, а в регистр 4 частотных кодов с выхода пол  Ц логических условий ПЗУ I записываетс  частотный код (при условии , что на управл ющем входе этого регистра 4 присутствует единичный
сигнал, разрешающий смену частотного кода . Кроме того, тактовый импульс Г поступа  на вход установки в О блока 6, обнул ет счетчик 22 и,
следовательно, обеспечивает его исходное нулевое состо ние в следующем такте работы устройства. Анало-- гично обеспечиваетс  синхронизаци  работы устройства. Дальнейшую его работу рассмотрим на конкретном примере . Запрограммируем ПЗУ так, чтобы можно было реализовать все фрагменты, изображенные на фиг. 3. В таблице показан вариант программировани  ПЗУ в виде двух команд, одна из которых  вл етс  последней в программе. Последовательность перехода от одной микрокоманды к другой определ етс  по номеру i тактового
импульса б, в первом столбце таблицы. Содержимое адресного пол  данной таблицы также соответствует рассмотренному примеру функционировани  уст- ройства. Последовательности тактовых
импульсов б в предложенной таблице
:
2.
М2
соответствует временна  диаграмма (фиг. 4) работы устройства.
По первому тактовому импульс в регистр 2 адреса с входа 20 кода команды устройства через коммутатор 7 записываетс  адрес нулевой  чейки ПЗУ 1. Б данном примере ей соответствует линейна  микрокоманда без изменени  частоты работы устройства ( фиг. За) . Б этом случае пол  1 Ц, Ц соответственно меток Ml, логических условий ПЗУ I свободны. Так как переход на следующем такте работы устройства осуществл етс  на нечетную  чейку ПЗУ 1, то в поле l. младшего разр да адреса записана 1. Если переход в линейной микрокоманде нужно осуществить на четную  чейку ПЗУ 1, то в поле 1 у младшего разр да адреса ПЗУ 1 записываетс  О Б обоих случа х в поле К логических
«
условий записываетс  нулевой код, по которому мультиплексор 5 обращаетс  к своему незадействованному нуле- вому информационному входу. Поэтому на его выходе будет нулевой сигнал. Сигналы с выхода мультиплексора 5 и пол  1 младшего разр да адреса поступают на информационные входы первого элемента ИЛИ 9. При линейной микрокоманде значение младшего разр да адреса ПЗУ 1 определ етс  сигналом с выхода Ij пол  мпадшего разр да адреса ПЗУ 1. На первом и втором входах второго элемента ИЛИ 10 присутствуют нулевые сигналы соответственно с выхода пол  1 метки М2 ПЗУ 1 и выхода третьего элемента И 13,
на пр мом входе которого присутствует Q мент ИЛИ 10 на управл ющий вход ренулевои сигнал с выхода мультиплексора 5. Следовательно, с выхода второго элемента ИЛИ 10 на управл  Ш1;ий вход регистра 4 частотных кодов поступает нулевой сигнал, который за-- прещает запись кода из пол  1 логических условий ПЗУ 1 в регистр 4 частотных кодов. Этим обеспечиваетс  прежн   частота работы устройства на- следующем такте. Так как на первом входе второго элемент И 12 присутствует нулевой сигнал с выхода пол  Ij метки Ml ЗПУ 1, то сигнал конца команды на выходе второго элемента
И 12 не формируетс . По заднему фрон- дом блок 6 согласно указанному алго
ту первого тактового импульса о, формируемого по указанному алгоритму работы блоком 6, триггером 8 и элементом И 11 с выхода первого элеменритму его работы, формирует на своем выходе тактовые импульсы с, с интервалом времени, равным в данном случае 2 тактам работы ге
10
15 20 .
25
1
3108174
та И 11, в регистр 3 микроопераций заноситс  код микроопераций, который затем поступает на вход микроопераций устройства.
По второму тактовому импульсу т с выхода блока 6 анализа частотных кодов в регистр 2 адреса записываетс  адрес первой  чейки ПЗУ 1, -который соответствует микрокоманда ветвлени  и одновременно уменьшение частоты подачи тактовых импульсов в устройство в 2 раза. (Общий В1Щ алгоритма соответствующего фрагмента команды показан на фиг. За). Следовательно, в
поле Ц логических условий ПЗУ 1 записан код, на единицу меньший двойки, т.е. записана единица. Этому .частотному коду строго соответствует провер емое в данной микрокоманде логическое условие. С входа 19 устройства его значение (в данном примере это нулевое значение) пропускает на свой выход мультиплексор 5 при поступлении на его управл ющий вход кодовой комбинации с выхода пол  1 логичесВ микрокомандах ij- младшего разр да
30
35
ких условий ПЗУ 1. ветвлени  в поле U адреса ПЗУ 1 записан О, который, поступа  на второй вход первого элемента РШИ 9, не оказьшает вли ни  на его выходной сигнал, определ ющий значение младп его разр да адреса ПЗУ 1 который в свою очередь определ етс  сигналом с выхода мультиплексора 5. Б поле 1 микрокоманд с безусловным (т.е. об зательным) переходом на другую рабочую частоту устройства записываетс  1, котора  поступает с выхода пол  Ц ПЗУ через второй элегистра 4 частотных кодов. Таким образом , разрешаетс  запись нового частотного кода в регистр 4 частотньк кодов и устройство об зательно долж- 5 но изменить частоту своей работы.
Новый частотный код записываетс  в регистр 4 по заднему фронту тактового импульса
VI,
поступающему с вы
хода первого элемента И 11 на вход синхронизации регистра 4 частотных кодов. Затем новый частотный код поступает с выхода регистра 4 на второй информационный вход схемь: 23 сравнени . В соответствии с этим кодом блок 6 согласно указанному алго
ритму его работы, формирует на своем выходе тактовые импульсы с, с интервалом времени, равным в данном случае 2 тактам работы генератора
сов.
16
тактовых
импуль
/Г 3
По тактовому импульсу г в регистр 2 адреса записываетс  адрес 2-й микрокоманды , котора   вл етс  микрокомандой ветвлени  при прежней частоте работы устройства (алгоритм, соответствующий тактому фрагменту команды , представлен на фиг, 3), Реализаци  такой микрокоманды осуществл етс  подобно реализации предыдущей микрокоманды ветвлени  с безусловным переходом на другую рабоедииичньи ,
С в регистр 2
чую частоту. Отличие лишь в том, что в поле 1 метки Ml ПЗУ 1, если часто- 15 ту работы нужно оставить прежней,записываетс  1, котора  поступает на инверсный вход третьего элемента И 13 и тем самым блокирует прохождение через него и затем второй элемент 20 ИЛИ 10 на yпpaвл юtt ий вход регистра 4 частотных кодов сигнала с выхода мультиплексора 5. Таким образом, за- п иси нового частотного кода из пол  1 логических условий ПЗУ 1 не про- 25 исходит и частота работы устройства остаетс  прежней. В рассматриваемом примере сигнал с выхода мультиплек- - сора 5 в 3-м такте работы устройства
следовательно, по импульсу 30
адреса записываетс  адрес п той  чейки ПЗУ 1, который в нашем случае соответствует линейна  микрокоманда с безусловным переходом на другую частоту работы устройства 5 (общий вид соответствующего фрагмента алгоритма на фиг, 3&), Отличие в реализации такой микрокоманды от обычной линейной микрокоманды (без изменени  частоты работы устройства) 40 в следующем, В поле 1, логических условий ПЗУ записываетс  нужный ча- стотньй код, которьм поступает на информационный вход регистра 4 частотных кодов. В поле Ц ПЗУ 1 записана 45 1, котора , поступа  через второй элемент ИЛИ 10 на управл ющий вход регистра 4 частотных кодов, разрешает в него запись нового кода и об зательную смену, таким образом, частоты работы устройства. Заметим,что частотный код с выхода пол  Ц логических условий ПЗУ 1 поступает также на управл ющий вход мультиплексора 5 и этому частотному коду соответствует определенное логическое условие на вход 19 устройства. Поэтому на выходе мультиплексора 5 по вл етс  значение этого услови , которое может
3108176
быть единичным. Такой единичный сигнал показан на временной диаграмме (фиг, 4) пунктиром. Из-за неопределенности сигнала с выхода мультиплексора 5 становитс  неопределенным значение сигнала младшего разр да адреса на выходе первого элемента ИЛР1 9, Дл  его определенности в поле Ij- младшего разр да адреса ПЗУ 1 рассматриваемого типа микрокоманды должна быть записана 1, т,е, переход от такой линейной микрокоманды может осуществл тьс  только в нечетные  чейки ПЗУ 1 (младший разр д адреса у них единичный), Ввиду всегда ограниченного количества линейных микрокоманд с переходом (как условным, так и безусловным) на другую частоту работы указанное условие легко выпол10
50
55
нимо, По тактовому импульсу Z в регистр 2 адреса записываетс  адрес третьей  чейки ПЗУ 1, в которой записана микрокоманда без изменени  частоты работы устройства,  вл юща с  последней в команде. В поле 1 метки Ml и 15 младшего разр да адреса ПЗУ 1 записаны I (одновременна  запись в эти пол  единичных сигналов возможна только в последних микрокомандах команд). Второй элемент И 12 в результате конъюнкции этих сигналов формирует сигнал конца команды, поступающий на вход конца команды информационного входа регистра 3 микроопераций и второй вход четвертого элемента И 14, Так как поле Ig адреса ПЗУ 1 в последней микрокоманде . команды свободно , то с выхода 21 старшего разр да адреса ПЗУ 1 на третий вход четвертого элемента И 14 поступает нулевой сигнал. Вследствие этого сигнал конца работы устройства на выходе четвертого элемента И 14 не формируетс . По заднему фронту тактового импульса S в регистр 3 микроопераций заноситс  код последней микрооперации команды и единичный сигнал конца команды. Далее с выхода 18 конца команды регистра 3 микроопераций единичный сигнал поступает на управл ющий вход коммутатора 7, который при этом пропускает на свой выход с входа 20 устройства код следующей команды . При необходимости перехода к выполнению новой команды с изменением частоты работы устройства поступают следующим образом, В поле 1 логических условий ПЗУ 1 записываетс  нужный частотный код, а в поле Ij мет
нимо, По тактовому импульсу Z в регистр 2 адреса записываетс  адрес третьей  чейки ПЗУ 1, в которой записана микрокоманда без изменени  частоты работы устройства,  вл юща с  последней в команде. В поле 1 метки Ml и 15 младшего разр да адреса ПЗУ 1 записаны I (одновременна  запись в эти пол  единичных сигналов возможна только в последних микрокомандах команд). Второй элемент И 12 в результате конъюнкции этих сигналов формирует сигнал конца команды, поступающий на вход конца команды информационного входа регистра 3 микроопераций и второй вход четвертого элемента И 14, Так как поле Ig адреса ПЗУ 1 в последней микрокоманде . команды свободно , то с выхода 21 старшего разр да адреса ПЗУ 1 на третий вход четвертого элемента И 14 поступает нулевой сигнал. Вследствие этого сигнал конца работы устройства на выходе четвертого элемента И 14 не формируетс . По заднему фронту тактового импульса S в регистр 3 микроопераций заноситс  код последней микрооперации команды и единичный сигнал конца команды. Далее с выхода 18 конца команды регистра 3 микроопераций единичный сигнал поступает на управл ющий вход коммутатора 7, который при этом пропускает на свой выход с входа 20 устройства код следующей команды . При необходимости перехода к выполнению новой команды с изменением частоты работы устройства поступают следующим образом, В поле 1 логических условий ПЗУ 1 записываетс  нужный частотный код, а в поле Ij метки М 2 ПЗУ 1 записываетс  1. котомикрокоманды осуществл етс  подобно реализации простой микрокоманды ветвлени  (т.е. без перехода на другую частоту работы). Отличие в следующем В ее поле Ц метки Ml ПЗУ 1 1 не записываетс . Благодар  этому с, выхода пол  1 ПЗУ на инверсный вход третьего элемента И 13 поступает нулевой сигнал. Если значение провер емого логического услови  единичное , то с выхода мультиплексора 5 на пр мой вход третьего элемента И 13 поступит единичный сигнал, следо- вате,цьно, с выхода третьего элемента
ра , поступа  через второй элемент ИЛИ 12 на управл ющий вход регис т- ра 4 частотных кодов, разрешает тем самым запись в него нового частот- 5 ного кода.
По тактовому импульсу в регистр 2 адреса с выхода коммутатора 7 записываетс  адрес первой микрокоманды новой команды. В данном примере это fO последн   команда, первой микрокоманде которой соответствует 12-   чейка ПЗУ 1. Это линейна  микрокоманда и условный переход (т.е. завис щий от значени  одного из условий на И 13 через второй элемент ИЛИ 10 на де 19 логических условий устройства) управл ющий вход регистра 4 адреса на частоту работы устройства поступит сигнал, разрешающий запись (общий вид соответствующего фрагмен- нового частотного кода. В данном примере значение провер емого логического услови  на 7-м такте работы устройства нулевое. Поэтому записи в регистр 4 частотных кодов не происходит и частота подачи тактовых импульсов в устройство не измен етс . 25 По тактовому импульсу б, в регистр 2 адреса заноситс  адрес 15-й  чейки ПЗУ 1, которой соответствует последн   микрокоманда последней команды. В пол х , Ij. ПЗУ 1 такой микроко- свой выход значение провер емого ча- 30 манды записываютс  единичные сигналы, стотного (логического) услови  с вхо- Кроме того, 1 записываетс  в стар- да 19 логических условий устройства. В примере значение этого услови  единичное и сигнал об этом с выхода мультиплексора 5 поступает на пр мой результате конъюнкции единичных сиг- вход третьего элемента И 13, на ин- налов с выходов полей Ig, и 15- ПЗУ 1 версный вход KOTOpof-o поступает нулевой сигнал с выхода пол  1 метки Ml ПЗУ 1. Па выходе третьего элемента показан на фиг. Зе).Реализаци  такой микрокоманды осуществл етс  20 подобно реализации линейной микрокоманды с безусловным переходом на дру- гук частоту работы устройства. Отличие состоит в том, что поле Ij метки М2 ПЗУ 1 дл  реализации данной микрокоманды должно быть свободно. Тогда по коду логических условий (одновременно  вл ющемус  новым частотны . кодом) мультиплексор 5 пропускает на
ший разр д адреса пол  1 ПЗУ 1, которому соответствует выход 21 этого пол  ПЗУ 1. Второй элемент И I2 в
формирует сигнал конца команды, по- ступаюп5ий на второй вход четвертого элемента И 14. На его третий вход пота И I 3 формируетс  единичный сигнал,0 ступает единичный сигнал с выхода 21
который поступает через второй элемент ИЛИ 10 на управл ющий вход регистра 4 частотных кодов, разреша  тем самым запись в него, нового частотного кода. Переход от данной  чейки ПЗУ 1, по тем же причинам, как и при реализации линейной микрокоманды с бузусловным переходом на другую
старшего разр да адреса пол  Ig ПЗУ 1. По заднему фронту тактового импульса о с выхода первого элемента И 11 в регистр 3 микроопераций из 45 пол  1J микроопераций ПЗУ I заноситс  код последней микрооперации последней команды. Этот же тактовый импульс поступает на первый вход четвертого элемента И 14. При этом на его выхочастоту работы устройства, может осуществл тьс  только в нечетную  чейку о Д формируетс  сигнал конца работы, ПЗУ 1, т.е. в поле 1 . младшего разр - который поступает затем на вход усда адреса ПЗУ 1 таких микрокоманд должна быть записана
тановки в О триггера 15 пуска, обнул ет его и останавливает работу ге- По тактовому импульсу С, в регистр нератора 16 тактовых образов, а зна- 2 адреса записываетс  адрес 13-й  чей-ее чит и работу всего устройства.
ки ПЗУ 1, которой соответствует мик-

Claims (1)

  1. Формулаизобретени  рокоманда ветвлени  с условным пере- ,,
    ходом на другую частоту работы уст- Микропрограммное устройство управ- ройства (фиг. З-г) . Реализаци  такой лени . содержащее блок пам ти микромикрокоманды осуществл етс  подобно реализации простой микрокоманды ветвлени  (т.е. без перехода на другую частоту работы). Отличие в следующем В ее поле Ц метки Ml ПЗУ 1 1 не записываетс . Благодар  этому с, выхода пол  1 ПЗУ на инверсный вход третьего элемента И 13 поступает нулевой сигнал. Если значение провер емого логического услови  единичное , то с выхода мультиплексора 5 на пр мой вход третьего элемента И 13 поступит единичный сигнал, следо- вате,цьно, с выхода третьего элемента
    И 13 через второй элемент ИЛИ 10 на управл ющий вход регистра 4 адреса поступит сигнал, разрешающий запись нового частотного кода. В данном примере значение провер емого логического услови  на 7-м такте работы устройства нулевое. Поэтому записи в регистр 4 частотных кодов не происхоит и частота подачи тактовых импульсов в устройство не измен етс . По тактовому импульсу б, в регистр 2 адреса заноситс  адрес 15-й  чейки ЗУ 1, которой соответствует послед   микрокоманда последней команды. пол х , Ij. ПЗУ 1 такой микроко- анды записываютс  единичные сигналы, роме того, 1 записываетс  в стар- езультате конъюнкции единичных сиг- алов с выходов полей Ig, и 15- ПЗУ 1
    И 13 через второй элемент ИЛИ 10 на управл ющий вход регистра 4 адреса поступит сигнал, разрешающий запись нового частотного кода. В данном примере значение провер емого логического услови  на 7-м такте работы устройства нулевое. Поэтому записи в регистр 4 частотных кодов не происходит и частота подачи тактовых импульсов в устройство не измен етс . По тактовому импульсу б, в регистр 2 адреса заноситс  адрес 15-й  чейки ПЗУ 1, которой соответствует последн   микрокоманда последней команды. В пол х , Ij. ПЗУ 1 такой микроко- манды записываютс  единичные сигналы, Кроме того, 1 записываетс  в стар- результате конъюнкции единичных сиг- налов с выходов полей Ig, и 15- ПЗУ 1
    ший разр д адреса пол  1 ПЗУ 1, которому соответствует выход 21 этого пол  ПЗУ 1. Второй элемент И I2 в
    И 13 через второй элемент ИЛИ 10 на управл ющий вход регистра 4 адреса поступит сигнал, разрешающий запись нового частотного кода. В данном примере значение провер емого логического услови  на 7-м такте работы устройства нулевое. Поэтому записи в регистр 4 частотных кодов не происходит и частота подачи тактовых импульсов в устройство не измен етс . По тактовому импульсу б, в регистр 2 адреса заноситс  адрес 15-й  чейки ПЗУ 1, которой соответствует последн   микрокоманда последней команды. В пол х , Ij. ПЗУ 1 такой микроко- манды записываютс  единичные сигналы, Кроме того, 1 записываетс  в стар- результате конъюнкции единичных сиг- налов с выходов полей Ig, и 15- ПЗУ 1
    формирует сигнал конца команды, по- ступаюп5ий на второй вход четвертого элемента И 14. На его третий вход постаршего разр да адреса пол  Ig ПЗУ 1. По заднему фронту тактового импульса о с выхода первого элемента И 11 в регистр 3 микроопераций из пол  1J микроопераций ПЗУ I заноситс  код последней микрооперации последней команды. Этот же тактовый импульс поступает на первый вход четвертого элемента И 14. При этом на его выхоД формируетс  сигнал конца работы, который поступает затем на вход усД формируетс  сигнал конца работы, который поступает затем на вход установки в О триггера 15 пуска, об9 .13
    программ, регистр адреса, регистр микроопераций, мультиплексор, коммутатор , триггер пуска, генератор тактовых импульсов, первый элеиент ИЛИ, триггер, причем вход пуска устройства соединен с входом установки в 1 триггера пуска, выход которого соединен с входом генератора тактовых импульсов , выход признака конца команды регистра микроопераций и вход ко- да команды устройства соединены соответственно с управл ющим и первым информационным входами коммутатора, выход которого соединен с информационным входом регистра адреса, выход которого соединен с адресным входом блока пам ти микропрограмм, выход пол  микроопераций блока пам ти микропрограмм соединен с информационным входом регистра микроопераций, выход . которого соединен с выходом микроопераций устройства, выход пол  логических условий блока пам ти микропрограмм соединен с управл ющим входом мультиплексора, выход пол  младшего разр да адреса блока пам ти микропрограмм соединен с первым входом первого элемента ИЛИ, вход логических условий устройства соединен с информационным входом мультиплек- сора, выход которого соединен с вторым входом первого элемента ИЛИ,группа (i-1) выходов (,3,.,.,) немодифицируемых разр дов адреса блока пам ти микропрограмм соединена с второй группой (i-1) информационных входов коммутатора, -и информационный вход второй группы которого соединен с выходом первого элемента ИЛИ отличающеес  тем, что, с цепью повьшени  быстродействи  устройства , в него введены таймер, регистр частотных кодов, второй элемент ИЛИ, с первого по четвертый элементы И, причем первый выход ге- нератора тактовых импульсов соединен с тактовым входом таймера и вхо710
    дом синхронизации триггера, выход которого соединен с первым входом первого элемента И, второй выход гене-- ратора тактовьсх; импульсов соединен с вторым входом первого элемента И, выходы признака конца команды и разрешени  условного перехода на новую частоту блока пам ти микропрограмм соединены соответственно с первым входом второго элемента И и с инверсным входом третьего элемента И, выход которого соединен с первым вхо- дом второго элемента ИЛИ, выход пол  младшего разр да адреса блока пам ти микропрограмм соединен с вторым входом второго элемента И, выход первого элемента И соединен с входом установки в О таймера, с первым входом четвертого элемента И и входо синхронизации регистра микроопераций и входом синхронизации регистра частотных кодов, выход второго элемента И соединен с информационным входо регистра микроопераций и с вторым входом четвертого элемента И, выход мультиштексора соединен с пр мым входом третьего элемента И, выход признака безусловного перехода на новую частоту блока пам ти микропрограмм соединен с вторым входом второго элемента ИЛИ, выход которого соединен с входом разрешени  записи регистра, частотных кодов, выход пол  логических условий блока пам ти микрокоманд соединен с информационным входом регистра частотных кодов, выход которого соединен с входом уставки таймера, вход которого соединен с информационным входом триггера и входом синхронизации регистра адреса, первый выход группы выходов немодифицируемых разр дов адреса блока пам ти микропрограмм соединен с третьим входом четвертого элемента И, выход которого соединен с входом установки в О триггера пуска.
    14О 0000011 О I
    о, 15 О 0000100 1
    и условный переход на другую частоту
    Линейна , команда (без изменени  частоты работы)
    Последн   команда последней микропрограмма
    / -I-1
    L.
    О
    Л
    S1 т
    cfjua2
    У I
    /f
    /.
    i
    /
    /7
    -w
    f7
    //
    «
    (pus.3
    ft
    «cj
    tS)
    ч s: 4j« 5t5
    Редактор М.Дылын
    Составитель А,Михайлов Техред Л.Опейник
    Заказ 1892/45 Тираж 673Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, , Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г, Ужгород, ул. Проектна , 4
    Корректор А.Т ско
SU864013865A 1986-01-21 1986-01-21 Микропрограммное устройство управлени SU1310817A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864013865A SU1310817A1 (ru) 1986-01-21 1986-01-21 Микропрограммное устройство управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864013865A SU1310817A1 (ru) 1986-01-21 1986-01-21 Микропрограммное устройство управлени

Publications (1)

Publication Number Publication Date
SU1310817A1 true SU1310817A1 (ru) 1987-05-15

Family

ID=21218552

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864013865A SU1310817A1 (ru) 1986-01-21 1986-01-21 Микропрограммное устройство управлени

Country Status (1)

Country Link
SU (1) SU1310817A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 955061, кл. G 06 F 9/22, 1981. Авторское свидетельство СССР № 964641, кл. G 06 F 9/22, 1981. Авторское свидетельство СССР № 970367, кл. G 06 F 9/22, 1981. Авторское свидетельство СССР № 1140121, кл. G 06 F 9/22, 1983. *

Similar Documents

Publication Publication Date Title
SU1310817A1 (ru) Микропрограммное устройство управлени
SU1322282A1 (ru) Микропрограммное устройство управлени
SU1332318A1 (ru) Многотактное микропрограммное устройство управлени
SU1256024A1 (ru) Микропрограммное устройство дл тестового диагностировани и управлени
SU1698875A1 (ru) Устройство дл программного управлени
SU1226453A1 (ru) Устройство микропрограммного управлени
SU1481712A1 (ru) Асинхронное устройство дл программного управлени
SU1280629A1 (ru) Микропрограммное устройство управлени с контролем
SU1238071A1 (ru) Микропрограммное устройство управлени
RU2034329C1 (ru) Устройство управления
SU1305679A1 (ru) Микропрограммное устройство управлени с контролем
SU1273939A1 (ru) Микропроцессор
SU1471190A1 (ru) Микропрограммное устройство управлени
SU1343418A1 (ru) Устройство дл контрол хода программ
SU1328795A1 (ru) Устройство дл программного управлени процессами
SU1361572A1 (ru) Микропроцессор
SU1136160A1 (ru) Нанопрограммное устройство управлени
SU1188743A1 (ru) Устройство дл имитации объекта контрол
SU1280574A1 (ru) Устройство дл программного управлени и контрол
SU615480A1 (ru) Микропрограммное устройство управлени
SU1100625A1 (ru) Микропрограммное устройство управлени
SU1130864A1 (ru) Микропрограммное устройство управлени
SU802963A1 (ru) Микропрограммное устройство управле-Ни
SU1683019A2 (ru) Устройство дл отладки программ
SU1430959A1 (ru) Устройство дл контрол хода микропрограмм